ORCAD CAPT
2008-03-22 18:14:067626 貫孔電鍍步驟詳解
一、電板表面處理:
電路板于鉆孔完成后,電路板表面會(huì)有殘余的銅箔毛邊附著于通孔表面,此
2010-03-08 09:12:082278 件之一。 本篇博文將為您詳解如下所述設(shè)計(jì)創(chuàng)建步驟: 1. 在 Vivado 中構(gòu)建基于 Versal 的 IP 集成器 (IP integrator) 設(shè)計(jì) 2. 創(chuàng)建器件鏡像 3. 在 Vitis
2020-09-28 10:57:584785 為例,按照上述過(guò)程先容創(chuàng)建新元件的步驟?! ?1)打開(kāi)一新元件庫(kù),并選取EDIT菜單里的NEW PART,則出現(xiàn)新元件屬性對(duì)話框,定義新元件的名稱為L(zhǎng)ED-BAR, 元件序號(hào)前綴為U,PCB元件封裝
2011-11-01 17:03:56
ORCAD-PSPICE 9中新元件的創(chuàng)建
2012-08-20 14:29:05
本帖最后由 to_be_master 于 2015-3-25 16:28 編輯
ORCad創(chuàng)建新的電路圖顯示比例失調(diào),拖動(dòng)滾動(dòng)條后界面變化不大。但是打開(kāi)之前的電路圖則顯示正常。
2015-03-24 18:26:31
可以獲得一個(gè)良好的設(shè)計(jì)環(huán)境,能夠高效而便利地從中進(jìn)行研究并找到關(guān)鍵資料,輕輕松松與Orcad最新及核心設(shè)計(jì)技術(shù)保持同步。其次是一種可擴(kuò)展、可定制的設(shè)計(jì)環(huán)境。在OrCAD Capture
2020-07-06 17:49:34
本帖最后由 iihhcc 于 2016-4-25 15:53 編輯
win10,32位的電腦,orcad版本為16.6 。Orcad capture創(chuàng)建網(wǎng)表是提示“Error
2016-04-25 15:40:03
大家好,我一直在從一系列合成迭代開(kāi)始和關(guān)閉這些迭代。有人能告訴我為什么會(huì)這樣嗎?時(shí)鐘太多了?解決辦法是什么?[形狀生成器18-119]未能創(chuàng)建I / OLOGIC借道形狀例如system_i
2018-10-19 14:35:03
大家好,我收到以太網(wǎng)實(shí)例的嚴(yán)重警告。[Shape Builder 18-119]無(wú)法創(chuàng)建I / OLOGIC Route Through形狀,例如
2018-11-13 14:17:26
第一步,打開(kāi)orcad軟件,執(zhí)行菜單File→New Project…,如圖3-1所示,在彈出的界面中選擇輸入工程的名稱,選擇工程的類型是原理圖Schematic,Location選擇工程文件
2020-09-07 17:25:32
請(qǐng)問(wèn)各位高手orcad中怎么把創(chuàng)建的原理圖放到元件庫(kù)中??急需求解啊,謝謝各位了,麻煩知道的高人告訴我一下。QQ:904863655 or 904863655@qq.com
2013-03-04 10:39:29
為什么orcad建立不了project中的analog of mixed
2022-04-20 09:26:02
orcad封裝編輯步驟使用Or cad畫(huà)電路圖後,將每一個(gè)件的PCB Footprint填入,格式如上圖所示電完成後,確認(rèn)DRC沒(méi)有問(wèn)題,即可生成網(wǎng)表,選取DSN後,選擇Tools Create
2009-09-18 09:26:59
; orcad怎么創(chuàng)建一個(gè)簡(jiǎn)單分立元器件的封裝? 圖2-11 新建RES的庫(kù)文件是示意圖 第二步,在彈出的R?的虛線框,在右側(cè)欄選擇Place Rectangle,繪制一個(gè)合適的矩形框在虛線內(nèi)部,運(yùn)用
2020-09-07 17:43:47
在ORCAD中整體修改網(wǎng)絡(luò)名稱
2012-08-20 14:41:10
在VISTA系統(tǒng)中 ORCAD的哪個(gè)版本適用? 我的電腦換不了XP系統(tǒng),有沒(méi)有大蝦指教下呀。
2009-03-06 09:05:00
、 在“配置硬件”頁(yè),保證“硬件配置文件”后面框中為H_CC。同時(shí)注意,此處的硬盤(pán)文件為源虛擬機(jī)的硬盤(pán)文件。5、 在“來(lái)賓操作系統(tǒng)”頁(yè),保證“來(lái)賓操作系統(tǒng)配置文件”后面框中為之前創(chuàng)建的S_C。如果此處點(diǎn)擊
2022-10-24 16:58:52
PCB設(shè)計(jì)中,絲印調(diào)整是比較費(fèi)時(shí)的事,最近很多學(xué)員問(wèn)到Allegro能不能像AD一樣自動(dòng)調(diào)整絲印,其實(shí)Allegro提供了一個(gè)自動(dòng)調(diào)整絲印的工具,可以自動(dòng)調(diào)整絲印的方向、位置,大大提高了絲印調(diào)整效率
2019-08-26 17:11:52
嗎,并且它的創(chuàng)建又是怎么操作的,修改其對(duì)應(yīng)的走線顏色又該如何操作呢?我們就以AD19為例,進(jìn)行下面的教程操作吧。1. 首先我們以創(chuàng)建PCB板中的PER類為例去創(chuàng)建并且修改其對(duì)應(yīng)的線寬:打開(kāi)PCB之后,快捷鍵DC進(jìn)入Class,或者在“設(shè)計(jì)-類”:(圖文詳解見(jiàn)附件)
2019-11-26 11:26:44
AD快速調(diào)整絲印,這是我們做完P(guān)CB設(shè)計(jì)布線完成后的一個(gè)步驟,下面就由我給大家介紹下AltiumDesigner中如何快速修改絲印的方法。第一. 選中有的器件,按快捷鍵A+P,選擇中心,按確定鍵后,軟件自動(dòng)把字符調(diào)到器件到器件中心。(圖文詳解見(jiàn)附件)
2019-09-16 14:23:05
Cadence OrCAD and Allegro 17.2 安裝破解步驟PCB設(shè)計(jì)專業(yè)群:4676294
2017-07-26 13:25:08
FreeRTOS筆記(四):任務(wù)創(chuàng)建/刪除,掛起/解掛詳解在第二篇筆記中介紹了任務(wù)創(chuàng)建的API,并且簡(jiǎn)單使用了相關(guān)API,本文將詳細(xì)介紹任務(wù)創(chuàng)建的過(guò)程。一、任務(wù)創(chuàng)建任務(wù)創(chuàng)建步驟為:1.創(chuàng)建任務(wù);2.
2022-02-08 06:10:41
③在框架窗口中添加控件④調(diào)整控件的外觀屬性⑤保存并生成.c文件右鍵屬性點(diǎn)擊管理員模式運(yùn)行。我們回到目錄下 發(fā)現(xiàn)多了一個(gè)GUIBuilder.ini代表著可以正常保存了。emWin控件。鼠標(biāo)左鍵拖動(dòng)到下方。創(chuàng)建完成右鍵點(diǎn)擊→Set title height變成3
2021-08-24 07:49:30
圖為例:從遠(yuǎn)端倉(cāng)庫(kù) clone 一個(gè)倉(cāng)庫(kù)到本地,或在本地創(chuàng)建并初始化一個(gè)倉(cāng)庫(kù)在工作區(qū)中對(duì)文件進(jìn)行添加、編輯、修改、刪除將需要進(jìn)行版本管理的文件從工作區(qū)中 add 后放入暫存區(qū)確認(rèn)需要保存的更改從暫存區(qū)
2022-03-24 09:37:27
板放置一個(gè)按鍵,再次執(zhí)行上述操作,我們可以看到事件源列表框中添加了新的事件源,事件源就是本VI的對(duì)象或VI本身的事件匯總。2一般事件結(jié)構(gòu)實(shí)例創(chuàng)建一個(gè)VI命名為Menu Event1、前面板關(guān)事件在程序
2022-09-04 23:59:21
本帖最后由 世人皆不同 于 2021-1-28 15:40 編輯
請(qǐng)問(wèn)我在NI 視覺(jué)助手中對(duì)攝像頭采集到的圖像進(jìn)行標(biāo)定,二值化等處理后,想用shape detection setup想獲取圓點(diǎn)
2021-01-28 13:39:04
在powerpcb中用file/open打開(kāi)與原理圖對(duì)應(yīng)的文件到此orcad原理圖與Powerpcb通過(guò)PCBNavigator建立了通信聯(lián)系此時(shí)你若在任意一個(gè)軟件接口中選擇組件或網(wǎng)絡(luò)另外兩個(gè)軟件中
2008-11-05 22:55:13
銅皮邊緣--刪除孤島銅皮。4. 銅箔(shape)的具體操作步驟:銅皮常用的三種類型如分別是:動(dòng)態(tài)銅箔、靜態(tài)銅箔及網(wǎng)格銅箔。點(diǎn)擊“繪制銅皮”命令,在控制面板出現(xiàn)如圖界面,選擇靜態(tài)及層面然后將銅皮沿焊盤(pán)繪制好
2018-08-22 09:15:20
同一個(gè)列表對(duì)象的:SHAPE \* MERGEFORMAT我們來(lái)看看當(dāng)我們創(chuàng)建列表對(duì)象的相同副本時(shí)會(huì)發(fā)生什么,我們可以通過(guò)在現(xiàn)有列表上調(diào)用list()來(lái)創(chuàng)建一個(gè)名為c的副本:SHAPE
2018-06-20 17:11:36
TensorFlow 獲取張量形狀的操作 tfshape()、屬性shape 及 方法get_shape() 的基本用法及實(shí)例代碼
2020-06-13 15:03:21
怎樣在orcad中創(chuàng)建元件模型?最近要仿真一個(gè)電路,在PSPICE中找不到仿真模型,請(qǐng)大俠幫忙,告訴一下方法。謝謝。
2010-03-25 09:17:30
中添加合適的形狀,可以通過(guò)畫(huà)線或者繪制Shape兩種方法,其思路是一致的,因此本文僅介紹畫(huà)線的方法設(shè)置開(kāi)窗。1. 打開(kāi)brd文件,在顏色管理器中打開(kāi)Board Geometry中的Soldermask
2019-08-07 04:00:00
創(chuàng)建shape的時(shí)候提示這個(gè)導(dǎo)致沒(méi)法創(chuàng)建,是什么問(wèn)題,有人遇到過(guò)嗎
2019-06-19 02:30:36
使用 OpenVINO? 運(yùn)行時(shí) C++ API 創(chuàng)建輸入 tensor 并執(zhí)行推理:
ov::Tensor input_tensor = ov::Tensor(input_type
2023-08-15 08:22:15
本人最近因?yàn)楣ぷ鞯男枰谌胧諧adence,發(fā)現(xiàn)很多操作都不如Altium Designer的來(lái)的人性化,在運(yùn)用OrCAD的時(shí)候出現(xiàn)了不少操作上的疑問(wèn),今日在此請(qǐng)教一個(gè)簡(jiǎn)單的操作。如下圖,我在繪制一
2015-07-16 14:30:40
使用SelectMAP接口從Virtex FPGA回讀時(shí),輸入比特流中存在有效和無(wú)效數(shù)據(jù)。由ISE創(chuàng)建的邏輯位置文件(.LL)指定有效數(shù)據(jù)在回讀比特流中的確切位置。需要通過(guò)解析.LL文件來(lái)過(guò)濾有效
2020-05-29 13:55:56
設(shè)計(jì)。步驟1:在Altium中建立一個(gè)簡(jiǎn)單的降壓轉(zhuǎn)換器原理圖(圖1)。圖1:Altium原理圖步驟2:更新印刷電路板(PCB),并布局部件。按照常規(guī)方法灌銅,并連接所有的網(wǎng)格(圖2)。圖2
2018-08-30 14:59:53
的compileSdkVersion低于7,則會(huì)自動(dòng)降級(jí)匹配(二)visual可視化界面詳解(1)功能區(qū)(2)Attributes & Styles:屬性樣式欄詳解四.低代碼開(kāi)發(fā)的實(shí)例拖拽、拉伸、設(shè)置樣式、設(shè)置事件設(shè)置樣式就是在Event選項(xiàng)的對(duì)應(yīng)事件中填好在index.js寫(xiě)好的函數(shù)名即可
2022-03-17 10:52:09
OrCAD Capture 17.4有很多新功能更新,功能操作、界面主題、圖標(biāo)、布局排列都有一些新變化,今天帶大家體驗(yàn)下OrCAD Capture17.4版本?! ?.簡(jiǎn)化的項(xiàng)目創(chuàng)建和仿真流程
2020-07-06 14:49:39
《詳解MATLAB在科學(xué)計(jì)算中的應(yīng)用》非常實(shí)用!
2012-05-29 16:15:13
的?! ?b class="flag-6" style="color: red">orcad邏輯門(mén)電路封裝庫(kù)的創(chuàng)建方法 圖2-16 74HC01邏輯門(mén)示意圖 第一步,在olb文件單擊鼠標(biāo)右鍵,建立新的New Part,Name那一欄輸入74HC01,PCB封裝那一欄可以先不
2020-09-07 17:40:36
ORCAD新手一枚,求助各位大蝦,ORCAD如何創(chuàng)建自己的封裝庫(kù),并連接到自建的元件
2015-06-25 12:33:49
工程模板創(chuàng)建步驟1、創(chuàng)建步驟2、一些問(wèn)題ARM編譯器不能編譯1、創(chuàng)建步驟關(guān)于工程的創(chuàng)建步驟,這篇文章寫(xiě)得挺清晰了,直接看這個(gè)吧~ 鏈接如下:手把手固件庫(kù)開(kāi)發(fā)工程建立 ?2、一些問(wèn)題ARM編譯器不能
2022-01-12 07:32:22
請(qǐng)問(wèn)這個(gè)方框中的圓環(huán)shape怎么刪除現(xiàn)在里面是兩個(gè)shape
2019-09-04 01:43:46
于博士最新推出orCAD軟件實(shí)操文章,叫你快速運(yùn)用orCAD軟件,提前了解使用中遇到的問(wèn)題。幫你快速學(xué)習(xí)??申P(guān)注于博士信號(hào)完整性微信公眾號(hào)zdcx007 了解文章公眾號(hào)上還有很多技術(shù)文章,信號(hào)完整性
2017-02-10 17:00:09
新手請(qǐng)教一下,這個(gè)圖中電流控制電流源在orcad中應(yīng)當(dāng)如何畫(huà),?
2013-01-15 11:54:17
本人菜鳥(niǎo),剛剛畫(huà)板。這次遇到的是雙面板,在表層有敷銅(如上圖),看生產(chǎn)廠家的的線與線最下間距是6mil,請(qǐng)問(wèn)我的這兒表層的shape與shape的間距應(yīng)該設(shè)多大合適??jī)蓚€(gè)網(wǎng)絡(luò)之間電壓不大,為5v。 另外shape與焊盤(pán)之間間距應(yīng)該多大合適呢?求大神指教!
2014-05-26 20:00:46
如何使用orcad進(jìn)行開(kāi)關(guān)電源仿真?orcad建模的步驟有沒(méi)有具體的教程?謝謝
2016-03-24 20:10:16
(1)OrCAD Capture 17.4開(kāi)始可以支持在原理圖中創(chuàng)建和添加PCB Layout文件,并進(jìn)行雙向的同步和布局調(diào)整。接下來(lái)我們一起來(lái)學(xué)習(xí)使用新功能為原理圖創(chuàng)建新的PCB Layout文件
2020-07-06 15:04:43
EDA技術(shù)和orcad軟件包,電路圖設(shè)計(jì)的基本步驟,電路圖編輯模塊page editor ,電路圖的后處理.
2008-08-09 00:18:120 orcad cis模塊,orcad CIS配置,使用orcad CIS,orcad元器件符號(hào)和符號(hào)庫(kù),電路圖的后處理.
2008-08-09 00:22:330 很多工程師在設(shè)計(jì)的時(shí)候,想實(shí)現(xiàn)orcad與powerpcb的同步功能,這樣確實(shí)方便,實(shí)際上也不是不可能的下面就介紹方法:現(xiàn)在有許多工程人員使用的ORCAD 制作原理圖,而用POWERPCB 制作PCB
2009-03-25 16:15:420 電子CAD技術(shù)(OrCAD/PSpiceA/D):電子CAD技術(shù)(OrCAD/PSpiceA/D)SPICE仿真三個(gè)步驟繪制原理圖1 啟動(dòng)Capture2 創(chuàng)建新電路圖文件繪制電路原理圖一些元件庫(kù)的說(shuō)明
在放
2009-09-13 15:26:440 OrCAD問(wèn)題集綿
在OrCAD的Import指令中有PDIF的規(guī)格,您可以由P-CAD轉(zhuǎn)出PDIF的格式,再由OrCAD讀入。
2010-04-09 15:10:330 OrCAD學(xué)習(xí)資料 OrCAD book
2010-04-09 15:15:240 ORCAD PSPICE 9中新元件的創(chuàng)建方法
序言 電子設(shè)計(jì)自動(dòng)化EDA技術(shù)的發(fā)展和應(yīng)用對(duì)電子設(shè)計(jì)的發(fā)展起了巨大的推動(dòng)作用。EDA技
2008-03-22 18:15:081605 ORCAD/PSPICE 9中新元件的創(chuàng)建
電子設(shè)計(jì)自動(dòng)化EDA技術(shù)的發(fā)展和應(yīng)用對(duì)電子設(shè)計(jì)的發(fā)展起了巨大的推動(dòng)作用。EDA技術(shù)的深入發(fā)展和廣泛應(yīng)用,帶給電子設(shè)計(jì)師更完善的設(shè)計(jì)方法,
2009-02-09 10:04:503394 OrCAD FPGA系統(tǒng)規(guī)劃
創(chuàng)新的FPGA - PCB協(xié)同設(shè)計(jì)
該Cadence ®的OrCAD ® FPGA系統(tǒng)提供了一個(gè)完整的策劃,為FPGA - PCB協(xié)同設(shè)計(jì),使用戶能夠創(chuàng)建可擴(kuò)展解決方案的
2010-08-30 17:49:261748 借助PCBNavigator,ORCAD與PowerPCB實(shí)現(xiàn)了很好的同步操作,但遺憾的是器件的Value值不能傳遞到PowerPCB,給人的感覺(jué)是ORCAD不如Powerlogic。
2011-01-28 10:04:471933 5個(gè)步驟輕松學(xué)會(huì)用CAM做鑼帶文件
2011-04-15 11:36:343310 OrCAD中對(duì)原理圖中元件的基本操作,選擇元件,單個(gè)元件:鼠標(biāo)單擊元件即可
2011-12-02 10:11:3412023 OrCAD中創(chuàng)建總線及用法詳解,如何創(chuàng)建總線,菜單place->bus或者右側(cè)快捷按鈕
2011-12-02 10:18:2124808 講述orcad如何導(dǎo)入pads的文檔,希望對(duì)學(xué)習(xí)orcad的童鞋有幫助!
2015-12-14 15:50:260 輕松高效地設(shè)置 PCB 設(shè)計(jì)約束的八個(gè)步驟
2022-05-11 16:44:570 PLC編程語(yǔ)言_操作指令_使用步驟詳解,感興趣的小伙伴們可以瞧一瞧。
2022-05-12 10:36:390 鴻合大屏刷機(jī)簡(jiǎn)易操作步驟
2017-09-05 09:31:32377 Uboot移植步驟詳解
2017-10-30 08:46:0021 orCAD中設(shè)計(jì)檢查:布線初步完成后檢查是否有遺漏未布線的網(wǎng)絡(luò),生成報(bào)告,在其中查看未布線的網(wǎng)絡(luò)并完善布線。查看多余線頭,生成報(bào)告并完善。
2017-12-05 10:19:1710512 orCAD中調(diào)整絲印信息:生成絲印信息,尋找絲印圖形所在層,調(diào)整絲印文字大小及方向,要注意一些注意事項(xiàng)。添加絲印文字,添加說(shuō)明,便于后期電路調(diào)試及處理。
2018-01-23 10:20:047718 創(chuàng)建一個(gè)以JDBC連接數(shù)據(jù)庫(kù)的程序,包含7個(gè)步驟,詳細(xì)介紹請(qǐng)看下文。
2018-02-05 18:51:386407 本文檔詳解如何創(chuàng)建一個(gè)STM32工程,供參考
2018-03-30 11:46:0831 本期講解:在OrCAD中的關(guān)于格點(diǎn)一些操作是在哪里設(shè)置的呢?只需要三步你就馬上明白!
2019-05-18 11:30:3330418 無(wú)線路由器設(shè)置實(shí)操步驟詳解
2019-06-24 17:13:273011 在許多應(yīng)用場(chǎng)合,需要MATLAB與OrCAD之間進(jìn)行數(shù)據(jù)通信。根據(jù)通信方式的不同,本文提出了兩種OrCAD與MATLAB之間的通信方式,并給出了具體操作步驟。為了驗(yàn)證遁信方式的可行性,本文給出了兩個(gè)
2019-09-16 16:51:3511 在orcad中創(chuàng)建原理圖工程的步驟如下: 第一步,打開(kāi)orcad軟件,執(zhí)行菜單FileNew Project,如圖3-1所示,在彈出的界面中選擇輸入工程的名稱,選擇工程的類型是原理圖
2020-10-11 09:20:046064 借用excel表格來(lái)創(chuàng)建元器件的方法步驟,圖4-1所示為AD9135/AD9136的封裝信息資料, 圖4-1 D9135/AD9136的封裝信息資料示意圖 第一步,在olb文件單擊鼠標(biāo)右鍵,建立
2020-10-21 09:55:364218 allegro與PADS的區(qū)別及創(chuàng)建PCB封裝的步驟
2021-03-27 10:56:2963 今天我們來(lái)解決如果是orcad畫(huà)的原理圖,pads軟件如何導(dǎo)入?
2021-04-09 11:43:0212178 多負(fù)載電源解決方案的創(chuàng)建步驟
2021-05-28 10:03:2914 使用TrimDAC?可輕松進(jìn)行AN-219電子調(diào)整
2021-06-17 16:41:491 orcad怎么產(chǎn)生Cadence Allegro的第一方網(wǎng)表? 答:orcad產(chǎn)生Cadence Allegro的網(wǎng)表的操作步驟如下; 第一步,選擇原理圖根目錄,執(zhí)行菜單Tools→Creat
2021-11-16 14:50:0310184 orcad與Cadence Allegro的交互式操作應(yīng)該怎么處理? 答:orcad與Cadence Allegro的交互式操作需要滿足以下兩個(gè)要求才可以實(shí)現(xiàn): ??Orcad輸出的是Allegro
2021-11-17 11:11:579867 FreeRTOS筆記(四):任務(wù)創(chuàng)建/刪除,掛起/解掛詳解在第二篇筆記中介紹了任務(wù)創(chuàng)建的API,并且簡(jiǎn)單使用了相關(guān)API,本文將詳細(xì)介紹任務(wù)創(chuàng)建的過(guò)程。一、任務(wù)創(chuàng)建任務(wù)創(chuàng)建步驟為:1.創(chuàng)建任務(wù);2.
2021-12-04 19:36:1015 答:我們?cè)谶M(jìn)行原理圖設(shè)計(jì)或者是進(jìn)行PCB設(shè)計(jì),都會(huì)遇到這樣的問(wèn)題,需要降低設(shè)計(jì)文件的版本,我們這里講解下,Orcad軟件設(shè)計(jì)的原理圖如何去降低原理圖的版本,操作的步驟很簡(jiǎn)單,我們這里列舉一下操作的步驟:
2022-04-02 14:36:455555 移動(dòng)c臂x光機(jī)常用于骨科手術(shù)當(dāng)中,該設(shè)備對(duì)于操作人員的技術(shù)要求較高,即便是專業(yè)醫(yī)師也需要經(jīng)過(guò)培訓(xùn)后才能熟練操作,它的操作步驟是什么樣的,又該如何調(diào)整它的窗口大小呢?
2022-09-20 14:34:46671 檢查是否激活了“啟動(dòng)設(shè)備向?qū)А惫δ懿螕簟按_定” 確認(rèn)創(chuàng)建 HMI 面板。
2022-11-10 17:11:222296 限幅器是一種常見(jiàn)的音頻設(shè)備,用于控制音頻信號(hào)的幅度,以防止過(guò)載和失真。調(diào)整限幅器是確保音頻信號(hào)在適當(dāng)范圍內(nèi)的重要步驟。下面將介紹一些調(diào)整限幅器的基本步驟。
2023-07-27 10:09:22598 鋇錸技術(shù)PLC網(wǎng)關(guān)采集西門(mén)子S7-1200對(duì)接MQTT服務(wù)器的操作步驟詳解
2023-09-12 09:50:091648 OrCAD創(chuàng)建大IC邏輯封裝的方法
2022-12-30 09:20:173 Orcad是一款專業(yè)的電路設(shè)計(jì)軟件,可以用于創(chuàng)建和編輯電路圖和PCB布局。當(dāng)我們需要修改封裝并更新庫(kù)時(shí),我們可以按照以下步驟進(jìn)行操作: 打開(kāi)Orcad軟件并進(jìn)入封裝庫(kù)管理界面。在菜單欄中找到并點(diǎn)擊
2023-12-20 09:59:551088 一文詳解pcb回流焊溫度選擇與調(diào)整
2023-12-29 10:20:38313
評(píng)論
查看更多