RM新时代网站-首页

電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

電子發(fā)燒友網(wǎng)>電子技術應用>電子技術>電路圖>光電振蕩電路>精密時鐘發(fā)生器電路圖

精密時鐘發(fā)生器電路圖

收藏

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關推薦

時鐘發(fā)生器由哪些部分組成?鎖相環(huán)pll的特點是什么?

時鐘發(fā)生器由哪些部分組成?鎖相環(huán)pll的特點是什么?如何用硬件配置pll? 時鐘發(fā)生器是指通過特定的電路設計產(chǎn)生適合各種電子設備使用的時鐘信號的器件。時鐘發(fā)生器由多個部分組成,其中最核心的是鎖相環(huán)
2023-10-13 17:39:5099

9ZXL1951D PCIe 時鐘發(fā)生器評估板用戶指南

9ZXL1951D PCIe 時鐘發(fā)生器評估板用戶指南
2023-07-07 19:19:110

評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制

本文討論電源噪聲干擾對基于PLL的時鐘發(fā)生器的影響,并介紹幾種用于評估由此產(chǎn)生的確定性抖動(DJ)的測量技術。派生關系顯示了如何使用頻域雜散測量來評估時序抖動行為。實驗室臺架測試結果用于比較測量技術,并演示如何可靠地評估參考時鐘發(fā)生器的電源噪聲抑制(PSNR)性能。
2023-04-11 11:06:39478

9ZXL1951D PCIe 時鐘發(fā)生器評估板用戶指南

9ZXL1951D PCIe 時鐘發(fā)生器評估板用戶指南
2023-03-21 19:21:130

采用MAX9489/MAX9471多路輸出時鐘發(fā)生器的集成時鐘源方案

與典型的“本地”時鐘解決方案相比,使用集成的多輸出時鐘發(fā)生器具有許多優(yōu)勢。本文討論集中式時鐘發(fā)生器(如MAX9489和MAX9471)在降低系統(tǒng)成本、良好信號完整性和消除干擾方面的優(yōu)勢。它包括電路板設計,說明如何使用中央時鐘源克服一些基本設計挑戰(zhàn)。
2023-02-09 11:57:14706

超低抖動時鐘發(fā)生器如何優(yōu)化串行鏈路系統(tǒng)性能

超低抖動時鐘發(fā)生器如何優(yōu)化串行鏈路系統(tǒng)性能
2022-11-04 09:50:150

一個帶有COB的1Hz時鐘發(fā)生器電路

這是帶有板上芯片(COB)的1Hz時鐘發(fā)生器電路。通常,為數(shù)字時鐘和計數(shù)電路應用產(chǎn)生1Hz時鐘電路將IC與晶體和微調電容器等結合使用。
2022-06-07 10:43:501598

Cypress時鐘發(fā)生器的分類,它有哪些應用

Cypress時鐘發(fā)生器應用在車輛、工業(yè)生產(chǎn)、消費品和網(wǎng)絡服務的EMI降低和非EMI降低時鐘發(fā)生器。 Cypress具有廣泛的時鐘發(fā)生器組合,兼容700MHz的頻率和不超過0.7PS的RMS相位抖動
2022-04-22 09:02:09679

時鐘發(fā)生器AD9516-0技術手冊

時鐘發(fā)生器AD9516-0技術手冊
2022-01-25 15:59:424

集成2.5 GHz壓控振蕩數(shù)據(jù)表的AD9517-1 12輸出時鐘發(fā)生器

集成2.5 GHz壓控振蕩數(shù)據(jù)表的AD9517-1 12輸出時鐘發(fā)生器
2021-06-17 15:57:386

集成2.0 GHz壓控振蕩數(shù)據(jù)表的AD9518-3 6輸出時鐘發(fā)生器

集成2.0 GHz壓控振蕩數(shù)據(jù)表的AD9518-3 6輸出時鐘發(fā)生器
2021-06-17 15:38:273

集成2.2 GHz壓控振蕩數(shù)據(jù)表的AD9517-2 12輸出時鐘發(fā)生器

集成2.2 GHz壓控振蕩數(shù)據(jù)表的AD9517-2 12輸出時鐘發(fā)生器
2021-06-17 12:31:303

AD9517-0 12輸出時鐘發(fā)生器,集成2.8 GHz壓控振蕩數(shù)據(jù)表

AD9517-0 12輸出時鐘發(fā)生器,集成2.8 GHz壓控振蕩數(shù)據(jù)表
2021-06-16 12:14:494

AD9516-3:14輸出時鐘發(fā)生器,集成2.0 GHz壓控振蕩數(shù)據(jù)表

AD9516-3:14輸出時鐘發(fā)生器,集成2.0 GHz壓控振蕩數(shù)據(jù)表
2021-05-25 12:00:102

超低抖動時鐘發(fā)生器和分配器最大限度地提高數(shù)據(jù)轉換的信噪比

超低抖動時鐘發(fā)生器和分配器最大限度地提高數(shù)據(jù)轉換的信噪比
2021-05-18 20:57:300

AD9576:雙鎖相環(huán)異步時鐘發(fā)生器數(shù)據(jù)表

AD9576:雙鎖相環(huán)異步時鐘發(fā)生器數(shù)據(jù)表
2021-05-16 12:57:550

AD9531:3通道時鐘發(fā)生器,24輸出數(shù)據(jù)表

AD9531:3通道時鐘發(fā)生器,24輸出數(shù)據(jù)表
2021-05-15 15:24:0711

AD9575:網(wǎng)絡時鐘發(fā)生器,雙輸出數(shù)據(jù)表

AD9575:網(wǎng)絡時鐘發(fā)生器,雙輸出數(shù)據(jù)表
2021-05-09 11:06:441

AD9517-4:12輸出時鐘發(fā)生器,集成1.6 GHz壓控振蕩數(shù)據(jù)表

AD9517-4:12輸出時鐘發(fā)生器,集成1.6 GHz壓控振蕩數(shù)據(jù)表
2021-04-30 15:51:4210

AD9547:雙/四輸入網(wǎng)絡時鐘發(fā)生器/同步數(shù)據(jù)表

AD9547:雙/四輸入網(wǎng)絡時鐘發(fā)生器/同步數(shù)據(jù)表
2021-04-30 08:48:1410

AD9522-5:12 LVDS/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表

AD9522-5:12 LVDS/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表
2021-04-28 10:53:010

AD9551:多業(yè)務時鐘發(fā)生器數(shù)據(jù)表

AD9551:多業(yè)務時鐘發(fā)生器數(shù)據(jù)表
2021-04-28 10:30:520

AD9516-5:14-輸出時鐘發(fā)生器數(shù)據(jù)表

AD9516-5:14-輸出時鐘發(fā)生器數(shù)據(jù)表
2021-04-27 21:41:195

AD9520-5:12 LVPECL/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表

AD9520-5:12 LVPECL/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表
2021-04-27 21:31:552

AD9548:四/八路輸入網(wǎng)絡時鐘發(fā)生器/同步數(shù)據(jù)表

AD9548:四/八路輸入網(wǎng)絡時鐘發(fā)生器/同步數(shù)據(jù)表
2021-04-16 11:41:0410

AD9571:以太網(wǎng)時鐘發(fā)生器,10個時鐘輸出

AD9571:以太網(wǎng)時鐘發(fā)生器,10個時鐘輸出
2021-04-16 10:21:563

ADF4360-9:集成壓控振蕩數(shù)據(jù)表的時鐘發(fā)生器PLL

ADF4360-9:集成壓控振蕩數(shù)據(jù)表的時鐘發(fā)生器PLL
2021-04-14 14:10:440

AD9517-0:12輸出時鐘發(fā)生器,集成2.8 GHz壓控振蕩數(shù)據(jù)表

AD9517-0:12輸出時鐘發(fā)生器,集成2.8 GHz壓控振蕩數(shù)據(jù)表
2021-04-13 12:10:210

AD9517-1:12輸出時鐘發(fā)生器,集成2.5 GHz壓控振蕩數(shù)據(jù)表

AD9517-1:12輸出時鐘發(fā)生器,集成2.5 GHz壓控振蕩數(shù)據(jù)表
2021-04-13 12:02:551

AD9517-2:12輸出時鐘發(fā)生器,集成2.2 GHz壓控振蕩數(shù)據(jù)表

AD9517-2:12輸出時鐘發(fā)生器,集成2.2 GHz壓控振蕩數(shù)據(jù)表
2021-04-13 11:57:480

AD9518-3:6輸出時鐘發(fā)生器,集成2.0 GHz壓控振蕩數(shù)據(jù)表

AD9518-3:6輸出時鐘發(fā)生器,集成2.0 GHz壓控振蕩數(shù)據(jù)表
2021-04-13 11:13:252

基于lmk03806的高性能可編程時鐘發(fā)生器的設計與fpga實現(xiàn) 畢...

我要做畢業(yè)設計 叫 基于lmk03806的高性能可編程時鐘發(fā)生器的設計與fpga實現(xiàn),需要有protel 99se畫 lmk03806的原理和fpga的配置電路,用vhdl編程仿真,用fpga來配置lmk03806,求高手求助{:1:}
2013-05-03 23:06:27

AD9540:655 MHz低抖動時鐘發(fā)生器數(shù)據(jù)表

AD9540:655 MHz低抖動時鐘發(fā)生器數(shù)據(jù)表
2021-03-22 19:57:570

AD9518-1:6輸出時鐘發(fā)生器,集成2.5 GHz壓控振蕩數(shù)據(jù)表

AD9518-1:6輸出時鐘發(fā)生器,集成2.5 GHz壓控振蕩數(shù)據(jù)表
2021-03-22 19:55:030

AD9525: 8路LVPECL輸出低抖動時鐘發(fā)生器

AD9525: 8路LVPECL輸出低抖動時鐘發(fā)生器
2021-03-21 15:00:200

如何選擇合適的時鐘發(fā)生器

系統(tǒng)設計師通常側重于為應用選擇最合適的數(shù)據(jù)轉換,在向數(shù)據(jù)轉換提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發(fā)生器的相位噪聲和抖動性能,數(shù)據(jù)轉換動態(tài)范圍和線性度性能可能受到嚴重的影響。
2020-11-22 11:34:382489

AD9523時鐘發(fā)生器的性能特點及應用分析

AD9523:14路LVPECL/LVDS/HSTL輸出 或29路LVCMOS輸出 低抖動時鐘發(fā)生器
2019-07-04 06:18:003365

Microchip新推小尺寸MEMS時鐘發(fā)生器

據(jù)麥姆斯咨詢報道,Microchip推出了業(yè)界尺寸最小的MEMS時鐘發(fā)生器DSC613。這款新器件可在電路板上最多替換掉三個晶振和振蕩,從而減少高達80%的時鐘元件布板空間。
2018-11-15 16:38:263736

介紹MEMS時鐘發(fā)生器的特點及應用介紹

Microchip基于MEMS的時鐘發(fā)生器
2018-07-08 01:23:003691

Microchip基于MEMS的時鐘發(fā)生器

Microchip基于MEMS的時鐘發(fā)生器
2018-06-07 13:46:004241

波形發(fā)生器原理+電路圖+程序

波形發(fā)生器原理+電路圖+程序
2017-11-23 09:13:3128

數(shù)據(jù)轉換時鐘發(fā)生器件對系統(tǒng)性能的影響

系統(tǒng)設計師通常側重于為應用選擇最合適的數(shù)據(jù)轉換,在向數(shù)據(jù)轉換提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發(fā)生器、相位噪聲和抖動性能,數(shù)據(jù)轉換、動態(tài)范圍和線性度性能可能受到嚴重的影響。
2017-11-17 02:00:58671

Silicon Labs發(fā)布Si538x 系列無線時鐘發(fā)生器

Silicon Labs(亦稱“芯科科技”)最新發(fā)布的Si538x 系列無線時鐘發(fā)生器利用我們的最新第四代
2017-10-17 09:36:306830

10GHz擴頻時鐘發(fā)生器的設計

10GHz擴頻時鐘發(fā)生器的設計_胡帥帥
2017-01-07 21:28:581

一種占空比可調的兩相非重疊時鐘發(fā)生器

一種占空比可調的兩相非重疊時鐘發(fā)生器_張學敏
2017-01-05 15:06:095

雙環(huán)路時鐘發(fā)生器可清除抖動并提供多個高頻輸出

雙環(huán)路時鐘發(fā)生器可清除抖動并提供多個高頻輸出
2016-01-04 17:41:1317

MAX3636寬頻率范圍可編程時鐘發(fā)生器

MAX3636是一個高度靈活,高精度鎖相環(huán)(PLL)時鐘發(fā)生器為下一代網(wǎng)絡設備的要求低抖動時鐘發(fā)生器和強大的高速數(shù)據(jù)傳輸?shù)姆植歼M行了優(yōu)化。
2011-10-11 11:15:221267

GPS時鐘發(fā)生器技術方案

如何利用GPS OEM來進行二次開發(fā),產(chǎn)生高精度時鐘發(fā)生器是一個研究的熱點問題。在電力系統(tǒng)、CDMA2000、DVB、DMB等系統(tǒng)中,高精度的GPS
2010-07-24 15:45:26748

MAX3679A高性能四路輸出時鐘發(fā)生器(Maxim)

MAX3679A高性能四路輸出時鐘發(fā)生器(Maxim) Maxim推出用于以太網(wǎng)設備的高性能、四路輸出時鐘發(fā)生器MAX3679A。器件采用低噪聲
2010-04-14 16:51:49722

555構成的LKV電壓發(fā)生器電路圖

555構成的LKV電壓發(fā)生器電路圖
2010-03-30 15:08:05911

MAX3625B 抖動僅為0.36ps的PLL時鐘發(fā)生器

MAX3625B 抖動僅為0.36ps的PLL時鐘發(fā)生器 概述 MAX3625B是一款低抖動、精密時鐘發(fā)生器,優(yōu)化用于網(wǎng)絡設備。器件內置晶體振蕩和鎖相環(huán)(PLL)
2010-03-01 08:56:181282

MAX3625B中文資料,pdf,低抖動、精密時鐘發(fā)生器

MAX3625B是一款低抖動、精密時鐘發(fā)生器,優(yōu)化用于網(wǎng)絡設備。器件內置晶體振蕩和鎖相環(huán)(PLL)時鐘倍頻,以產(chǎn)生高頻時鐘輸出,用于以太網(wǎng)、10G光纖通道及其它網(wǎng)絡設備。Ma
2010-03-01 08:54:52126

MAX3624 低抖動、精密時鐘發(fā)生器,提供四路輸出

MAX3624 低抖動、精密時鐘發(fā)生器,提供四路輸出 概述 MAX3624是一款低抖動精密
2009-09-18 08:56:41632

評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制性能

評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制性能 本文介紹了電源噪聲對基于PLL的時鐘發(fā)生器的干擾,并討論了幾種用于評估確定性抖動(DJ)的技術方案。推導出的關系式提
2009-09-18 08:46:321424

MAX3625A 低抖動、精密時鐘發(fā)生器,提供三路輸出(應用

MAX3625A 低抖動、精密時鐘發(fā)生器,提供三路輸出
2009-08-13 13:01:27805

可變脈寬發(fā)生器電路圖

可變脈寬發(fā)生器電路圖
2009-07-20 13:47:46443

單電源鋸齒波發(fā)生器電路圖

單電源鋸齒波發(fā)生器電路圖
2009-07-20 13:45:431160

任意函數(shù)發(fā)生器電路圖

任意函數(shù)發(fā)生器電路圖
2009-07-20 12:19:20817

波形發(fā)生器電路圖

波形發(fā)生器電路圖 交流驅動電
2009-07-17 18:48:054710

8038函數(shù)發(fā)生器電路圖

8038函數(shù)發(fā)生器電路圖
2009-07-16 11:18:072202

步進開關脈沖發(fā)生器電路圖

步進開關脈沖發(fā)生器電路圖
2009-07-03 14:11:08904

銳截止無極方波發(fā)生器電路圖

銳截止無極方波發(fā)生器電路圖
2009-07-01 13:18:38592

快速上升寬脈沖發(fā)生器電路圖

快速上升寬脈沖發(fā)生器電路圖
2009-07-01 13:13:34405

單脈沖方波發(fā)生器電路圖

單脈沖方波發(fā)生器電路圖
2009-07-01 11:47:002204

不受噪聲響的脈沖發(fā)生器電路圖

不受噪聲響的脈沖發(fā)生器電路圖
2009-06-26 13:08:25276

精密斜坡發(fā)生器電路簡介

精密斜坡發(fā)生器電路簡介:
2009-06-05 14:14:3436

精密斜坡發(fā)生器電路簡介

精密斜坡發(fā)生器電路簡介:
2009-05-31 10:28:3912

高壓發(fā)生器電路圖

高壓發(fā)生器電路圖
2009-05-25 13:31:291874

多種信號發(fā)生器電路圖

多種信號發(fā)生器電路圖
2009-05-19 13:59:141512

脈沖發(fā)生器電路圖

脈沖發(fā)生器電路圖
2009-05-18 15:57:261326

聲控發(fā)生器電路圖

聲控發(fā)生器電路圖
2009-05-08 15:37:12481

高壓發(fā)生器電路圖

高壓發(fā)生器電路圖
2009-05-08 14:52:452797

方格信號發(fā)生器電路圖

方格信號發(fā)生器電路圖
2009-05-08 14:52:00825

方波發(fā)生器電路圖

方波發(fā)生器電路圖
2009-05-08 14:33:273946

矩形波發(fā)生器的基本電路圖

矩形波發(fā)生器的基本電路圖
2009-05-08 13:37:301846

利用MAX9489/MAX9471多輸出時鐘發(fā)生器構建集成時

摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發(fā)生器有許多優(yōu)勢。本文探討了集中時鐘發(fā)生器(如MAX9489和MAX9471)的優(yōu)點,如:降低系統(tǒng)成本、良好的信號完整性、抑制干
2009-05-03 11:07:05616

利用MAX9489/MAX9471多輸出時鐘發(fā)生器構建集成時

摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發(fā)生器有許多優(yōu)勢。本文探討了集中時鐘發(fā)生器(如MAX9489和MAX9471)的優(yōu)點,如:降低系統(tǒng)成本、良好的信號完整性、抑制干
2009-04-22 10:11:53392

高精度時鐘發(fā)生器MAX945x的元件選擇和性能測試

摘要:MAX9450/MAX9451/MAX9452是集成了VCXO,具有相同PLL內核和三種不同輸出(LVPECL, HSTL,LVDS)的高精度時鐘發(fā)生器。MAX945x時鐘發(fā)生器具有四個主要的特點:集成VCXO,工作頻率范圍寬,PLL
2009-04-22 09:42:01913

函數(shù)發(fā)生器電路圖

函數(shù)發(fā)生器電路圖
2009-04-15 09:30:41999

振蕩時鐘發(fā)生器電路圖

振蕩時鐘發(fā)生器電路圖
2009-04-13 08:54:22699

精密方波發(fā)生器電路圖

精密方波發(fā)生器電路圖
2009-04-13 08:53:451026

高低頻信號發(fā)生器電路圖

高低頻信號發(fā)生器電路圖
2009-04-11 12:14:461258

頻譜發(fā)生器電路圖

頻譜發(fā)生器電路圖
2009-04-09 12:01:311180

精密的鋸齒波發(fā)生器電路圖

精密的鋸齒波發(fā)生器電路圖
2009-04-08 08:43:021269

脈沖發(fā)生器電路圖1

脈沖發(fā)生器電路圖1
2009-04-07 09:27:10682

利用中斷光束的脈沖發(fā)生器電路圖

利用中斷光束的脈沖發(fā)生器電路圖
2009-04-01 09:25:56412

延時發(fā)生器電路圖

延時發(fā)生器電路圖
2009-03-28 09:01:14458

諧波發(fā)生器電路圖

諧波發(fā)生器電路圖
2009-03-21 08:49:393457

方波發(fā)生器電路圖

方波發(fā)生器電路圖 方波發(fā)生器電路圖如圖2所示:由反相輸入的滯回比較
2009-03-15 17:13:3510288

Si5338 業(yè)界首個任意頻率、任意輸出的時鐘發(fā)生器

Si5338 業(yè)界首個任意頻率、任意輸出的時鐘發(fā)生器 高性能模擬與混合信號領導廠商Silicon Laboratories日前發(fā)表全新的時鐘發(fā)生器和緩沖系列,可為業(yè)
2008-11-10 09:39:441654

MAX9489/MAX9471多輸出時鐘發(fā)生器構建集成時鐘

MAX9489/MAX9471多輸出時鐘發(fā)生器構建集成時鐘源 摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發(fā)生器有許多優(yōu)勢。本文探討了集中時鐘發(fā)生器(如
2008-10-04 20:43:25865

正弦波發(fā)生器電路圖

正弦波發(fā)生器電路圖,電路由IC,TL082組成。 圖二:正弦波信號發(fā)生器電路圖
2008-01-02 19:16:063177

高壓發(fā)生器電路圖

高壓發(fā)生器電路圖,這種高壓發(fā)生器適用于需要高電壓,小電流的場合,可獲得數(shù)千
2007-12-26 20:27:102520

已全部加載完成

RM新时代网站-首页