RM新时代网站-首页

您好,歡迎來電子發(fā)燒友網(wǎng)! ,新用戶?[免費注冊]

您的位置:電子發(fā)燒友網(wǎng)>電子百科>半導體技術>半導體器件>

電平轉換器,電平轉換器原理和相關電路分析

2010年03月24日 14:41 hljzzgx.com 作者:佚名 用戶評論(0

電平轉換器,電平轉換器原理和相關電路分析

在新一代電子電路設計中, 隨著低電壓邏輯的引入,系統(tǒng)內部常常出現(xiàn)輸入/ 輸出邏輯不協(xié)調的問題, 從而提高了系統(tǒng)設計的復雜性。例如, 當1. 8V的數(shù)字電路與工作在3. 3V 的模擬電路進行通信時,需要首先解決兩種電平的轉換問題,這時就需要電平轉換器。

隨著不同工作電壓的數(shù)字IC 的不斷涌現(xiàn),邏輯電平轉換的必要性更加突出, 電平轉換方式也將隨邏輯電壓、數(shù)據(jù)總線的形式(例如4 線SPI、32 位并行數(shù)據(jù)總線等) 以及數(shù)據(jù)傳輸速率的不同而改變。現(xiàn)在雖然許多邏輯芯片都能實現(xiàn)較高的邏輯電平至較低邏輯電平的轉換(如將5V 電平轉換至3V 電平) ,但極少有邏輯電路芯片能夠將較低的邏輯電平轉換成較高的邏輯電平(如將3V邏輯轉換至5V邏輯) 。另外,電平轉換器雖然也可以用晶體管甚至電阻———二極管的組合來實現(xiàn), 但因受寄生電容的影響,這些方法大大限制了數(shù)據(jù)的傳輸速率。盡管寬字節(jié)的電平轉換器已經(jīng)商用化, 但這些產(chǎn)品不是針對數(shù)據(jù)速率低于20Mbps 的串行總線(SPITM、I2CTM、USB 等) 優(yōu)化的, 這些器件具有較大的封裝尺寸、較多的引腳數(shù)和I/ O 方向控制引腳,因而不適合小型串行或外設接口和更高速率的總線(如以太網(wǎng)、LVDS、SCSI 等) 。

[編輯]發(fā)展狀況
很多電子系統(tǒng)繼續(xù)向更低的電壓信號水平轉移。這個發(fā)展潮流背后的動力是對減少功耗的需求。更快的整流速度和降低信號噪聲等方面的進步既方便了設計者,也向他們提出了新的挑戰(zhàn)。 微處理器在向較低的電壓水平進軍的過程中一馬當先。處理器I/O電壓正從1.8V轉移到1.5V,而內核電壓能夠低于1V。下一代微處理器甚至將采用更低的電壓。外圍設備組件的電壓雖然也在降低,但水平通常落后于處理器一代左右。電壓降低方面的發(fā)展不均帶來了系統(tǒng)設計者必須解決的關鍵性難題——如何在信號電平之間進行可靠的轉換。正確的信號電平可以保證系統(tǒng)的可靠工作,它們能夠防止敏感IC因過高或者過低的電壓條件而受損。目前電平轉換分為單向轉換和雙向轉換,還有單電源和雙電源轉換,雙電源轉換采用雙軌方案具有滿足各方面性能的要求。

[編輯]相關理論
串行外設接口一般由單向控制線、數(shù)據(jù)輸入、數(shù)據(jù)輸出、時鐘和片選組成,數(shù)據(jù)輸入/ 輸出還可以是MISO(主機輸入、從機輸出) 和MOSI(主機輸出、從機輸入) 。SPI 的時鐘速率可超出20Mbps ,并由CMOS 推挽式邏輯輸出級驅動。數(shù)據(jù)傳輸?shù)膯蜗蛐院喕宿D換器的設計。由于不必考慮數(shù)據(jù)在單條信號線上的雙向傳輸問題,因此,可以利用圖示的簡單電阻———二極管方案或晶體管方案。

image:bk070804j-1.jpg

雙向總線電平轉換需要考慮在單條信號線上實現(xiàn)數(shù)據(jù)的雙向傳輸,這在具體實施時比較困難,電阻———二極管結構或單晶體管由于受其固有的單向傳輸特性的制約而無法勝任這項工作。I2C、SMBus、Dallas 半導體公司的1 - wire 均為雙向傳輸總線, 同時都是漏極開路I/ O 拓撲。其中I2C具有三種速率范圍,分別為低于100kbps 的標準模式、低于400kbps的快速模式和低于3. 4Mbps 的高速模式。

在單向電平轉換器件中, 對于那些能夠將較高邏輯電平轉換成較低邏輯電平的器件, IC制造商規(guī)定了器件所允許的輸入范圍,在規(guī)定的輸入范圍內,器件能夠將其輸入嵌位在過壓容限內。由于具有輸入過壓保護的邏輯器件能夠承受的輸入電壓高于其供電電壓,因此,這些器件簡化了高邏輯電平至較低邏輯電平(Vcc 邏輯電平) 的轉換方案。而在高扇出或高容性負載連接器的設計中, 任何邏輯器件在降低電源電壓的同時,其輸出驅動能力也隨之降低,只有3. 3V CMOS/ TTL 與5V標準TTL 之間的轉換是一個特例。因為3. 3V 邏輯與5V 邏輯的門限是相同的。SPI 總線既需要較高邏輯電平至較低邏輯電平的轉換, 也需要將較低邏輯電平轉換到較高的邏輯電平。例如在處理器采用1. 8V 邏輯而外設邏輯為3. 3V時。當然, 利用上述分立方案也可以實現(xiàn)這種轉換, 但MAX1840/ MAX1841 或MAX3390 等單片方案則可大大簡化設計過程,如圖所示:

image:bk070804j-2.jpg

在通過并行總線進行電平轉換時, 由于通常已存在WR 和RD 信號, 因而可以采用總線開關(如74CBTB3384) 來實現(xiàn)不同邏輯電平之間的數(shù)據(jù)連接。對于單總線或2 線接口,一般需要考慮兩個問題:一是要有單獨的使能控制引腳來控制數(shù)據(jù)流向(占用有效的控制端口) ,二是芯片尺寸較大(占據(jù)較大的線路板尺寸) 。任何設計都存在正、反兩個方面的影響,但設計人員通常希望其能夠工作在任何邏輯電平,也就是希望其是一個既可實現(xiàn)由高電壓邏輯至低電壓邏輯的轉換,也可實現(xiàn)低電壓邏輯至高電壓邏輯的轉換, 既可完成單向電平轉換, 也能完成雙向電平轉換的通用器件。新一代雙向電平轉換器MAX3370 即可勝任上述工作, 無論它工作在低電壓邏輯, 還是工作在高電壓邏輯,均可依靠外部輸出驅動吸入電流來實現(xiàn)電平轉換的柵極傳輸(圖3) 。這種結構使該器件既可工作于漏極開路輸出級, 也可工作于推挽式輸出級。而且,MAX3370 具有相當?shù)偷膶娮?低于135Ω) ,對數(shù)據(jù)傳輸速率的影響很小。下圖是MAX3770 的內部結構, 該器件具有兩個優(yōu)點: 首先對于漏級開路拓撲, MAX3370 內部的10kΩ 上拉電阻與“加速”開關的并聯(lián)電路既省去了外部上拉元件, 也減小了由于RC 時間常數(shù)造成的紋波。在大多數(shù)漏極開路輸出電路中,數(shù)據(jù)速率受RC 時間常數(shù)的影響較大。而采用獨特“加速”結構的MAX3770 則大大提高了數(shù)據(jù)上升沿的上拉速,減小了容性負載的影響, 其允許數(shù)據(jù)速率高達2Mbps ,因而大大改善了傳統(tǒng)設計的性能; 其次, 由于MAX3370 器件采用的是微型SC70 封裝,因此可有效節(jié)省線路板的空間。

image:bk070804j-3.jpg

MAX3370 可以實現(xiàn)最低1. 2V、最高5. 5V 邏輯電平的轉換, 能夠滿足絕大多數(shù)設備對電平轉換的要求。需要說明的是: MAX3370 僅提供單線通用邏輯電平轉換。如果設計中存在多個I/ O 口線,則應參照表1 選擇其它芯片。隨著系統(tǒng)I/ O 電壓數(shù)量的增多, 電平轉換的設計也更加復雜。設計時需要綜合考慮容性負載、Vcc壓差的幅度和數(shù)據(jù)速率等問題。對于從較高邏輯電平至較低邏輯電平的轉換, 只要保證電平轉換中的Vcc 壓差符合器件所允許的容限即可。而在處理低電壓邏輯至高電壓邏輯的轉換, 且同時存在較大的Vcc 壓差時,問題將變得非常棘手。雙向電平轉換或漏極開路輸出結構都對數(shù)據(jù)速率的制約較大, 而Maxim的電平轉換器則利用其獨特的電路結構簡化了電平轉換的設計。它能夠在較寬的電壓范圍實現(xiàn)單向、雙向電平轉換,并可提供漏極開路或推挽式輸出。這些器件采用微小的封裝形式, 不需要任何外部元件,同時可大大節(jié)省線路板空間。

非常好我支持^.^

(105) 99.1%

不好我反對

(1) 0.90000000000001%

( 發(fā)表人:admin )

      發(fā)表評論

      用戶評論
      評價:好評中評差評

      發(fā)表評論,獲取積分! 請遵守相關規(guī)定!

      ?
      RM新时代网站-首页