淺析動態(tài)隨機存儲器DRAM集成工藝
在當(dāng)前計算密集的高性能系統(tǒng)中,動態(tài)隨機存儲器(DRAM)和嵌入式動態(tài)隨機存取存儲器(embedded-DRAM,eDRAM)是主要的動態(tài)快速讀/寫存儲器。
先進(jìn)的 DRAM 存儲單元有兩種,即深溝槽(Deep Tench)式存儲單元和堆疊(Slack)式電容存儲單元。
70nm 技術(shù)節(jié)點后,堆疊式電容存儲單元逐漸成為業(yè)界主流。為了使系統(tǒng)向更高速、高密度、低功耗不斷優(yōu)化,DRAM存儲單元也在不斷微縮(如14nm 工藝節(jié)點)。
上圖所示為 DRAM 的制造工藝流程。由圖可見,堆疊式電容存儲單元在 CMOS 場效應(yīng)晶體管之后(MOL中)形成的,主要用于制造獨立式的高密度 DRAM;而深溝槽式電容存儲單元是在 CMOS 場效應(yīng)晶體管之前(FEOL 之始)形成的,因此不會影響CMOS 場效應(yīng)晶體管的特性,比較適合將DRAM 和邏輯電路集成在同一晶片上,因此稱為eDRAM (嵌人式 DRAM)。
新型的 eDRAM 可以集成在 14nm 高性能的 FinFET 邏輯技術(shù)平合上(利用SOI?和高K?金屬柵技術(shù)),如圖所示。
深溝槽式電容器在 FEOL 的開始階段就已經(jīng)形成,單元溝槽電容可達(dá) 10fF。
電容器的上電極采用的是用原子層沉積(ALD)的TiN 薄膜。
填充在溝槽電容器的重?fù)诫s多晶硅連接到鰭式場效應(yīng)晶體管(FinFET),即存儲單元的傳輸管 (Pass Transistor)。
審核編輯:劉清
非常好我支持^.^
(0) 0%
不好我反對
(0) 0%
相關(guān)閱讀:
- [電子說] uboot的基本概念和啟動流程分析 2023-10-24
- [控制/MCU] 單片機的三大功能 2023-10-24
- [電子說] 怎樣延長半導(dǎo)體元器件的壽命呢? 2023-10-24
- [電子說] 您的存儲器堆疊了嗎?—賽靈思推出16GB HBM FPGA 2023-10-24
- [存儲技術(shù)] 三星電子和SK海力士計劃四季度全面提高DDR5產(chǎn)量 2023-10-24
- [制造/封裝] 什么是引線鍵合?引線鍵合的演變 2023-10-24
- [電子說] 物聯(lián)網(wǎng)無線傳感器節(jié)點可使用國產(chǎn)鐵電存儲器PB85RS2MC 2023-10-24
- [電子說] 應(yīng)用在PC機中的低功耗觸摸感應(yīng)芯片 2023-10-24
( 發(fā)表人:劉芹 )