基于 DSP TMS320C6455的CPCI高速信號處理板卡1、 板卡概述 基于 DSP TMS320C6455的CPCI高速信號處理板卡是新一代高速DSP處理平臺,廣泛用于DSP性能驗證
2014-06-11 11:11:47
/發(fā)單元,實現(xiàn)dsp與pc之間的串口通信只需一對收/發(fā)單元即可,在完成dsp與pc的正常通信任務(wù)的基礎(chǔ)上,利用另外一對收/發(fā)單元,擴(kuò)展了實現(xiàn) pc與dsp的雙向復(fù)位功能。當(dāng)dsp控制器程序出錯、監(jiān)控對象
2019-06-12 05:00:09
,目前利用的以太網(wǎng)控制器大多都是ISA接口。隨著PCI總線逐漸取代ISA總線的趨勢,使PCI接口的以太網(wǎng)控制器也成為PC機(jī)的主流,但在嵌入式領(lǐng)域中PCI總線的應(yīng)用目前并不多見。本文將介紹利用
2009-09-19 09:43:24
我想請教一下pc機(jī)上的數(shù)據(jù)怎么通過串口傳輸?shù)?b class="flag-6" style="color: red">dsp中進(jìn)行處理,它的程序跟原理是怎么樣的?哪位高手給我講解一下,先謝謝了!{:13:}
2013-09-11 11:11:37
需要對89C52進(jìn)行總線擴(kuò)展了。具體做法是利用鎖存器74HC373的鎖存功能,通過對其使能信號的控制,進(jìn)行分時讀寫,實現(xiàn)數(shù)據(jù)總線的擴(kuò)展,即利用鎖存器作為虛擬總線。具體的讀寫過程、讀寫信號及鎖存器使能信號的產(chǎn)生將在下面詳細(xì)說明。DSP、單片機(jī)與雙口RAM之間的接口電路如
2011-04-21 09:12:21
,主處理器可以直接連接多個邏輯。此方法結(jié)構(gòu)簡單, 但主處理器負(fù)擔(dān)較重,和多個DSP通信效率較低,且主處理和DSP陣列需要在同一塊單板上。另一種方法如圖2所示,主處理器PCI總線連接到PCI/HPI接口
2019-04-08 09:36:19
自己做了一塊板子,。想讓PC通過PCI9052聯(lián)接DSP的HPI接口,但DSP上電復(fù)位時有一些引腳有電平要求,見下兩圖所示。而這些配置引腳恰好是HPI接口的幾個引腳,現(xiàn)在的問題是:我不焊
2019-04-25 05:22:24
自己做了一塊板子,PCI9052+DSP6713。想讓PC通過PCI9052聯(lián)接DSP的HPI接口,但DSP上電復(fù)位時有一些引腳有電平要求,見下兩圖所示。而這些配置引腳恰好是HPI接口的幾個引腳
2014-09-13 11:25:45
本帖最后由 eehome 于 2013-1-5 10:06 編輯
最近用PCI9052、IDT7025,DSP2812設(shè)計PCI總線,看了很多論文也找不出好的設(shè)計方案,希望各位指導(dǎo)一下。特別是電平轉(zhuǎn)換,主從選擇、防沖突、高速通信。。。謝謝各位了。
2012-05-13 19:43:27
最近用PCI9052、IDT7025,DSP2812設(shè)計PCI總線,看了很多論文也找不出好的設(shè)計方案,希望各位指導(dǎo)一下。特別是電平轉(zhuǎn)換,主從選擇、防沖突、高速通信。。。謝謝各位了。
2012-05-13 19:45:44
想用pc機(jī)與多臺dsp(6747)同時通過網(wǎng)線進(jìn)行通訊,多臺dsp與pc機(jī)在同一網(wǎng)段里。這種功能能否實現(xiàn)?要如何設(shè)置dsp?
2018-07-31 07:34:36
的模式。FPGA非常適合與 DSP配合。本方案中,DSP與 FPGA的通信接口主要由數(shù)據(jù)總線,地址總線和一些控制信號組成。FPGA和 DSP之間由 8位數(shù)據(jù)總線連接,數(shù)據(jù)以字節(jié)形式并行傳輸。DSP通過
2020-08-19 09:29:48
) ? HD(高密度)2mm引腳與插座連接器(IEC認(rèn)可,Bellcore) ? PCI局部總線 PCI即外圍設(shè)備互聯(lián)之意,1992年由Intel發(fā)布,很快成為商業(yè)PC機(jī)總線標(biāo)準(zhǔn)。PCI是一種獨(dú)立于處理器
2009-06-14 16:25:08
并行處理的方式被普遍采用,它們共享總線以互相映射存儲空間,如果再與FPGA通過總線連接,勢必導(dǎo)致FPGA與DSP的總線競爭。同時采用總線方式與FPGA通信,DSP的地址、數(shù)據(jù)線引腳很多,占用FPGA的I
2018-12-04 10:39:29
并行處理的方式被普遍采用,它們共享總線以互相映射存儲空間,如果再與FPGA通過總線連接,勢必導(dǎo)致FPGA與DSP的總線競爭。同時采用總線方式與FPGA通信,DSP的地址、數(shù)據(jù)線引腳很多,占用FPGA的I
2019-06-19 05:00:08
處理的方式被普遍采用,它們共享總線以互相映射存儲空間,如果再與FPGA通過總線連接,勢必導(dǎo)致FPGA與DSP的總線競爭。同時采用總線方式與FPGA通信,DSP的地址、數(shù)據(jù)線引腳很多,占用FPGA的I
2019-06-21 05:00:04
:1.1.3.3 運(yùn)行結(jié)果說明1.1.3.3.1DSP程序運(yùn)行結(jié)果CCS軟件的Console控制臺窗口打印SRIO調(diào)試信息。DSP通過SRIO接口先發(fā)起NWrite寫事務(wù),數(shù)據(jù)長度為2048字節(jié);接著DSP發(fā)起
2023-02-21 14:51:50
點擊Resume運(yùn)行圖標(biāo),運(yùn)行DSP程序,如下圖所示: 1.1.3.3 運(yùn)行結(jié)果說明1.1.3.3.1 DSP程序運(yùn)行結(jié)果CCS軟件的Console控制臺窗口打印SRIO調(diào)試信息。DSP通過SRIO
2023-02-02 21:43:20
,DMA,SPI,UART和定時中斷等外設(shè);③實現(xiàn)ARM-A53的多核核間通信;④兩個核實現(xiàn)算法,一個核實現(xiàn)基于FREERTOS的基本邏輯控制;⑤項目調(diào)試,優(yōu)化,分享。預(yù)計成果使用MYD-CZU3EG能夠替換現(xiàn)在的ZYNQ-7000的控制板卡。
2019-09-18 14:29:29
測試機(jī)按鍵盒項目,用一顆單片機(jī)代替了pci卡進(jìn)行測試控制,使公司開始對單片機(jī)等MCU認(rèn)可(之前一直用fpga做),我想借此再通過一些項目打破單純依靠fpga進(jìn)行開發(fā)的局面,加入dsp以彌補(bǔ)fpga
2015-10-09 15:10:00
申請理由:公司最近要做一個關(guān)于TMS320C6748 DSP單片機(jī),通過串口連接上位機(jī)PC,由上位機(jī)與下位機(jī)通信。想借用一下貴論壇的板子練練手項目描述:利用TMS320C6748 DSP單片機(jī),通過
2015-10-09 15:12:28
可供最后使用:(1)采用USB接口同PC機(jī)通訊。通用串行總線(USB)是Intel公司開發(fā)的計算機(jī)與外部設(shè)備進(jìn)行通信連接的新型接口,它無需單獨(dú)的電源、節(jié)省系統(tǒng)資源(一個USB主控制器最多可以連接126個
2015-11-06 10:01:48
(高密度)2mm引腳與插座連接器(IEC認(rèn)可,Bellcore) ? PCI局部總線 PCI即外圍設(shè)備互聯(lián)之意,1992年由Intel發(fā)布,很快成為商業(yè)PC機(jī)總線標(biāo)準(zhǔn)。PCI是一種獨(dú)立于處理器的數(shù)據(jù)
2009-06-14 16:06:55
。因為工控機(jī)的總線為PC104,因此需要設(shè)計PC104與DSP之間的通信接口。系統(tǒng)中以Altera公司的一片F(xiàn)PGA芯片EPlK50來對該接口和數(shù)據(jù)采集過程中的邏輯控制與FIFO進(jìn)行設(shè)計。下面主要闡述
2019-05-07 07:00:09
摘要:介紹了PCI總線控制芯片PCI2040的功能及內(nèi)部結(jié)構(gòu),分析了基于PCI總線的雙DSP通信的硬件結(jié)構(gòu)及實現(xiàn)方法,并描述了利用Windows2000 DDK開發(fā)WDM設(shè)備驅(qū)動程序的方法及PCI雙
2019-09-24 22:18:02
利用異步通信芯片TL16C750實現(xiàn)DSP與PC機(jī)的高速串行通[hide][/hide]
2009-06-17 09:49:53
初學(xué)dsp,有一塊基于PCI口的dsp控制板卡,將一個在線升級程序文件*.hex,直接通過pci口寫入flash,現(xiàn)在需要將SM4算法寫入flash中,不會調(diào)用Sm4算法,不知道如何寫入main中,希望各位大神幫幫小弟?。?!感激不盡。。。
2013-06-18 16:24:31
基于 DSP TMS320C6455的CPCI高速信號處理板卡1、 板卡概述 基于 DSP TMS320C6455的CPCI高速信號處理板卡是新一代高速DSP處理平臺,廣泛用于DSP性能驗證
2014-06-10 10:16:14
基于DSP與PC機(jī)的PCI總線高速數(shù)據(jù)傳輸資料解析,不看肯定后悔
2021-06-03 06:47:49
分是PCI9052與DSP HPI接口的信號連接電路,包括數(shù)據(jù)線、地址線、讀寫控制信號線、中斷信號線等。此外該系統(tǒng)還可根據(jù)DSP的其他功能擴(kuò)展相應(yīng)的外設(shè)電路。2 系統(tǒng)的軟件設(shè)計2.1 PC機(jī)與DSP通信
2018-12-17 11:29:06
我想用DSP能夠和CPCI總線連接。C6000系列的。不知道有什么方案?不想用PCI2040
2018-06-21 01:00:59
, 因此如何來實現(xiàn)該監(jiān)控系統(tǒng)中大量數(shù)據(jù)的高效、快速、準(zhǔn)確地采集和傳輸成為設(shè)計該監(jiān)控系統(tǒng)所面臨的一個主要難題。而本文所研究的基于PCI 總線的高速數(shù)據(jù)通信卡的設(shè)計正是解決上述難題的關(guān)鍵技術(shù)之一。PCI
2010-09-22 08:51:09
系統(tǒng)的邏輯控制單元和數(shù)據(jù)緩沖存儲芯片;2)設(shè)計數(shù)據(jù)采集模塊和數(shù)據(jù)輸出模塊;3)開發(fā)PCI母板的Windows驅(qū)動程序,使PC能正常識別該板卡并分配所需系統(tǒng)資源;4)開發(fā)系統(tǒng)下位機(jī)DSP數(shù)據(jù)采集模塊的程序
2009-04-20 10:51:10
的總線接口,特別適合PCI總線與32位SRAM或FIFO等高速存儲設(shè)備的橋接。圖1 PCI從設(shè)備接口的內(nèi)部結(jié)構(gòu)框圖表2 用戶總線信號定義狀態(tài)機(jī)是整個PCI從設(shè)備接口設(shè)計的控制核心,它控制著PCI總線交易
2019-05-29 05:00:02
處理工作,上位機(jī)只完成輔助操作和存儲系統(tǒng)。這種方法發(fā)揮了DSP的高速性能又具有相當(dāng)大的靈活性,而且開發(fā)工具比較完善。導(dǎo)彈景象匹配制導(dǎo)系統(tǒng)在傳輸實時景物圖像時要求足夠的傳輸速度,PCI總線速度最高可達(dá)
2019-07-26 07:45:17
時間編程流程圖5.結(jié)論本文作者的創(chuàng)新點是:在工業(yè)控制領(lǐng)域中,往往是由一臺主機(jī)控制多臺從機(jī),上位機(jī)和下位機(jī)的遠(yuǎn)距離通信通過串行通信實現(xiàn)。本設(shè)計綜合實現(xiàn)了PC主機(jī)與DSP從機(jī)的RS-485遠(yuǎn)距離通信接口
2018-12-10 10:19:26
)與高速外部總線口(簇總線)混合耦合模型。3.1 基于鏈路口的多DSP并行處理系統(tǒng)在這種連接方式下,各DSP用LINK口連接在一起,進(jìn)行通信控制和數(shù)據(jù)交換,系統(tǒng)結(jié)構(gòu)簡單、連線少、可擴(kuò)展性強(qiáng),在DSP具有
2019-05-21 05:00:19
數(shù)據(jù)通信中應(yīng)用廣泛。DDS頻率合成技術(shù)通過頻率控制字、相位控制字及參考時鐘的控制來實現(xiàn)輸出信號的調(diào)頻調(diào)相,并且輸出信號具有頻率轉(zhuǎn)換快、頻率分辨率高和相位噪聲低等優(yōu)點。綜合上述特點,設(shè)計運(yùn)用PCI
2019-07-18 06:35:45
車載多種電子設(shè)備的網(wǎng)絡(luò)連接問題,而早期的CAN總線和LIN總線已經(jīng)無法滿足現(xiàn)代車載電子設(shè)備的高速通信要求。本文介紹一種在嵌入式數(shù)字信號處理器(DSP)OMAP5912上實現(xiàn)FlexRay總線的方法
2019-05-09 07:01:06
數(shù)據(jù)采集與控制單元,以CYPRESS公司的高速USB接口芯片CY7C68001為基礎(chǔ),利用DSP片上A/D轉(zhuǎn)換器采集數(shù)據(jù),經(jīng)處理后把數(shù)據(jù)通過USB總線傳輸至PC機(jī),PC機(jī)接收到數(shù)據(jù)后按照用戶的要求通過
2019-05-07 09:40:04
內(nèi)外設(shè)集成在一起,DSP成為傳統(tǒng)的微控制單元和多片設(shè)計系統(tǒng)的一種理想替代品。在減搖水艙試驗臺架控制系統(tǒng)工作過程中,需要實時修改DSP中控制器參數(shù)等變量,因此如何實現(xiàn)PC機(jī)與DSP的可靠通信成為一個
2019-06-03 05:00:06
本文針對TMS320VC33與PC RS-232的通訊,分析三種具體的接口電路和軟件設(shè)計方法,實現(xiàn)高速DSP與低速設(shè)備的通訊。
2021-05-26 06:37:18
如何實現(xiàn)單片機(jī)與PCI總線接口的并行通信?
2021-04-29 07:14:26
本文介紹了一種利用雙口RAM實現(xiàn)DSP與單片機(jī)高速數(shù)據(jù)通信的方法,給出了它們之間的接口電路以及軟件實現(xiàn)方案。
2021-06-03 06:18:37
如何在DSP與PC機(jī)之間高速、可靠地進(jìn)行通信,如何借鑒PC聯(lián)網(wǎng)的成功經(jīng)驗將DSP聯(lián)網(wǎng),甚至與Internet對接,最直接的想法就是設(shè)計DSP與網(wǎng)卡的接口電路,通過對網(wǎng)卡直接編程,即可實現(xiàn)局域網(wǎng)內(nèi)任意站點之間的通信。
2021-06-03 06:31:28
針對系統(tǒng)通信可靠、實時性的要求,在交直流埋弧焊接通信控制中,提出了一種基于DSP的CAN總線通信控制方案,介紹了交直流埋弧焊電源系統(tǒng)結(jié)構(gòu)原理的設(shè)計,并對基于DSP的CAN總線通信的協(xié)議設(shè)計、硬件電路設(shè)計以及軟件設(shè)計進(jìn)行了較詳細(xì)說明,同時還提出了一種多幀數(shù)據(jù)準(zhǔn)確通信的方案。
2021-05-28 06:31:48
Broadkey 6416板是一款高端的PCI總線數(shù)據(jù)采集卡,該卡可作軟件無線電數(shù)字中頻接收、數(shù)據(jù)采集、數(shù)據(jù)分析和信號處理等使用。該卡采用ADC+FPGA+DSP 的通用架構(gòu),都采用高速、高性能
2010-02-05 15:04:28
通訊板卡怎么與運(yùn)動控制板卡連接的??
2015-06-16 18:51:32
結(jié)論 DSP對網(wǎng)卡通信過程控制的實現(xiàn)解決了DSP網(wǎng)絡(luò)中任意站點之間,DSP網(wǎng)絡(luò)與PC機(jī)之間準(zhǔn)確、高速的實時通信問題,是將網(wǎng)絡(luò)技術(shù)應(yīng)用到DSP數(shù)字化系統(tǒng)中的關(guān)鍵,從而最終實現(xiàn)了以DSP為核心的處理系統(tǒng)數(shù)字化和網(wǎng)絡(luò)化的融合。
2019-06-20 05:00:04
?! ? 結(jié)論 DSP對網(wǎng)卡通信過程控制的實現(xiàn)解決了DSP網(wǎng)絡(luò)中任意站點之間,DSP網(wǎng)絡(luò)與PC機(jī)之間準(zhǔn)確、高速的實時通信問題,是將網(wǎng)絡(luò)技術(shù)應(yīng)用到DSP數(shù)字化系統(tǒng)中的關(guān)鍵,從而最終實現(xiàn)了以DSP為核心的處理系統(tǒng)數(shù)字化和網(wǎng)絡(luò)化的融合。
2019-06-20 05:00:05
; 圖3初始化位時間編程流程圖 5.結(jié)論 本文作者的創(chuàng)新點是:在工業(yè)控制領(lǐng)域中,往往是由一臺主機(jī)控制多臺從機(jī),上位機(jī)和下位機(jī)的遠(yuǎn)距離通信通過串行通信實現(xiàn)。本設(shè)計綜合實現(xiàn)了PC主機(jī)與DSP從機(jī)
2019-06-14 05:00:10
的PCI總線速度更快(數(shù)據(jù)傳輸率為133 Mb/s)、實時性更好、可控性更佳,更易于實現(xiàn)高速實時的I/O口控制卡、通信接口卡、數(shù)據(jù)采集卡等。但PCI總線也因其32位地址與數(shù)據(jù)復(fù)用、控制總線及時序較復(fù)雜
2019-04-29 07:00:09
突發(fā)。 SDRAM的訪問協(xié)議很常見,限于篇幅,不再贅述?!?每次主機(jī)開始訪問DSP/SDRAM時,PCI局部端使用LHOLD和ADS#來啟動一次傳輸,LWR=0表明是讀過程。局部端狀態(tài)機(jī)向DSP
2019-05-17 07:00:13
據(jù)量的軟件變量進(jìn)行實時監(jiān)控和記錄,這就需要一個上行傳輸給上位機(jī)的高速通信接口,數(shù)據(jù)上行的數(shù)據(jù)率需要大于6 MB/s。同時這個通信接口還需具有雙向特性,通過數(shù)據(jù)下行可實現(xiàn)在線程序加載與燒寫。這樣的通信接口
2019-05-31 05:00:04
采用DSP 雖然可以實現(xiàn)無刷直流機(jī)的高性能實時控制,但僅靠DSP,很難再對系統(tǒng)的關(guān)鍵信息進(jìn)行深入的分析和處理。為此,本文采用PC 機(jī)和DSP 的主從結(jié)構(gòu),在Matlab 環(huán)境下,設(shè)計了
2009-08-17 10:58:4311 簡述了SPI總線協(xié)議工作時序和配置要求,通過一個成功的實例詳細(xì)介紹了使用SPI總線實現(xiàn)DSP與MCU之間的高速通信方法,并參考實例給出了SPI接口的硬件連接、初始化、以及傳輸
2009-11-27 15:10:3558 基于DSP 的視頻PCI 采集壓縮卡的實現(xiàn)
摘要: 本文實現(xiàn)了以TI 的DSP 為核心的高速視頻PCI 采集壓縮卡。實現(xiàn)過程的創(chuàng)新性在于一采用DSP 的McBSP 接口軟件模擬I2C總
2010-04-06 14:20:5111 在開放式數(shù)控系統(tǒng)結(jié)構(gòu)模型的基礎(chǔ)上,研究了基于ISA總線的DSP通信控制原理。采用中斷方式完成了PC機(jī)和DSP之間的通信。介紹了以DriverWorks為工具開發(fā)ISA設(shè)備WDM驅(qū)動程序的方法,探討
2010-12-20 09:49:2236 摘要:以交通十字路口實時DSP圖像采集系統(tǒng)為例,說明了基于PCI總線的DSP圖像采集系統(tǒng)的優(yōu)點,并詳細(xì)闡明了系統(tǒng)的硬件結(jié)構(gòu)和基于VxWorks操作平臺的軟件實現(xiàn),最后介紹了系統(tǒng)
2006-03-11 12:44:12594 高速DSP與PC實現(xiàn)串口通信的方法
數(shù)字信號處理器(Digital Signal Processor,DSP)在圖形圖像處理、高精度測量控制、高性能儀器儀表等眾多領(lǐng)域得到越來越廣泛的應(yīng)用,實際運(yùn)
2008-10-14 10:07:312800 一種基于PCI總線和DSP技術(shù)的虛擬儀器設(shè)計
傳統(tǒng)的虛擬儀器由一塊基于PCI總線的直接利用A/D和D/A芯片構(gòu)成的數(shù)據(jù)采集板卡和相應(yīng)的軟件組成,但隨著計算機(jī)網(wǎng)
2009-04-22 17:44:37651 DSP與PCI網(wǎng)卡接口設(shè)計
基于DSP的嵌入式系統(tǒng)的以太網(wǎng)接口設(shè)計一直是熱門領(lǐng)域,目前利用的以太網(wǎng)控制器大多都是ISA接口。隨著PCI總線逐漸取代ISA總線
2009-10-25 15:30:161264 基于DSP的PCI總線CAN適配器設(shè)計
1 引 言
CAN總線是一種開放式、數(shù)字化、多點通信的串行總線,是一種具有較高性價比、能滿足分布式控制要求的現(xiàn)場總線,
2010-03-05 11:21:331558 摘要:介紹了TMS320F2407A DSP芯片上USB接口的實現(xiàn),DSP與PC之間的高速通信一直是DSP應(yīng)用的關(guān)鍵問題,文中分析了PC與DSP通過USB接口通信的原理,使用AN2131Q芯片實現(xiàn)了USB接口,說明了軟件和硬件設(shè)計的框架。 關(guān)鍵詞:USB;DSP;固件
2011-02-25 16:42:45144 摘要:以開發(fā)的實際系統(tǒng)為背景,論述了基于PCI總線和DSP的實時圖像采集與處理系統(tǒng)的硬件及軟件設(shè)計方案和實現(xiàn)方法。系統(tǒng)以數(shù)字CCD相機(jī)為圖像采集設(shè)備,利用PCI總線的高速數(shù)據(jù)傳輸能力和DSP強(qiáng)大的數(shù)據(jù)處理能力,實現(xiàn)了圖像的實時采集、處理和傳輸。 關(guān)鍵詞:C
2011-02-25 23:24:4140 摘要:隨著數(shù)字信號處理技術(shù)和計算機(jī)技術(shù)的不斷發(fā)展,基于DSP的PCI總線數(shù)據(jù)采集系統(tǒng)將會得到越來越廣泛的應(yīng)用。以實際開發(fā)的系統(tǒng)為背景,詳細(xì)論述了基于DSP的PCI總線結(jié)構(gòu)的數(shù)據(jù)采集系統(tǒng)硬件及軟件設(shè)計方案和實現(xiàn)方法。 關(guān)鍵詞:DSP;PCI總線;驅(qū)動模型;數(shù)字
2011-02-28 00:36:31119 本文設(shè)計利用工控機(jī)上的PC104總線,通過共享雙端口RAM的方式,實現(xiàn)工控機(jī)與DSP之間的高速數(shù)據(jù)交換。本文詳細(xì)介紹了系統(tǒng)設(shè)計的基本思路,PC104與雙口RAM的硬件連接方式及其設(shè)計要點。
2011-04-15 15:02:2291 為了實現(xiàn)FPGA 與PC 之間高速數(shù)據(jù)的雙向同時傳輸,設(shè)計了采用PCI 接口實現(xiàn)的雙向高速傳輸系統(tǒng)。系統(tǒng)中采用PCI9054 作為PCI 接口芯片連接PCI 總線與FPGA ,并通過PCI 驅(qū)動程序的設(shè)計來提高數(shù)據(jù)
2011-05-14 11:08:2334 本文介紹的DSP與PCI總線的接 接方案靈活簡單,減小了布板的復(fù)雜度,簡化了PCI總線要求的時序,縮短了開發(fā)周期。采用該方案設(shè)計的數(shù)據(jù)處理系統(tǒng)工作穩(wěn)定,已應(yīng)用在低頻信號檢測領(lǐng)域
2011-08-19 16:11:061660 本文在詳細(xì)闡述處理板的整體結(jié)構(gòu)和DSP與PCI9656的接口電路設(shè)計原理的基礎(chǔ)上,提出一種ADSPTS201基于橋芯片PCI9656實現(xiàn)與CPCI總線通信的雷達(dá)信號處理板的設(shè)計方案,實現(xiàn)RocketIO到DSP數(shù)據(jù)的
2011-09-08 13:56:471970 本文首先介紹了多DSP共享總線的通用信號處理板卡的硬件結(jié)構(gòu),介紹了基于PCI9054的CPCI總線接口設(shè)計和FPGA控制的通用信號處理板的板間通信過程。深入討論了基于Windows2000系統(tǒng)的WDM驅(qū)動
2011-09-09 11:51:2572 通過對DSP芯片(TMS320VC33)、PCI9052接口芯片和伺服控制卡的功能和結(jié)構(gòu)特點進(jìn)行深入分析,設(shè)計了一種基于PCI總線的DSP伺服控制卡。實踐證明,本文所設(shè)計的伺服控制卡能夠滿足目前控制系
2011-09-27 17:21:2139 介紹了一種基于DM642DsP與PcI總線的多路MPEG一4多媒體實時壓縮板卡系統(tǒng);該系統(tǒng)由視頻解碼sAA7144H采集視頻數(shù)據(jù),由PcMl80lu采集音額,多蝶捧數(shù)據(jù)采集到DM642DsP,完成硬件壓縮、位瀛復(fù)合
2011-09-29 17:18:2939 為了實現(xiàn)網(wǎng)側(cè)風(fēng)電變流器的控制目標(biāo),提出了一種基于DSP的網(wǎng)側(cè)風(fēng)力發(fā)電變流器控制板的設(shè)計方案,并完成系統(tǒng)的軟硬件設(shè)計。該控制板的硬件部分主要是基于主控芯片TMS320LF2407A,軟件
2012-03-20 10:27:5782 開發(fā)了多DSP雷達(dá)信號處理板卡。對DSP互連、DSP與FPGA通信以及基于Xilinx FPGA的PCIE總線進(jìn)行設(shè)計。系統(tǒng)可擴(kuò)展性好、效率高。用DriverStudio開發(fā)了WDM總線驅(qū)動程序,具有很好的通用性和可移植
2012-05-28 17:40:0875 本文開發(fā)了多DSP雷達(dá)信號處理板卡。對DSP互連、DSP與FPGA通信以及基于Xilinx FPGA的PCIE總線進(jìn)行設(shè)計。系統(tǒng)可擴(kuò)展性好、效率高。用DriverStudio開發(fā)了WDM總線驅(qū)動程序,具有很好的通用性和可
2012-05-29 17:15:0146 本文介紹了一種新型基于DSP技術(shù)上的PC加密卡沒計方案及原理,本文介紹的PC加密卡主要由DSP芯片、計算機(jī)總線接口(PCI)、板上的FLASH ROM、隨機(jī)數(shù)生成模塊和外部設(shè)備接口等組成
2012-06-19 09:41:301758 本文通過使用IDT70261雙端口RAM,實現(xiàn)了ARM與TMS320C6211 DSP之間的高速實時數(shù)據(jù)通信,給出了雙端口RAM 與TMS320C6211和ARM的硬件連接圖和ARM驅(qū)動編寫細(xì)節(jié)。
2012-07-27 11:33:123643 基于Tusb3210的PC與DSP之間的高速通信
2017-10-19 11:27:215 基于PCI總線的DSP系統(tǒng)應(yīng)用程序的更新
2017-10-19 11:48:246 基于FPGA的VME總線與DSP通信接口設(shè)計
2017-10-19 13:49:3026 DSP的HPI與PC機(jī)并口通信接口設(shè)計
2017-10-20 10:52:0418 基于McBSP的雙DSP間高速通信
2017-10-20 14:18:567 PCI總線DSP圖像處理試驗平臺的研究
2017-10-23 15:11:373 實時處理的專用處理器,是實現(xiàn)實時數(shù)字信號處理的有力工具。DSP目前廣泛應(yīng)用于模式識別,數(shù)字通信,信號處理,工業(yè)控制等領(lǐng)域。TI公司的TMS320C54X系列DSP有著以下的特點:采用先進(jìn)的修正增強(qiáng)型哈佛結(jié)構(gòu),片內(nèi)共有8條總線(1條程序存儲器總線,3條數(shù)據(jù)存儲器總線和4條地址總線);高度并行
2017-10-24 16:57:520 的片內(nèi)外設(shè)集成在一起, DSP成為傳統(tǒng)的微控制單元和多片設(shè)計系統(tǒng)的一種理想替代品。 在減搖水艙試驗臺架控制系統(tǒng)工作過程中,需要實時修改DSP中控制器參數(shù)等變量,因此如何實現(xiàn)PC機(jī)與DSP的可靠通信成為一個重要問題。串行通信具有連接簡單、使用靈活方便、數(shù)據(jù)傳遞可靠等優(yōu)點,在
2017-10-27 11:20:300 摘 要 通過對TI公司TMS320C5000系列DSP HPI總線和PC104總線時序的分析,以VHDL語言為工具,使用Altera的FPGA芯片EP1K50,設(shè)計完成PCI04總線和DSP HPI
2017-11-06 14:30:423 本系統(tǒng)的設(shè)計難點主要是如何實現(xiàn)DSP與PCI9052之間高效率的數(shù)據(jù)通信。在系統(tǒng)中PCI9052通過DSP上專門的高速主機(jī)通用接口(host port interface,以下簡稱HPI口)和DSP
2018-07-12 14:41:001586 隨著數(shù)字信號處理器(DSP)在系統(tǒng)控制領(lǐng)域中的廣泛應(yīng)用,控制各系統(tǒng)的DSP 之間 通信問題也越來越突出。利用DSP 本身的高速同步串行接口(SPI)模塊,可以讓DSP 直 接對接實現(xiàn)芯片間的同步串行
2019-02-06 08:56:006116 系統(tǒng)方案采用PC機(jī)作為上位機(jī),負(fù)責(zé)USB總線上檢測到設(shè)備接入并進(jìn)行枚舉、識別的過程,并且可以通過在PC機(jī)上運(yùn)行應(yīng)用程序來控制數(shù)據(jù)的傳輸。USB芯片作為USB設(shè)備端,連接DSP與上位機(jī)的數(shù)據(jù)交換
2019-06-19 15:17:171813 的應(yīng)用中,DSP要能夠與外設(shè)進(jìn)行異步串行通信,如與PC機(jī)進(jìn)行串行數(shù)據(jù)傳輸就要求DSP系統(tǒng)具UART串行接口。另外,由于單片機(jī)控制靈活方便、便于鍵盤及顯示的擴(kuò)展,使得其與DSP結(jié)合的更加緊密。針對這種情況,本文研究并實現(xiàn)了DSP與PC機(jī)及單片機(jī)通信接口的擴(kuò)展。
2020-03-15 16:41:001470 系統(tǒng)中ADC板卡,DSP板卡以及其他 功能模塊之間的數(shù)據(jù)傳輸和控制通道,ADC板卡采集到的數(shù)據(jù)通過PCI總線主控模式高速傳輸?shù)?b class="flag-6" style="color: red">DSP板卡中進(jìn)行數(shù)字信號處理,實現(xiàn)接收機(jī)功能。結(jié)果表明, 該系統(tǒng)具有結(jié)構(gòu)簡單,精度高等優(yōu)點,并充分體現(xiàn)軟件無線電的靈
2020-11-19 17:48:0113 電子發(fā)燒友網(wǎng)站提供《基于DSP的網(wǎng)側(cè)風(fēng)電變流器控制板的設(shè)計.pdf》資料免費(fèi)下載
2023-10-24 14:24:341
評論
查看更多