RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

適用于OpenCL,C和C ++的Xilinx SDAccel集成開發(fā)環(huán)境

PCB線路板打樣 ? 來源:LONG ? 2019-08-12 11:12 ? 次閱讀

適用于OpenCL,C和C ++的Xilinx SDAccel集成開發(fā)環(huán)境符合Khronos OpenCL 1.0規(guī)范,并包含OpenCL可安裝客戶端驅(qū)動程序(ICD)。通過ICD擴展,OpenCL的多個實現(xiàn)可以在同一系統(tǒng)上共存,使應(yīng)用程序開發(fā)人員能夠在CPUGPUFPGA之間實時選擇,以實現(xiàn)運行時加速和節(jié)能。

OpenCL標(biāo)準(zhǔn)提供一個統(tǒng)一的編程環(huán)境,供軟件開發(fā)人員編寫高效,可移植的代碼,可以在Xilinx FPGA上輕松加速。根據(jù)Xilinx的說法,SDAccel使用FPGA實現(xiàn)數(shù)據(jù)中心應(yīng)用加速的性能/功耗提高了25倍。

開發(fā)環(huán)境提供了體系結(jié)構(gòu)優(yōu)化的編譯器,支持OpenCL,C和C ++內(nèi)核的任意組合,以及庫和開發(fā)板,以實現(xiàn)FPGA的類似CPU/GPU的開發(fā)和運行時體驗。

SDAccel是系統(tǒng)和軟件工程師的SDx系列開發(fā)環(huán)境的一部分。 SDx使具有很少或沒有FPGA專業(yè)知識的開發(fā)人員能夠使用高級編程語言來利用行業(yè)標(biāo)準(zhǔn)處理器的可編程硬件功能。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成開發(fā)環(huán)境

    關(guān)注

    0

    文章

    63

    瀏覽量

    17709
  • PCB打樣
    +關(guān)注

    關(guān)注

    17

    文章

    2968

    瀏覽量

    21693
  • 華強PCB
    +關(guān)注

    關(guān)注

    8

    文章

    1831

    瀏覽量

    27747
  • 華強pcb線路板打樣
    +關(guān)注

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43031
收藏 人收藏

    評論

    相關(guān)推薦

    采用高級語言開發(fā)FPGA的探索

    OpenCL開發(fā),也支持C/C++開發(fā),對于軟件開發(fā)人員而言,學(xué)習(xí)成本很低;3)
    發(fā)表于 09-25 10:06

    S1C17 集成開發(fā)環(huán)境介紹

    S1C17 集成開發(fā)環(huán)境,是一款集C 語言編譯、源文件整合鏈接和仿真等功能與一體的軟件開發(fā)工具。
    發(fā)表于 01-08 12:22 ?0次下載

    Xilinx面向多種語言的SDAccel開發(fā)環(huán)境通過Khronos一致性測試

    All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司 (NASDAQ: XLNX) 今日宣布,其面向OpenCL?、CC++ 的SDAccel?
    發(fā)表于 01-19 10:07 ?981次閱讀

    Xilinx發(fā)布新版SDAccel開發(fā)環(huán)境加速數(shù)據(jù)中心應(yīng)用

    完整的OpenCL、CC++開發(fā)環(huán)境,將數(shù)據(jù)中心的性能功耗比提升高達25倍
    發(fā)表于 05-28 11:25 ?1445次閱讀

    Xilinx與IBM通過SuperVesselOpenPOWER開發(fā)云平臺實現(xiàn)FPGA加速

    SuperVessel將包括賽靈思SDAccel開發(fā)環(huán)境,支持用C、C++和OpenCL實現(xiàn)FP
    發(fā)表于 02-08 16:06 ?343次閱讀

    Xilinx SDAccel 開發(fā)實驗室亮相 SC15!

    構(gòu)計算解決方案,還可了解在我們的 ?SDAccel? 開發(fā)者實驗室中使用 ?FPGA? 加速 ?OpenCL? 應(yīng)用的相關(guān)信息。我們的展會將設(shè)立 ?SDAccel? 工作站,
    發(fā)表于 02-08 20:33 ?170次閱讀

    Xilinx SDAccel 開發(fā)環(huán)境榮獲 2015 EE Times 和 EDN ACE 大獎

    靈思公司(Xilinx, Inc. (NASDAQ:XLNX))宣布其 SDAccel 開發(fā)環(huán)境在最終產(chǎn)品評比中(開發(fā)套件類)脫穎而出,榮膺
    發(fā)表于 02-09 02:31 ?325次閱讀

    Xilinx 軟件定義開發(fā)環(huán)境 SDAccel上線 AWS

    Xilinx 軟件定義開發(fā)環(huán)境 SDAccel 現(xiàn)已上線亞馬遜 AWS,可與亞馬遜彈性計算云(Amazon EC2)F1 實例配合使用,讓不太熟悉 FPGA 的軟件
    的頭像 發(fā)表于 09-22 17:21 ?5573次閱讀

    C/C++/OpenCL 應(yīng)用編譯的SDSoC開發(fā)

    應(yīng)用大比拼開擂 基于vivado HLS的幀差圖像實現(xiàn) 基于FPGA的實時移動目標(biāo)的追蹤 類似嵌入式 C/C++/OpenCL 應(yīng)用開發(fā)的體驗 SDSoC
    發(fā)表于 05-21 14:16 ?2216次閱讀

    針對OpenCLCC++的SDAccel開發(fā)環(huán)境可利用FPGA實現(xiàn)數(shù)據(jù)中心應(yīng)用加速

    賽靈思公司(Xilinx)推出針對 OpenCLCC++的S DAccel 開發(fā)環(huán)境,
    發(fā)表于 08-30 17:00 ?1196次閱讀

    如何利用C/C++編寫應(yīng)用程序加速內(nèi)核運行

    SDAccel編譯器支持OpenCL C,CC ++,用于定義FPGA執(zhí)行的內(nèi)核功能。 了解
    的頭像 發(fā)表于 11-20 06:40 ?2889次閱讀

    Xinlinx SDAccel開發(fā)環(huán)境是什么?

    面向OpenCLCC ++的SDAccel開發(fā)環(huán)境利用FPGA將數(shù)據(jù)中心單位功耗性能提升高達
    的頭像 發(fā)表于 11-27 06:49 ?3133次閱讀

    Xilinx SDAccel開發(fā)環(huán)境在X86_64位工作站的運行情況

    本視頻演示了SDAccel開發(fā)環(huán)境在一個標(biāo)準(zhǔn)X86_64位工作站上運行的情況,以展示其為您所帶來的生產(chǎn)力的提升;以及該開發(fā)環(huán)境
    的頭像 發(fā)表于 11-27 06:45 ?2251次閱讀

    德州儀器的高效集成電源(適用于NXP處理器和Xilinx FPGA)

    德州儀器的高效集成電源(適用于NXP處理器和Xilinx FPGA)
    發(fā)表于 10-31 08:23 ?0次下載
    德州儀器的高效<b class='flag-5'>集成</b>電源(<b class='flag-5'>適用于</b>NXP處理器和<b class='flag-5'>Xilinx</b> FPGA)

    適用于小型應(yīng)用的強大 USB Type-C?保護

    適用于小型應(yīng)用的強大 USB Type-C?保護
    發(fā)表于 11-01 08:27 ?1次下載
    <b class='flag-5'>適用于</b>小型應(yīng)用的強大 USB Type-<b class='flag-5'>C</b>?保護
    RM新时代网站-首页