RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高頻PCB布線如何快速布線

GLeX_murata_eet ? 來源:ct ? 2019-08-20 15:44 ? 次閱讀

如果數(shù)字邏輯電路的頻率達(dá)到或者超過45MHZ~50MHZ,而且工作在這個(gè)頻率之上的電路已經(jīng)占到了整個(gè)電子系統(tǒng)一定的份量(比如說1/3),通常就稱為高頻電路。高頻電路設(shè)計(jì)是一個(gè)非常復(fù)雜的設(shè)計(jì)過程,其布線對(duì)整個(gè)設(shè)計(jì)至關(guān)重要!

【第一招】多層板布線

高頻電路往往集成度較高,布線密度大,采用多層板既是布線所必須,也是降低干擾的有效手段。在PCB Layout階段,合理的選擇一定層數(shù)的印制板尺寸,能充分利用中間層來設(shè)置屏蔽,更好地實(shí)現(xiàn)就近接地,并有效地降低寄生電感和縮短信號(hào)的傳輸長度,同時(shí)還能大幅度地降低信號(hào)的交叉干擾等,所有這些方法都對(duì)高頻電路的可靠性有利。

資料顯示,同種材料時(shí),四層板要比雙面板的噪聲低20dB。但是,同時(shí)也存在一個(gè)問題,PCB半層數(shù)越高,制造工藝越復(fù)雜,單位成本也就越高,這就要求我們?cè)谶M(jìn)行PCB Layout時(shí),除了選擇合適的層數(shù)的PCB板,還需要進(jìn)行合理的元器件布局規(guī)劃,并采用正確的布線規(guī)則來完成設(shè)計(jì)。

【第二招】高速電子器件管腳間的引線彎折越少越好

高頻電路布線的引線最好采用全直線,需要轉(zhuǎn)折,可用45度折線或者圓弧轉(zhuǎn)折,這種要求在低頻電路中僅僅用于提高銅箔的固著強(qiáng)度,而在高頻電路中,滿足這一要求卻可以減少高頻信號(hào)對(duì)外的發(fā)射和相互間的耦合。

【第三招】高頻電路器件管腳間的引線越短越好

信號(hào)的輻射強(qiáng)度是和信號(hào)線的走線長度成正比的,高頻的信號(hào)引線越長,它就越容易耦合到靠近它的元器件上去,所以對(duì)于諸如信號(hào)的時(shí)鐘、晶振、DDR的數(shù)據(jù)、LVDS線、USB線、HDMI線等高頻信號(hào)線都是要求盡可能的走線越短越好。

【第四招】高頻電路器件管腳間的引線層間交替越少越好

所謂“引線的層間交替越少越好”是指元件連接過程中所用的過孔(Via)越少越好。據(jù)側(cè),一個(gè)過孔可帶來約0.5pF的分布電容,減少過孔數(shù)能顯著提高速度和減少數(shù)據(jù)出錯(cuò)的可能性。

【第五招】注意信號(hào)線近距離平行走線引入的“串?dāng)_”

高頻電路布線要注意信號(hào)線近距離平行走線所引入的“串?dāng)_”,串?dāng)_是指沒有直接連接的信號(hào)線之間的耦合現(xiàn)象。由于高頻信號(hào)沿著傳輸線是以電磁波的形式傳輸?shù)?,信?hào)線會(huì)起到天線的作用,電磁場的能量會(huì)在傳輸線的周圍發(fā)射,信號(hào)之間由于電磁場的相互耦合而產(chǎn)生的不期望的噪聲信號(hào)稱為串?dāng)_(Crosstalk)。

PCB板層的參數(shù)、信號(hào)線的間距、驅(qū)動(dòng)端和接收端的電氣特性以及信號(hào)線端接方式對(duì)串?dāng)_都有一定的影響。所以為了減少高頻信號(hào)的串?dāng)_,在布線的時(shí)候要求盡可能的做到以下幾點(diǎn):

在布線空間允許的條件下,在串?dāng)_較嚴(yán)重的兩條線之間插入一條地線或地平面,可以起到隔離的作用而減少串?dāng)_。

當(dāng)信號(hào)線周圍的空間本身就存在時(shí)變的電磁場時(shí),若無法避免平行分布,可在平行信號(hào)線的反面布置大面積“地”來大幅減少干擾。

在布線空間許可的前提下,加大相鄰信號(hào)線間的間距,減小信號(hào)線的平行長度,時(shí)鐘線盡量與關(guān)鍵信號(hào)線垂直而不要平行。

如果同一層內(nèi)的平行走線幾乎無法避免,在相鄰兩個(gè)層,走線的方向務(wù)必卻為相互垂直。

數(shù)字電路中,通常的時(shí)鐘信號(hào)都是邊沿變化快的信號(hào),對(duì)外串?dāng)_大。所以在設(shè)計(jì)中,時(shí)鐘線宜用地線包圍起來并多打地線孔來減少分布電容,從而減少串?dāng)_。

對(duì)高頻信號(hào)時(shí)鐘盡量使用低電壓差分時(shí)鐘信號(hào)并包地方式,需要注意包地打孔的完整性。

閑置不用的輸入端不要懸空,而是將其接地或接電源(電源在高頻信號(hào)回路中也是地),因?yàn)閼铱盏木€有可能等效于發(fā)射天線,接地就能抑制發(fā)射。實(shí)踐證明,用這種辦法消除串?dāng)_有時(shí)能立即見效。

【第六招】集成電路塊的電源引腳增加高頻退藕電容

每個(gè)集成電路塊的電源引腳就近增一個(gè)高頻退藕電容。增加電源引腳的高頻退藕電容,可以有效地抑制電源引腳上的高頻諧波形成干擾。

【第七招】高頻數(shù)字信號(hào)的地線和模擬信號(hào)地線做隔離

模擬地線、數(shù)字地線等接往公共地線時(shí)要用高頻扼流磁珠連接或者直接隔離并選擇合適的地方單點(diǎn)互聯(lián)。高頻數(shù)字信號(hào)的地線的地電位一般是不一致的,兩者直接常常存在一定的電壓差,而且,高頻數(shù)字信號(hào)的地線還常常帶有非常豐富的高頻信號(hào)的諧波分量,當(dāng)直接連接數(shù)字信號(hào)地線和模擬信號(hào)地線時(shí),高頻信號(hào)的諧波就會(huì)通過地線耦合的方式對(duì)模擬信號(hào)進(jìn)行干擾。

所以通常情況下,對(duì)高頻數(shù)字信號(hào)的地線和模擬信號(hào)的地線是要做隔離的,可以采用在合適位置單點(diǎn)互聯(lián)的方式,或者采用高頻扼流磁珠互聯(lián)的方式。

【第八招】避免走線形成的環(huán)路

各類高頻信號(hào)走線盡量不要形成環(huán)路,若無法避免則應(yīng)使環(huán)路面積盡量小。

【第九招】必須保證良好的信號(hào)阻抗匹配

信號(hào)在傳輸?shù)倪^程中,當(dāng)阻抗不匹配的時(shí)候,信號(hào)就會(huì)在傳輸通道中發(fā)生信號(hào)的反射,反射會(huì)使合成信號(hào)形成過沖,導(dǎo)致信號(hào)在邏輯門限附近波動(dòng)。

消除反射的根本辦法是使傳輸信號(hào)的阻抗良好匹配,由于負(fù)載阻抗與傳輸線的特性阻抗相差越大反射也越大,所以應(yīng)盡可能使信號(hào)傳輸線的特性阻抗與負(fù)載阻抗相等。同時(shí)還要注意PCB上的傳輸線不能出現(xiàn)突變或拐角,盡量保持傳輸線各點(diǎn)阻抗連續(xù),否則在傳輸線各段之間也將會(huì)出現(xiàn)反射。這就要求在進(jìn)行高速PCB布線時(shí),必須要遵守以下布線規(guī)則:

USB布線規(guī)則:要求USB信號(hào)差分走線,線寬10mil,線距6mil,地線和信號(hào)線距6mil。

HDMI布線規(guī)則:要求HDMI信號(hào)差分走線,線寬10mil,線距6mil,每兩組HDMI差分信號(hào)對(duì)的間距超過20mil。

LVDS布線規(guī)則要求LVDS信號(hào)差分走線,線寬7mil,線距6mil,目的是控制HDMI的差分信號(hào)對(duì)阻抗為100+-15%歐姆DDR布線規(guī)則。DDR1走線要求信號(hào)盡量不走過孔,信號(hào)線等寬,線與線等距,走線必須滿足2W原則,以減少信號(hào)間的串?dāng)_,對(duì)DDR2及以上的高速器件,還要求高頻數(shù)據(jù)走線等長,以保證信號(hào)的阻抗匹配。

【第十招】保持信號(hào)傳輸?shù)耐暾?/p>

保持信號(hào)傳輸?shù)耐暾?,防止由于地線分割引起的“地彈現(xiàn)象”。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23080

    瀏覽量

    397494
  • PCB布線
    +關(guān)注

    關(guān)注

    20

    文章

    463

    瀏覽量

    42051

原文標(biāo)題:高頻PCB布線的十大“絕招”

文章出處:【微信號(hào):murata-eetrend,微信公眾號(hào):murata-eetrend】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    了解TI基于PCB布線規(guī)則的DDR時(shí)序規(guī)范

    電子發(fā)燒友網(wǎng)站提供《了解TI基于PCB布線規(guī)則的DDR時(shí)序規(guī)范.pdf》資料免費(fèi)下載
    發(fā)表于 10-15 11:47 ?1次下載
    了解TI基于<b class='flag-5'>PCB</b><b class='flag-5'>布線</b>規(guī)則的DDR時(shí)序規(guī)范

    在DSP上實(shí)現(xiàn)DDR2 PCB布局布線

    電子發(fā)燒友網(wǎng)站提供《在DSP上實(shí)現(xiàn)DDR2 PCB布局布線.pdf》資料免費(fèi)下載
    發(fā)表于 10-15 09:16 ?0次下載
    在DSP上實(shí)現(xiàn)DDR2 <b class='flag-5'>PCB</b>布局<b class='flag-5'>布線</b>

    高頻電路布線有什么要求嗎

    高頻電路,以其高度集成化和密集布線的特質(zhì),對(duì)設(shè)計(jì)師提出了嚴(yán)峻挑戰(zhàn)。采用多層板布局,不僅是應(yīng)對(duì)這一挑戰(zhàn)的策略,更是優(yōu)化信號(hào)完整性、降低電磁干擾的智慧之舉。通過精心規(guī)劃印制板的層數(shù)與尺寸,設(shè)計(jì)師能夠在
    的頭像 發(fā)表于 09-25 16:23 ?240次閱讀

    AM62 PCB設(shè)計(jì)逃逸布線應(yīng)用說明

    電子發(fā)燒友網(wǎng)站提供《AM62 PCB設(shè)計(jì)逃逸布線應(yīng)用說明.pdf》資料免費(fèi)下載
    發(fā)表于 09-13 09:58 ?0次下載
    AM62 <b class='flag-5'>PCB</b>設(shè)計(jì)逃逸<b class='flag-5'>布線</b>應(yīng)用說明

    AM62x(AMC)PCB設(shè)計(jì)逃逸布線應(yīng)用說明

    電子發(fā)燒友網(wǎng)站提供《AM62x(AMC)PCB設(shè)計(jì)逃逸布線應(yīng)用說明.pdf》資料免費(fèi)下載
    發(fā)表于 09-10 09:57 ?0次下載
    AM62x(AMC)<b class='flag-5'>PCB</b>設(shè)計(jì)逃逸<b class='flag-5'>布線</b>應(yīng)用說明

    AM62Px PCB設(shè)計(jì)迂回布線

    電子發(fā)燒友網(wǎng)站提供《AM62Px PCB設(shè)計(jì)迂回布線.pdf》資料免費(fèi)下載
    發(fā)表于 08-29 10:08 ?0次下載
    AM62Px <b class='flag-5'>PCB</b>設(shè)計(jì)迂回<b class='flag-5'>布線</b>

    高速pcb布線規(guī)則有哪些

    高速pcb布線規(guī)則有哪些 高速PCB布線規(guī)則 摘要:隨著電子技術(shù)的快速發(fā)展,高速PCB設(shè)計(jì)變得越
    的頭像 發(fā)表于 06-10 17:33 ?846次閱讀

    pcb電源布線規(guī)則分享 PCB電源布線的六大技巧

    PCB電源布線是印刷電路板設(shè)計(jì)中非常重要的一環(huán)。電源布線的好壞直接影響到電路的穩(wěn)定性和性能。本文將介紹幾個(gè)PCB電源布線的技巧,幫助大家在設(shè)
    發(fā)表于 05-16 11:50 ?1915次閱讀

    高頻高密度PCB布局設(shè)計(jì)注意事項(xiàng)

    清寶PCB抄板今天為大家講講PCB設(shè)計(jì)高頻電路板布線要注意什么?高頻電路PCB布局設(shè)計(jì)的注意事項(xiàng)
    的頭像 發(fā)表于 03-04 14:01 ?464次閱讀

    如何優(yōu)化 PCB 布線規(guī)則?

    本文要點(diǎn)在PCB布線中不使用規(guī)則可能會(huì)出現(xiàn)的問題。設(shè)計(jì)中可使用的不同類型PCB布線規(guī)則。如何在PCB布線
    的頭像 發(fā)表于 02-19 13:00 ?1215次閱讀
    如何優(yōu)化 <b class='flag-5'>PCB</b> <b class='flag-5'>布線</b>規(guī)則?

    pcb設(shè)計(jì)布局布線原則及規(guī)則

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計(jì)布局布線原則及規(guī)則有哪些?PCB設(shè)計(jì)六大布線規(guī)則。在PCB設(shè)計(jì)中,
    的頭像 發(fā)表于 01-22 09:23 ?2097次閱讀

    PCB布線工程師設(shè)計(jì)經(jīng)驗(yàn)7條

    這一步根據(jù)已經(jīng)確定的電路板尺寸和各項(xiàng)機(jī)械定位,在PCB 設(shè)計(jì)環(huán)境下繪制PCB板面,并按定位要求放置所需的接插件、按鍵/開關(guān)、螺絲孔、裝配孔等等。并充分考慮和確定布線區(qū)域和非布線區(qū)域(如
    發(fā)表于 01-11 15:50 ?369次閱讀

    關(guān)于PCB布局布線技巧的104的問題

    現(xiàn)在,雖然有很多軟件可以實(shí)現(xiàn)PCB自動(dòng)布局布線。但是隨著信號(hào)頻率不斷提升,很多時(shí)候,工程師需要了解有關(guān)PCB布局布線的基本的原則和技巧,才可以讓自己的設(shè)計(jì)完美無缺。
    發(fā)表于 01-02 15:58 ?716次閱讀

    PCB設(shè)計(jì)必備:31條布線技巧

    相信大家在做PCB設(shè)計(jì)時(shí),都會(huì)發(fā)現(xiàn)布線這個(gè)環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時(shí)還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達(dá)到
    的頭像 發(fā)表于 12-29 08:07 ?731次閱讀
    <b class='flag-5'>PCB</b>設(shè)計(jì)必備:31條<b class='flag-5'>布線</b>技巧

    PCB布線的布局規(guī)劃和設(shè)計(jì)技巧

    電路板尺寸和布線層數(shù)需要在設(shè)計(jì)初期確定。布線層的數(shù)量以及層疊(STack-up)方式會(huì)直接影響到印制線的布線和阻抗。板的大小有助于確定層疊方式和印制線寬度,實(shí)現(xiàn)期望的設(shè)計(jì)效果。目前多層板之間的成本差別很小,在開始設(shè)計(jì)時(shí)采用較多的
    發(fā)表于 12-28 16:23 ?710次閱讀
    RM新时代网站-首页