一、工作原理
本電路由啟動、清零復位電路、多諧振蕩電路、分頻計數(shù)電路、譯碼顯示電路等組成。如下圖所示:
啟動清零復位電路主要由U6A、U6B、U7B、U7D組成,其本質(zhì)是一個RS觸發(fā)器和單穩(wěn)態(tài)觸發(fā)器。J1控制數(shù)字秒表的啟動和停止,J2控制數(shù)字秒表的清零復位。開始時把J1合上,J2打開,運行本電路,數(shù)字秒表正在計數(shù)。
當打開J1,合上J2鍵,J2與地相接得到低電平加到U6B的輸入端,U6B輸出高電平又加到U6A的輸入端,而U6A的另一端通過電阻R15與電源相接得到高電平,(此時U6B與U6A組成RS觸發(fā)器),U6A輸出低電加到U7A的輸入端,U7A被封鎖輸出高電平加到U5的時鐘端,因U5不具備時鐘脈沖條件,U5不能輸出脈沖信號,因此U3、U4時鐘端無脈沖而停止計數(shù)。當J1合上時,打開J2鍵,J1與地相接得到低電平加到U6A的輸入端,U6A輸出高電平加到U6B的輸入端,U6B輸出低電平加至U7B,使U7B輸出高電平,因電容兩端電壓不能躍變,因此在R7上得到高電平加到U7D輸入端,U7D輸出低電平(進入暫態(tài))同時加到U3、U4、U5的清零端,使得U3、U4的QD---QA輸出0000,經(jīng)U1、U2譯碼輸出驅(qū)動U9、U10顯示“00”。因為U7B與U7D組成一個單穩(wěn)態(tài)電路,經(jīng)過較短的時間,U7D的輸出由低電平變?yōu)楦唠娖剑试SU3、U4、U5計數(shù)。同時U6A輸出高電平加到U7A的輸入端,將U7A打開,讓555的3腳輸出100KHZ的振蕩信號經(jīng)U7A加到U5的時鐘脈沖端,使得U5具備時鐘脈沖條件,U5的9、10、7腳接高電平,U5構成十分頻器,對時鐘脈沖計數(shù)。當U5接收一個脈沖時,U5內(nèi)部計數(shù)加1,如果U5接收到第十個脈沖時,U5的15腳(RCO端)輸出由低電平跳變?yōu)楦唠娖阶鳛閁4的時鐘脈沖,從而實現(xiàn)了對振蕩信號的十分頻,產(chǎn)生周期為0.1S的脈沖加至U4的時鐘端。U4的9、10、7腳接高電平,當U4接收到來自U5的脈沖時,U4的QD---QA輸出0001加到U2的DCBA端,經(jīng)U2譯碼輸出1001111經(jīng)電阻R8~R14驅(qū)動數(shù)碼管U10顯示,此時數(shù)碼管顯示“1”,當U4計數(shù)到1001時,U4的15腳輸出高電平接到U7C,經(jīng)反相后得到低電平,加到U3的時鐘脈沖端,U3A不具備時鐘脈沖條件,當U4再接收一個脈沖時,U4的輸出由1001翻轉(zhuǎn)為0000,此時U4的15腳輸出低電平通過U7C反相輸出高電平,從而得到一上升沿脈沖加至U3的時鐘端,使得U3的QD---QA輸出0001加到U1的DCBA輸入端,經(jīng)U1譯碼輸出100111,經(jīng)電阻R1~R7驅(qū)動數(shù)碼管U9,數(shù)碼管顯示“1”。如此循環(huán)的計數(shù),最后數(shù)碼管U9、U10顯示最大值99即9.9秒。
由集成塊555、電阻R19、R18、電容C1、C2組成多諧振蕩器,當接通電源,電源通過電阻R19與R18對電容C2進充電,當UC2上升到2/3VCC時,集成塊555的3腳輸出低電平,內(nèi)部三極管導通,C2通電阻R19進行放電,當UC2下降到1/3VCC時,內(nèi)部三極管截止,集成塊555的3腳輸出高電平,接著電源又通過電阻R19與R18對電容C2進充電,當UC2上升到2/3VCC時,集成塊555的3腳輸出低電平,如此循環(huán)的充、放電,555的3腳輸出100HZ的矩形方波信號加到U7A的輸入端。
二、設計依據(jù)
本電路主要采用了二輸入與非門74LS00,十進制BCD碼計數(shù)器74LS160,BCD七段譯碼器/驅(qū)動器7447,555時基集成電路,七段數(shù)碼管。
利用74LS00可以組成RS觸發(fā)器,單穩(wěn)態(tài)觸發(fā)器。其74LS00的邏輯功能是有0出1,無0出0。
其邏輯表達式:Y=/(AB) ,真值表如下:
ABY
001
011
101
110
十進制BCD碼計數(shù)器74LS160具備計數(shù)分頻功能,其真值表如下:
輸入輸出
CLKCLRLOADEPETABCDQAQBQCQD
X0XXXXXXX0000
↑10XXABCDABCD
X110XXXXX保持
X11X0XXXX保持
↑1111XXXX加法計數(shù)
↑10XX00000000
邏輯功能:當CLR,LOAD,EP,ET均接高電平時,時鐘CP端每來一個上升沿,計數(shù)器在原來的基數(shù)上加1,并從QA,QB,QC,QD,輸出相應的十進制BCD碼。利用74LS160的這個功能特點可以設計出十分頻器,計數(shù)器。
7447為BCD七段譯碼器/驅(qū)動器,真值表如下:
十進制LTRBDCBABI/RBOabcdefg
011000010000001
11X000111001111
21X001010010010
31X001110000110
41X010011001100
51X010110100100
61X011011100000
71X011110011111
81X100010000000
91X100110001100
7447為四線-七段譯碼器,可以用來驅(qū)動七段共陽極數(shù)碼管,當LT,RBI,BI,端接高電平時,從DCBA端輸入BCD碼時,從abcdefg端輸出相應的數(shù)碼管顯示碼。
共陽七段數(shù)碼管真值表
ABCDEFG顯示字符
00000010
10011111
00100102
00001103
10011004
01001005
11000006
0111117
00000008
00011009
結合四線-七段譯碼器7447可以現(xiàn)實0到9個數(shù)字。
555時鐘電路可以構成多諧振蕩器,真值表如下:
RSTTHRTRIOUTTD
0XX0導通
1》2\3VCC》1\3VCC0導通
1《2\3VCC》1\3VCC不變不變
1《2\3VCC《1\3VCC1截止
1》2\3VCC《1\3VCC1截止
注明:6腳為THR,觸發(fā)器輸入端,低電平有效。
2腳為TRI,閥值輸入端,高電平有效。4腳為RST,總復位端,低電平有效。
7腳為DIS,放電端。5腳為CON,控制端。1腳接地,8腳接電源。
3腳為輸出端。TD為內(nèi)部三極管。
三、電路圖
四、驗證功能
1、555振蕩器輸出波形與秒計數(shù)單元邏輯功能輸出波形:
五、總結報告
(1)本電路采用555定時器及電阻、電容組成多諧振蕩器為74LS160提供時鐘信號。
(2)由74LS00兩個與非門組成RS觸發(fā)器,以及兩個74LS00、C3、R17組成單穩(wěn)態(tài)電路。
(3)利用74LS160作為十分頻和加法計數(shù),而U3、U4通過一個與非門進行級聯(lián)。
(4)用兩個7447作為譯碼驅(qū)動加到了數(shù)碼管。
通過這次設計,使我加深了對數(shù)字電路的理解與應用,鞏固了課本上所學的知識,真正實現(xiàn)了學以致用的目的。
-
振蕩器
+關注
關注
28文章
3832瀏覽量
139032 -
定時器
+關注
關注
23文章
3246瀏覽量
114715 -
觸發(fā)器
+關注
關注
14文章
2000瀏覽量
61130 -
數(shù)字秒表
+關注
關注
0文章
13瀏覽量
12607
發(fā)布評論請先 登錄
相關推薦
評論