RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

從時鐘引腳進入FPGA后在內(nèi)部傳播路徑

FPGA開源工作室 ? 來源:未知 ? 作者:劉勇 ? 2019-09-10 15:12 ? 次閱讀

時鐘網(wǎng)絡反映了時鐘從時鐘引腳進入FPGA后在FPGA內(nèi)部的傳播路徑。

報告時鐘網(wǎng)絡命令可以從以下位置運行:

A,VivadoIDE中的Flow Navigator;

B,Tcl命令:report_clock_networks -name {network_1}

報告時鐘網(wǎng)絡提供設計中時鐘樹的樹視圖。 見圖1。每個時鐘樹顯示從源到端點的時鐘網(wǎng)絡,端點按類型排序。

1 時鐘網(wǎng)絡

時鐘樹:

?顯示由用戶定義或由工具自動生成的時鐘。

?報告從I / O端口加載的時鐘。

注意:完整的時鐘樹僅在報告的GUI形式中詳細說明。此報告的文本版本僅顯示時鐘根的名稱。

?可用于查找驅(qū)動其他BUFGsBUFGs

?顯示驅(qū)動非時鐘負載的時鐘。

例:以vivado自帶的例子wavegen為例。點擊SynthesisReport CLock Networks如圖2所示。

2 Report clock Networks

如圖3所示,時鐘clk_pin_p從輸入引腳輸入之后,經(jīng)過IBUFDS,再通過MMCM生成時鐘,同時顯示了各個時鐘的頻率。如果我們未添加時鐘約束,報告將顯示Unconstrained(未約束的時鐘,root clock).可以選中未約束的時鐘右擊選擇Create Clock創(chuàng)建時鐘。

3 時鐘網(wǎng)絡


	

原文標題:【vivado約束學習三】 時鐘網(wǎng)絡分析

文章出處:【微信公眾號:FPGA開源工作室】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1629

    文章

    21729

    瀏覽量

    602986

原文標題:【vivado約束學習三】 時鐘網(wǎng)絡分析

文章出處:【微信號:leezym0317,微信公眾號:FPGA開源工作室】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關推薦

    詳細解析vivado約束時序路徑分析問題

    路徑分析問題作一介紹: 1、時鐘網(wǎng)絡分析 時鐘網(wǎng)絡反映了時鐘時鐘
    的頭像 發(fā)表于 11-29 10:34 ?8704次閱讀

    stm8l151在內(nèi)部低速時鐘能夠使用spi和串口嗎?

    有沒有大神遇到過,能不能實現(xiàn)這個目的。在內(nèi)部低速時鐘能夠使用spi和串口嗎?
    發(fā)表于 04-24 06:02

    在TAS5706和TAS5716上,哪些供電引腳用于在內(nèi)部為耳機和超重低音PWM輸出供電?

    在 TAS5706 和 TAS5716 上,哪些供電引腳(電源與接地)用于在內(nèi)部為耳機和超重低音 PWM 輸出供電?
    發(fā)表于 09-26 07:26

    請問LMX2572在使用過程中當OSCin選擇單端輸入時,外部時鐘信號必須OSCinP引腳輸入?

    如圖,請問LMX2572在使用過程中當OSCin選擇單端輸入時,外部時鐘信號必須OSCinP引腳輸入?在內(nèi)部寄存器可以選擇OSCinP
    發(fā)表于 11-13 06:57

    FPGA實戰(zhàn)演練邏輯篇56:VGA驅(qū)動接口時序設計之3時鐘約束

    是PCB走線產(chǎn)生的延時。再來看數(shù)據(jù)路徑,數(shù)據(jù)首先進入源寄存器的輸入端口,在源寄存器內(nèi)部經(jīng)過延時Tco,接著數(shù)據(jù)源寄存器的輸出端口到
    發(fā)表于 07-30 22:07

    可以在FPGA內(nèi)部使用CCLK時鐘作為FPGA和電路板的主時鐘嗎?

    走線將CCLK輸出引腳連接到另一個FPGA I / O引腳,還是可以在內(nèi)部連接到它?我沒有看到有CCLK的原理圖庫部件。有沒有辦法做到這一點?謝謝你,-J以上來自于谷歌翻譯以下為原文I
    發(fā)表于 05-07 13:40

    使用DCM在內(nèi)部生成參考時鐘頻率有問題嗎?

    和MGTREFCLK0N_101接地。理想情況下,GTP的參考時鐘通過這些參考時鐘輸入引腳給出。但由于這些是接地的,我們計劃使用DCM在內(nèi)部生成參考
    發(fā)表于 07-23 13:11

    請問中文字庫可以放在內(nèi)部flsah里面嗎?

    中文字庫可不可以放在內(nèi)部flsah里面的
    發(fā)表于 10-28 03:30

    怎么在內(nèi)部EEPROM上測試讀寫功能?

    我使用MPLAB 8與HiTICE編譯器Lite版本9.86在PIC16F86上。我試著在內(nèi)部EEPROM上測試讀寫功能。在下面的代碼中,我可以發(fā)現(xiàn),EEPROM一旦寫入,就不會得到更新。有人建議我在下面的代碼。我還測試了EEPROM測試驗證程序。這里也沒有工作。我已經(jīng)在調(diào)試器模式下附加了輸出文件。
    發(fā)表于 03-18 10:12

    怎么寫一個文件保存在內(nèi)部NVM?

    HI論壇,我一直試圖寫一個文件保存在內(nèi)部NVM。與此并行,我的UC被配置為USB MSD。這很好,我甚至可以寫文件。問題是我必須斷開設備與USB的連接并重新連接才能看到文件中的變化。FS庫中,我
    發(fā)表于 04-06 10:49

    iMXRT1064內(nèi)部閃存與僅在內(nèi)部可用的FlexSPI2相關聯(lián)是否正確?

    MCUXpresso 配置工具中我只看到一個 FlexSPI 外設(有 2 條總線,A 和 B)。假設內(nèi)部閃存與僅在內(nèi)部可用的 FlexSPI2 相關聯(lián)是否正確?或者是 FlexSPI(B)?關于引導:我們需要
    發(fā)表于 03-28 08:14

    使用NUC505內(nèi)部代碼來播放存儲在內(nèi)部SPI閃光中的WAV文件

    : NuTiny-EVB-NUC505 V1.6 此樣本代碼使用 NUC505 內(nèi)部代碼來播放存儲在內(nèi)部 SPI 閃光中的 WAV 文件 。 用戶需要先存儲 WAV 文件, 然后 config. h 修改 WAVFile_
    發(fā)表于 08-23 08:24

    m480在spiflash跑要比在內(nèi)部flash跑慢100倍是為什么?

    在spiflash跑要比在內(nèi)部flash要慢100倍。cache打開和不開速度都是一樣。遇到的,指點一下
    發(fā)表于 08-29 08:20

    淺談FPGA內(nèi)部時鐘網(wǎng)絡設計

    時鐘網(wǎng)絡反映了時鐘時鐘引腳進入FPGA
    的頭像 發(fā)表于 11-29 09:41 ?2887次閱讀

    ASRS(自動存儲和檢索系統(tǒng))在內(nèi)部物流領域的應用

    ASRS(自動存儲和檢索系統(tǒng))在內(nèi)部物流領域變得越來越常見。內(nèi)部物流包括優(yōu)化、整合、自動化和管理履行或配送中心內(nèi)的貨物物流流動。
    的頭像 發(fā)表于 01-08 16:17 ?3680次閱讀
    RM新时代网站-首页