XDC介紹
XDC 是 Xilinx Design Constraints 的簡寫,但其基礎(chǔ)語法來源于業(yè)界統(tǒng)一的約束規(guī)范SDC。XDC 在本質(zhì)上就是 Tcl 語言,但其僅支持基本的 Tcl 語法如變量、列表和運算符等等,對其它復(fù)雜的循環(huán)以及文件 I/O 等語法可以通過在 Vivado 中 source 一個 Tcl 文件的方式來補充。
SDC、XDC跟 Vivado Tcl 的關(guān)系如下圖所示。
XDC的基本語法可以分為時鐘約束、I/O約束以及時序例外約束三大類。根據(jù)Xilinx的UltraFast設(shè)計方法學(xué)中Baseline部分的建議(UG949中有詳細(xì)介紹),對一個設(shè)計進(jìn)行約束的先后順序也可以依照這三類約束依次進(jìn)行。本文對可以在幫助文檔中查到的基本XDC語法不做詳細(xì)解釋,會將重點放在使用方法和技巧上。
時鐘約束
時鐘約束必須最早創(chuàng)建,對7系列FPGA來說,端口進(jìn)來的主時鐘以及GT的輸出RXCLK/TX CLK都必須由用戶使用create_clock自主創(chuàng)建。而衍生時鐘則分為以下兩類:
MMCM/PLL/BUFR的輸出時鐘都可以由Vivado自動推導(dǎo),無需用戶創(chuàng)建。若用戶僅希望改變衍生鐘的名字,其余頻率等都由工具自動推導(dǎo),則只需寫明三個option,其余不寫即可:create_generated_clock [-name arg] [-source args] [-master_clock arg] 工具不能自動推導(dǎo)出衍生鐘的情況,包括使用寄存器和組合邏輯搭建的分頻器等,必須由用戶使用create_generated_cl ock來創(chuàng)建。
I/O約束
在設(shè)計的初級階段,可以不加I/O約束,讓工具專注于滿足FPGA內(nèi)部的時序要求。當(dāng)時序要求基本滿足后,再加上I/O約束跑實現(xiàn)。
XDC中的I/O約束有以下幾點需要注意:
① 不加任何I/O約束的端口時序要求被視作無窮大。
② XDC中的set_input_delay / set_output_delay對應(yīng)于UCF中OFFSET IN / OFFSET OUT,但視角相反。OFFSET IN / OFFSET OUT是從FPGA內(nèi)部延時的角度來約束端口時序,set_input_de lay / set_output_ delay則是從系統(tǒng)角度來約束。
③ 典型的I/O時序,包括系統(tǒng)同步、源同步、SDR和DDR等等,在Vivado圖形界面的XDC templates中都有示例。2014.1版后還有一個Timing Constraints Wizard可供使用。
時序例外約束
時序例外約束包括set_max_delay/set_min_delay ,set_multicycle_path,set_false_path等,這類約束除了要滿足XDC的先后順序優(yōu)先級外,還受到自身優(yōu)先級的限制。一個總的原則就是針對同一條路徑,對約束目標(biāo)描述越具體的優(yōu)先級越高。不同的時序例外約束以及同一約束中不同條件的優(yōu)先級如下所示:
舉例來說,依次執(zhí)行如下兩條XDC,盡管第二條最后執(zhí)行,但工具仍然認(rèn)定第一條約束設(shè)定的15為clk1到clk2之間路徑的max delay值。
再比如,對圖示路徑依次進(jìn)行如下四條時序例外約束,優(yōu)勝者將是第二條。但如果再加入最后一條約束,false path的優(yōu)先級最高,會取代之前所有的時序例外約束。
高效的時鐘約束
約束最終是為了設(shè)計服務(wù),所以要用好XDC就需要深入理解電路結(jié)構(gòu)和設(shè)計需求。接下來我們就以常見FPGA設(shè)計中的時鐘結(jié)構(gòu)來舉例,詳細(xì)闡述XDC的約束技巧。
時序的零起點
用create_clock定義的主時鐘的起點即時序的“零起點”,在這之前的上游路徑延時都被工具自動忽略。所以主時鐘創(chuàng)建在哪個“點”很重要,以下圖所示結(jié)構(gòu)來舉例,分別于FPGA輸入端口和BUFG輸出端口創(chuàng)建一個主時鐘,在時序報告中體現(xiàn)出的路徑延時完全不同,很明顯sysclk_bad的報告中缺少了之前一段的延時,時序報告不可信。
時鐘定義的先后順序
時鐘的定義也遵從XDC/Tcl的一般優(yōu)先級,即:在同一個點上,由用戶定義的時鐘會覆蓋工具自動推導(dǎo)的時鐘,且后定義的時鐘會覆蓋先定義的時鐘。若要二者并存,必須使用 -add 選項。
上述例子中BUFG的輸出端由用戶自定義了一個衍生鐘clkbufg,這個衍生鐘便會覆蓋此處原有的sysclk。此外,圖示BUFR工作在bypass模式,其輸出不會自動創(chuàng)建衍生鐘,但在BUFR的輸出端定義一個衍生鐘clkbufr,并使用-add 和 -master_clock 選項后,這一點上會存在sysclk和clkbufg兩個重疊的時鐘。如下的Tcl命令驗證了我們的推論。
不同于UCF約束,在XDC中,所有的時鐘都會被缺省認(rèn)為是相關(guān)的,也就是說,網(wǎng)表中所有存在的時序路徑都會被Vivado分析。這也意味著FPGA設(shè)計人員必須通過約束告訴工具,哪些路徑是無需分析的,哪些時鐘域之間是異步的。
如上圖所示,兩個主時鐘ssclkin和sysclk由不同的端口進(jìn)入FPGA,再經(jīng)由不同的時鐘網(wǎng)絡(luò)傳遞,要將它們設(shè)成異步時鐘,可以使用如下約束:
其中,-include_generated_clocks 表示所有衍生鐘自動跟其主時鐘一組,從而與其它組的時鐘之間為異步關(guān)系。不加這個選項則僅僅將時鐘關(guān)系的約束應(yīng)用在主時鐘層面。
重疊(單點多個)時鐘
重疊時鐘是指多個時鐘共享完全相同的時鐘傳輸網(wǎng)絡(luò),例如兩個時鐘經(jīng)過一個MUX選擇后輸出的時鐘,在有多種運行模式的設(shè)計中很常見。
如下圖所示,clk125和clk250是clkcore_buf的兩個輸入時鐘,不約束時鐘關(guān)系的情況下,Vivado會對圖示路徑做跨時鐘域(重疊時鐘之間)分析。這樣的時序報告即便沒有違例,也是不可信的,因為clk125和clk250不可能同時驅(qū)動這條路徑上的時序元件。這么做也會增加運行時間,并影響最終的實現(xiàn)效果。
如果clk125和clk250除了通過clkcore_buf后一模一樣的扇出外沒有驅(qū)動其它時序元件,我們要做的僅僅是補齊時鐘關(guān)系的約束。
在很多情況下,除了共同的扇出,其中一個時鐘或兩個都還驅(qū)動其它的時序元件,此時建議的做法是在clkcore_buf的輸出端上創(chuàng)建兩個重疊的衍生鐘,并將其時鐘關(guān)系約束為-physically_exclusive 表示不可能同時通過。這樣做可以最大化約束覆蓋率,也是ISE和UCF中無法做到的。
其它高級約束
時鐘的約束是XDC的基礎(chǔ),熟練掌握時鐘約束,也是XDC約束技巧的基礎(chǔ)。其它高級約束技巧,包括復(fù)雜的CDC(Clock Domain Crossing)約束和接口時序(SDR、DDR、系統(tǒng)同步接口和源同步接口)約束等方面還有很多值得注意的地方。
-
Vivado
+關(guān)注
關(guān)注
19文章
812瀏覽量
66470 -
時鐘約束
+關(guān)注
關(guān)注
0文章
15瀏覽量
6015
發(fā)布評論請先 登錄
相關(guān)推薦
評論