RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速pcb設(shè)計(jì)軟件

lhl545545 ? 來源:電子工程技術(shù) ? 作者:電子工程技術(shù) ? 2020-06-05 10:54 ? 次閱讀

隨著信號上升沿時(shí)間的減小,信號頻率的提高,電子產(chǎn)品的EMI問題,也來越受到電子工程師的重視。高速pcb設(shè)計(jì)的成功,對EMI的貢獻(xiàn)越來越受到重視,幾乎60%的EMI問題可以通過高速PCB來控制解決。

1高速信號走線屏蔽規(guī)則

如上圖所示:在PCB設(shè)計(jì)中,時(shí)鐘等關(guān)鍵的高速信號線,走需要進(jìn)行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,都是會造成EMI的泄漏。建議屏蔽線,每1000mil,打孔接地。

2

高速信號的走線閉環(huán)規(guī)則

由于PCB板的密度越來越高,很多PCB layout工程師在走線的過程中,很容易出現(xiàn)這種失誤,如下圖所示

時(shí)鐘信號等高速信號網(wǎng)絡(luò),在多層的PCB走線的時(shí)候產(chǎn)生了閉環(huán)的結(jié)果,這樣的閉環(huán)結(jié)果將產(chǎn)生環(huán)形天線,增加EMI的輻射強(qiáng)度。

3高速信號的走線開環(huán)規(guī)則

規(guī)則二提到高速信號的閉環(huán)會造成EMI輻射,同樣的開環(huán)同樣會造成EMI輻射,如下圖所示:

高速pcb是怎樣設(shè)計(jì)成功的?

時(shí)鐘信號等高速信號網(wǎng)絡(luò),在多層的PCB走線的時(shí)候產(chǎn)生了開環(huán)的結(jié)果,這樣的開環(huán)結(jié)果將產(chǎn)生線形天線,增加EMI的輻射強(qiáng)度。在設(shè)計(jì)中我們也要避免。4高速信號的特性阻抗連續(xù)規(guī)則

高速信號,在層與層之間切換的時(shí)候必須保證特性阻抗的連續(xù),否則會增加EMI的輻射,如下圖:

高速pcb是怎樣設(shè)計(jì)成功的?

也就是:同層的布線的寬度必須連續(xù),不同層的走線阻抗必須連續(xù)。

5

高速PCB設(shè)計(jì)的布線方向規(guī)則

相鄰兩層間的走線必須遵循垂直走線的原則,否則會造成線間的串?dāng)_,增加EMI輻射,如下圖:

高速pcb是怎樣設(shè)計(jì)成功的?

相鄰的布線層遵循橫平豎垂的布線方向,垂直的布線可以抑制線間的串?dāng)_。

6高速PCB設(shè)計(jì)中的拓?fù)浣Y(jié)構(gòu)規(guī)則

在高速PCB設(shè)計(jì)中有兩個最為重要的內(nèi)容,就是線路板特性阻抗的控制和多負(fù)載情況下的拓?fù)浣Y(jié)構(gòu)的設(shè)計(jì)。在高速的情況下,可以說拓?fù)浣Y(jié)構(gòu)的是否合理直接決定,產(chǎn)品的成功還是失敗。

高速pcb是怎樣設(shè)計(jì)成功的?

如上圖所示,就是我們經(jīng)常用到的菊花鏈?zhǔn)酵負(fù)浣Y(jié)構(gòu)。這種拓?fù)浣Y(jié)構(gòu)一般用于幾Mhz的情況下為益。高速的拓?fù)浣Y(jié)構(gòu)我們建議使用后端的星形對稱結(jié)構(gòu)。

7

走線長度的諧振規(guī)則

高速pcb是怎樣設(shè)計(jì)成功的?

檢查信號線的長度和信號的頻率是否構(gòu)成諧振,即當(dāng)布線長度為信號波長1/4的時(shí)候的整數(shù)倍時(shí),此布線將產(chǎn)生諧振,而諧振就會輻射電磁波,產(chǎn)生干擾。8回流路徑規(guī)則

高速pcb是怎樣設(shè)計(jì)成功的?

所有的高速信號必須有良好的回流路徑。近可能的保證時(shí)鐘等高速信號的回流路徑最小。否則會極大的增加輻射,并且輻射的大小和信號路徑和回流路徑所包圍的面積成正比。

9

器件的退耦電容擺放規(guī)則

高速pcb是怎樣設(shè)計(jì)成功的?

退耦電容的擺放的位置非常的重要。不合理的擺放位置,是根本起不到退耦的效果。退耦電容的擺放的原則是:靠近電源的管腳,并且電容的電源走線和地線所包圍的面積最小。
責(zé)任編輯:pj

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23080

    瀏覽量

    397494
  • 結(jié)構(gòu)
    +關(guān)注

    關(guān)注

    1

    文章

    117

    瀏覽量

    21593
收藏 人收藏

    評論

    相關(guān)推薦

    HDMI模塊的PCB設(shè)計(jì)

    在前面各類設(shè)計(jì)的理論講解、設(shè)計(jì)實(shí)操講解、以及軟件操作的講解的過后,粉絲后臺反饋想結(jié)合前面三種類型進(jìn)行整體學(xué)習(xí)—模塊設(shè)計(jì),本期推出第一章HDMI模塊的PCB設(shè)計(jì),后續(xù)會繼續(xù)更新各類模塊的PCB設(shè)計(jì)教學(xué),以及
    的頭像 發(fā)表于 10-22 14:16 ?534次閱讀

    高速PCB設(shè)計(jì)指南

    如今,可以認(rèn)為大多數(shù)PCB存在某種類型的信號完整性問題的風(fēng)險(xiǎn),這種問題通常與高速數(shù)字設(shè)計(jì)相關(guān)。高速PCB設(shè)計(jì)和布局專注于創(chuàng)建不易受信號完整性、電源完整性和EMI/EMC問題影響的電路板
    的頭像 發(fā)表于 10-18 14:06 ?764次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>指南

    專業(yè)PCB設(shè)計(jì),高速PCB設(shè)計(jì),PCB設(shè)計(jì)外包, PCB Layout,PCB Design,PCB畫板公司,PCB設(shè)計(jì)公司,迅安通科技公司介紹

    專業(yè)PCB設(shè)計(jì),高速PCB設(shè)計(jì),PCB設(shè)計(jì)外包, PCB Layout,PCB Design,
    發(fā)表于 10-13 15:48

    PCB設(shè)計(jì)PCB制板的緊密關(guān)系

    。以下是它們之間的關(guān)系: PCB設(shè)計(jì)PCB制板的關(guān)系 1. PCB設(shè)計(jì)PCB設(shè)計(jì)是指在電子產(chǎn)品開發(fā)過程中,設(shè)計(jì)工程師使用專業(yè)的電子設(shè)計(jì)軟件
    的頭像 發(fā)表于 08-12 10:04 ?494次閱讀

    電路仿真和PCB設(shè)計(jì)軟件

    關(guān)鍵要點(diǎn)電路仿真軟件PCB設(shè)計(jì)軟件PCB設(shè)計(jì)過程中發(fā)揮著互補(bǔ)作用,為工程師提供設(shè)計(jì)、仿真、驗(yàn)證和優(yōu)化電子電路的工具。有效的仿真分析有助于減少開發(fā)所需的設(shè)計(jì)、制造和測試迭代次數(shù),確保
    的頭像 發(fā)表于 07-13 08:12 ?1933次閱讀
    電路仿真和<b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>軟件</b>

    PCB設(shè)計(jì)的EMC有哪些注意事項(xiàng)

    一站式PCBA智造廠家今天為大家講講PCB layout的EMC設(shè)計(jì)應(yīng)該注意哪些? PCB設(shè)計(jì) emc注意事項(xiàng)。按照PCB設(shè)計(jì)流程,一個產(chǎn)品Layout完成之后,需要進(jìn)入嚴(yán)格的評審環(huán)節(jié),所設(shè)計(jì)的產(chǎn)品
    的頭像 發(fā)表于 06-12 09:49 ?608次閱讀

    高速pcb與普通pcb的區(qū)別是什么

    的區(qū)別,包括設(shè)計(jì)原則、材料選擇、制造工藝和性能特點(diǎn)等方面。 一、設(shè)計(jì)原則 1. 信號完整性(Signal Integrity,SI):高速PCB設(shè)計(jì)需要關(guān)注信號完整性,以確保信號在傳輸過程中的穩(wěn)定性
    的頭像 發(fā)表于 06-10 17:34 ?1757次閱讀

    高速pcb布線規(guī)則有哪些

    高速pcb布線規(guī)則有哪些 高速PCB布線規(guī)則 摘要:隨著電子技術(shù)的快速發(fā)展,高速PCB設(shè)計(jì)變得越
    的頭像 發(fā)表于 06-10 17:33 ?846次閱讀

    pcb設(shè)計(jì)

    cadence原理圖、Allegro PCB設(shè)計(jì)。Aundefined 1.根據(jù)客戶要求代畫原理圖和PCB。 2.原理圖和PCB的修改。 3.單板、雙層板、多層板均可。 支持軟件: c
    發(fā)表于 05-09 01:38

    多層pcb設(shè)計(jì)如何過孔的原理

    一站式PCBA智造廠家今天為大家講講如何實(shí)現(xiàn)多層PCB的過孔?多層pcb設(shè)計(jì)過孔的方法。在現(xiàn)代電子行業(yè)中,多層PCB設(shè)計(jì)已經(jīng)成為常見且重要的技術(shù)。多層PCB不僅可以提供更高的電路密度,
    的頭像 發(fā)表于 04-15 11:14 ?942次閱讀

    PCB設(shè)計(jì)軟件有哪些 pcb設(shè)計(jì)軟件哪個好用

    PCB是電子產(chǎn)品最重要的組成之一,PCB設(shè)計(jì)軟件在電子工程領(lǐng)域具有重要的作用。目前市面上有許多PCB設(shè)計(jì)軟件,下面將詳細(xì)介紹幾款常用的
    的頭像 發(fā)表于 02-02 14:05 ?5880次閱讀

    PCB設(shè)計(jì)(一):軟件安裝及破解

    及打算進(jìn)階提升的職業(yè)開發(fā)者都可以有系統(tǒng)性學(xué)習(xí)的機(jī)會。 系統(tǒng)性的掌握技術(shù)開發(fā)以及相關(guān)要求,對個人就業(yè)以及職業(yè)發(fā)展都有著潛在的幫助,希望對大家有所幫助。本次帶來PCB設(shè)計(jì)第一篇軟件安裝及破解,內(nèi)容比較
    發(fā)表于 01-15 16:30

    高速PCB設(shè)計(jì)中,如何避免過孔帶來的負(fù)面效應(yīng)

    從設(shè)計(jì)的角度來看,一個過孔主要由兩個部分組成,一是中間的鉆孔(drill hole),二是鉆孔周圍的焊盤區(qū)。這兩部分的尺寸大小決定了過孔的大小。很顯然,在高速,高密度的PCB設(shè)計(jì)時(shí),設(shè)計(jì)者總是希望過孔越小越好,這樣板上可以留有更多的布線空間
    發(fā)表于 01-05 15:36 ?393次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>中,如何避免過孔帶來的負(fù)面效應(yīng)

    【2023電子工程師大會】高速PCB設(shè)計(jì)與驗(yàn)證分析ppt

    【2023電子工程師大會】高速PCB設(shè)計(jì)與驗(yàn)證分析ppt
    發(fā)表于 01-03 16:31 ?38次下載
    RM新时代网站-首页