RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

可制造性設(shè)計對于PCB設(shè)計的重要性

電子設(shè)計 ? 來源:電子設(shè)計 ? 作者:電子設(shè)計 ? 2020-10-30 16:55 ? 次閱讀

盡管圍繞著可制造性設(shè)計DFM)的價值、定義、變化性和技術(shù)爭執(zhí)頗多,但所有的問題都是基于芯片。當然,當我們開始考慮 45 和 32 納米設(shè)計時,芯片 DFM 是很關(guān)鍵的要求。然而,關(guān)注芯片 DFM,卻忽視了更重要的技術(shù)需要:面向印刷電路板的 DFM。


我們都知道即使硅片百分之百完美,如果芯片到芯片通信鏈接的任何一個元件(比如封裝,連接頭或電路板)損壞,目標系統(tǒng)可能仍然不能正常工作。許多封裝、連接器PCB 供應(yīng)商也許被系統(tǒng)設(shè)計師追逼著控制他們的加工容差。

但是,除非所有供應(yīng)商一致加強規(guī)范,例如一個有正負 5%容差的連接器對 PCB 正負 10%容差的系統(tǒng)可能收效不大。為了優(yōu)化系統(tǒng)設(shè)計,設(shè)計師需要研究每個元件的因果關(guān)系。迄今為止,我們沒有 DFM 工具來處理諸如此類的設(shè)計問題。

在預(yù)布局設(shè)計階段,高速系統(tǒng)或信號完整性工程師通常只能進行有限的 Spice 仿真。為確保系統(tǒng)工作正常,需要對能覆蓋所有加工容差的邊界情形進行仿真。

例如,PCB 內(nèi)的金屬線寬變化、介電堆疊高度、介電質(zhì)常數(shù)和損耗正切值全部都能影響阻抗和衰減。然而,僅有較大規(guī)模公司的工程師才可能有資源來定制自有的腳本,來進行上千次仿真工作,然后再對結(jié)果進行處理。即便這樣,對哪種變量進行掃描仍然沒有定義完好的標準。

最明顯缺乏的是封裝和連接器的邊界模型。對于高速設(shè)計,這些模型只能通過與頻率相關(guān)的 S 參數(shù)來精確定義。然而,極少有供應(yīng)商提供好的 S 參數(shù)模型,更不用說在寬范圍頻率內(nèi)的邊界模型了。

在后布局驗證階段,需要進行復雜 PCB 的精確提取和仿真,以計算詳細的轉(zhuǎn)角和彎曲??墒?,幾乎沒有工具可用。

很明顯,需要通用的 PCB 設(shè)計和驗證方法。那么,我們需要些什么呢?

讓我們關(guān)注兩大領(lǐng)域。對預(yù)布局設(shè)計,舉例來說,最好有 GUI 驅(qū)動的線路圖輸入編輯器,使設(shè)計師能容易地輸入每個元件的變化,仿真并處理結(jié)果,報告每個變量的產(chǎn)生和影響。

對后布局驗證,DFM 工具需要能自動調(diào)整版圖以覆蓋邊界情形,采用快速的全波提取器來提取寄生參數(shù),在電路仿真中用 I/O 晶體管邊界模型仿真。

只有當設(shè)計師在設(shè)計和驗證內(nèi)都考慮了工差,他們才能說做了可制造性設(shè)計。只有當工具供應(yīng)商認識到芯片只是子系統(tǒng)——比如 PCB——的一部分,那么 DFM 最終才能與開發(fā)終端產(chǎn)品的客戶真正相關(guān)起來。

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23080

    瀏覽量

    397484
收藏 人收藏

    評論

    相關(guān)推薦

    PCB板元器件點膠加固的重要性

    PCB板元器件點膠加固的重要性PCB板元器件點膠加固在電子制造過程中起到了至關(guān)重要的作用,其重要性
    的頭像 發(fā)表于 12-20 10:18 ?139次閱讀
    <b class='flag-5'>PCB</b>板元器件點膠加固的<b class='flag-5'>重要性</b>

    PCB離子污染度測試的重要性

    PCB離子污染度的重要性在電子制造業(yè)中,PCB(印刷電路板)的離子污染度測試是保障產(chǎn)品質(zhì)量的關(guān)鍵環(huán)節(jié)。離子污染度指的是PCB表面殘留的帶電離
    的頭像 發(fā)表于 12-13 00:15 ?248次閱讀
    <b class='flag-5'>PCB</b>離子污染度測試的<b class='flag-5'>重要性</b>

    求助,ADC接地的重要性?

    ADC接地的重要性
    發(fā)表于 06-04 07:56

    千萬不要忽略PCB設(shè)計中線寬線距的重要性

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計中線寬線距有什么作用?PCB設(shè)計中線寬線距的重要性PCB設(shè)計中線寬和線距的重要性不可忽視,它
    的頭像 發(fā)表于 05-29 09:31 ?921次閱讀
    千萬不要忽略<b class='flag-5'>PCB設(shè)計</b>中線寬線距的<b class='flag-5'>重要性</b>

    CPCI設(shè)計與制造:提高制造的關(guān)鍵要素

    :華秋DFM,對于CPCI總線位置的PCB制造有很大幫助,可以 檢查孔徑大小,器件組裝時是否有干涉,以及檢查線寬、線距設(shè)計是否符合生產(chǎn)
    發(fā)表于 03-26 18:34

    PCB內(nèi)層的制造設(shè)計

    PCB工程師layout一款產(chǎn)品,不僅僅是布局布線,內(nèi)層的電源平面、地平面的設(shè)計也非常重要。處理內(nèi)層不僅要考慮電源完整、信號完整、電磁兼容
    的頭像 發(fā)表于 01-20 08:12 ?909次閱讀
    <b class='flag-5'>PCB</b>內(nèi)層的<b class='flag-5'>可</b><b class='flag-5'>制造</b><b class='flag-5'>性</b>設(shè)計

    電動汽車BMS PCB重要性制造過程

    板(PCB)。通過這篇文章探討電動汽車BMS PCB制造過程、技術(shù)挑戰(zhàn)以及制造(Desig
    的頭像 發(fā)表于 01-03 09:47 ?522次閱讀

    關(guān)于PCB設(shè)計時需考慮哪些制造性問題

    PCB設(shè)計制造分為兩類,一是指生產(chǎn)印制電路板的加工工藝;二是指電路及結(jié)構(gòu)上的元器件和印制電路板的裝聯(lián)工藝
    發(fā)表于 12-27 16:32 ?341次閱讀
    關(guān)于<b class='flag-5'>PCB設(shè)計</b>時需考慮哪些<b class='flag-5'>可</b><b class='flag-5'>制造</b>性問題

    制造案例│DDR內(nèi)存芯片的PCB設(shè)計

    實物的元件庫評估DDR芯片的。 這里推薦一款一款制造檢查的工藝軟件: 華秋DFM ,對于
    發(fā)表于 12-25 14:02

    制造案例│DDR內(nèi)存芯片的PCB設(shè)計

    實物的元件庫評估DDR芯片的。 這里推薦一款一款制造檢查的工藝軟件: 華秋DFM ,對于
    發(fā)表于 12-25 13:58

    PCB設(shè)計丨電源設(shè)計的重要性

    內(nèi)容以RK806電源方案的PCB設(shè)計為例,為大家主要介紹一下其電源相關(guān)的設(shè)計注意事項。 RK3588系統(tǒng)采用PMIC芯片RK806來進行整體供電,如下圖所示。整體布局時在滿足結(jié)構(gòu)和特殊器件的布局同時
    發(fā)表于 12-25 13:55

    PCB設(shè)計丨電源設(shè)計的重要性!

    內(nèi)容以RK806電源方案的PCB設(shè)計為例,為大家主要介紹一下其電源相關(guān)的設(shè)計注意事項。 RK3588系統(tǒng)采用PMIC芯片RK806來進行整體供電,如下圖所示。整體布局時在滿足結(jié)構(gòu)和特殊器件的布局同時
    發(fā)表于 12-25 13:52

    VGA接口的PCB制造設(shè)計問題詳解

    、Hsync和Vsync需要加粗,做”立體包地”處理,隔離層走線。 04 VGA接口的PCB制造設(shè)計 焊盤大小和間距 VGA接口的PCB
    發(fā)表于 12-25 13:44

    VGA接口的PCB制造設(shè)計問題詳解!

    、Hsync和Vsync需要加粗,做”立體包地”處理,隔離層走線。 04 VGA接口的PCB制造設(shè)計 焊盤大小和間距 VGA接口的PCB
    發(fā)表于 12-25 13:40

    DVI接口的PCB制造設(shè)計問題!

    要參考GND層,且包地時要包全。 04 DVI接口的制造設(shè)計 器件引腳孔: 插件的引腳在設(shè)計PCB封裝時需預(yù)大做補償,因在制造過程中鉆
    發(fā)表于 12-25 13:36
    RM新时代网站-首页