RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)埋容設(shè)計(jì)和仿真的方法

PCB線路板打樣 ? 來源:一博科技 ? 作者:一博科技 ? 2021-04-20 11:00 ? 次閱讀

本文介紹了埋容設(shè)計(jì)和仿真的方法,主要是通過電源供電網(wǎng)絡(luò)(PDN)的阻抗分析,來確定濾波電容的設(shè)計(jì)方案,目標(biāo)是通過使用埋容,能減少板子上大約70%的分立電容。同時(shí)由于反諧振點(diǎn)的存在,我們通過同步開關(guān)噪聲(SSN)仿真分析,來排除反諧振點(diǎn)對電源噪聲的影響。最后通過實(shí)際電源紋波和噪聲測試,來驗(yàn)證和優(yōu)化埋容的設(shè)計(jì)和仿真。

1. 引 言

低電壓大電流成為當(dāng)今電源設(shè)計(jì)的趨勢,電源供電網(wǎng)絡(luò)(PDN)的性能越來越被設(shè)計(jì)工程師重視。而隨著消費(fèi)類電子產(chǎn)品功能的提升,在有限的板子面積上需要放置的器件也越來越多,留給電容的空間也越來越少。在這種形勢下,埋容設(shè)計(jì)就是有效的提升PDN設(shè)計(jì)的手段之一。埋電容是利用具有較高電容密度的材料,同時(shí)減少層間的距離,來形成一個(gè)足夠大的平板間電容,作為電源供電系統(tǒng)的一部分,實(shí)現(xiàn)去耦和濾波作用,從而減少板子上所需的分立電容,并且能達(dá)到更好的高頻濾波特性。埋容由于其寄生電感非常小,能有效減少分立電容的安裝電感,從而對低頻也有非常明顯的改善效應(yīng)。

● 埋容帶來的其他好處還有:

● 通過減少電容數(shù)量,來降低貼片焊接的難度

● 提升產(chǎn)品可靠性,避免小尺寸的分立器件帶來的可靠性問題

● 減小單板面積,實(shí)現(xiàn)輕薄短小

2. 技術(shù)方案和實(shí)現(xiàn)方法

由于工藝和技術(shù)的成熟,以及高速設(shè)計(jì)對于電源供電系統(tǒng)的需要,埋容的技術(shù)應(yīng)用越來越多,使用埋容技術(shù),我們首先得計(jì)算平板電容的大小,公式如下:

o4YBAGB-QeaAdm6JAADo7gvcL4k813.png

C =(A*D_k*K)/H

圖一 平板電容計(jì)算公式

其中:

● C是埋容(平板電容)的電容量

● A是平板的面積,大部分設(shè)計(jì)在結(jié)構(gòu)確定的情況下,平板間面積很難增大

● D_k是平板間介質(zhì)的介電常數(shù),平板間電容量和介電常數(shù)成正比

● K是真空介電常數(shù)(Vacuum permittivity),又稱真空電容率,是一個(gè)物理常數(shù),值為8.854 187 818× 10-12法拉/米(F/m);

● H是平面之間的厚度,平板間電容量和厚度成反比,所以我們想要得到較大的電容量,需要減小層間厚度,3M的C-ply埋容材料可以做到0.56mil的層間介質(zhì)厚度,加上16的介電常數(shù),大大增加了平板間電容量。

經(jīng)過計(jì)算,3M的C-ply埋容材料,在每平方英寸的面積上,能實(shí)現(xiàn)6.42nF的平板間電容量。

一個(gè)良好的層疊,正常情況下已經(jīng)考慮了平板間電容,所謂埋容設(shè)計(jì)只是采用特殊的材料來加大這個(gè)平板間電容。對于PCB設(shè)計(jì)來說,只需要在正常層疊之外,把使用的特殊材料標(biāo)注出來,如圖二所示,是一個(gè)使用ZBC材料來進(jìn)行埋容設(shè)計(jì)的例子。

1-02-0.jpg

1-03-3.jpg

圖二 埋容設(shè)計(jì)案例

2.1埋容材料選擇

常見的埋容材料提供商有美國3M公司,日本OAK,Neclo也提供ZBC系列的埋容材料,不過由于在介質(zhì)厚度和介電常數(shù)上都沒有明顯優(yōu)勢,更多會(huì)在大型通信板子上采用,來提升電源地之間的耦合。消費(fèi)類產(chǎn)品會(huì)更多采用3M和OAK的材料,埋容的效果更好。下面是各家材料的一些參數(shù)

1-04-4.jpg

3M C-Ply

1-05-5.jpg

OAK BC系列

1-06-6.jpg

1-07-7.jpg

Nelco ZBC系列

圖三 常見埋容材料參數(shù)

注:選擇埋容材料的時(shí)候,還需要關(guān)心價(jià)格,可加工性等因素,尤其是3M和OAK的材料,介質(zhì)厚度比較薄,加工的時(shí)候需要兩面單獨(dú)蝕刻,復(fù)雜的加工工序會(huì)帶來難度和成本的增加。

2.2埋容與PDN仿真

埋容的PCB設(shè)計(jì)絕不僅僅只是把加工的要求傳遞給板廠,還需要使用PI仿真工具進(jìn)行PDN目標(biāo)阻抗的仿真,從而確定單板的電容設(shè)計(jì)方案,避免埋容和分立電容的冗余設(shè)計(jì)。圖四是一個(gè)埋容的PCB設(shè)計(jì)的PI仿真結(jié)果,只考慮板間電容的效果,沒有加入分立電容的效應(yīng)。能看到只是增加埋容,整個(gè)電源阻抗曲線性能得到很大提升,尤其是500MHZ以上,是板級分立濾波電容很難起作用的頻段,平板電容能有效降低電源平面阻抗。

1-08-8.jpg

圖四 埋容對于PI的效果

也就是說,埋容作為PDN的一部分,能起到相當(dāng)?shù)淖饔茫墙^對不是全部。如圖五所示,埋容的平板間電容和必要的Bulk電容,Bypass電容一起綜合作用,構(gòu)成了板級PDN元素。再和VRM,Package內(nèi)電容,Die內(nèi)電容等一起組成完整的PDN系統(tǒng),完成電源供電。

1-09-9.jpg

圖五 PDN以及頻率范圍

所以,針對埋容的PCB設(shè)計(jì)所進(jìn)行的仿真,需要解決以下問題:

● 單純只按照所需電容量進(jìn)行設(shè)計(jì)是不夠的:平板間電容量計(jì)算,這是很多人第一步關(guān)心的事情,按照公式計(jì)算看起來沒什么難度,但是平板間面積由于打孔以及不規(guī)則平面等因素變得比較復(fù)雜

● 根據(jù)實(shí)際的平板情況(考慮了打孔以及不規(guī)則平面等因素)進(jìn)行仿真,得到平板間的阻抗曲線

● 加上VRM、Bulk電容、Bypass 電容、平板間電容一起得到板級綜合的PDN阻抗曲線

● 根據(jù)PDN目標(biāo)阻抗曲線,估算時(shí)域電源噪聲

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 濾波器
    +關(guān)注

    關(guān)注

    161

    文章

    7795

    瀏覽量

    177992
  • 濾波電容
    +關(guān)注

    關(guān)注

    8

    文章

    458

    瀏覽量

    40018
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    394

    文章

    4683

    瀏覽量

    85542
  • PDN
    PDN
    +關(guān)注

    關(guān)注

    0

    文章

    83

    瀏覽量

    22703
收藏 人收藏

    評論

    相關(guān)推薦

    PCB設(shè)計(jì)方法和技巧

    學(xué)好PCB設(shè)計(jì)方法之一就是通過前輩的作品學(xué)習(xí)前輩的設(shè)計(jì)方法和技巧。
    發(fā)表于 08-14 11:20 ?1965次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>方法</b>和技巧

    電路仿真PCB設(shè)計(jì)軟件

    關(guān)鍵要點(diǎn)電路仿真軟件和PCB設(shè)計(jì)軟件在PCB設(shè)計(jì)過程中發(fā)揮著互補(bǔ)作用,為工程師提供設(shè)計(jì)、仿真、驗(yàn)證和優(yōu)化電子電路的工具。有效的仿真分析有助于
    的頭像 發(fā)表于 07-13 08:12 ?1932次閱讀
    電路<b class='flag-5'>仿真</b>和<b class='flag-5'>PCB設(shè)計(jì)</b>軟件

    PCB設(shè)計(jì)與PI仿真

    設(shè)計(jì)與PI仿真 一 作者:一博科技,吳均摘要:本文介紹了設(shè)計(jì)和仿真的
    發(fā)表于 10-21 09:59

    設(shè)計(jì)與PI仿真

    作者:一博科技,吳均2.3設(shè)計(jì)仿真案例下面介紹一個(gè)PCB設(shè)計(jì)
    發(fā)表于 10-21 11:22

    PCB設(shè)計(jì)與PI仿真

    更高)然后采用Cadence-Sigrity的Speed 2000來進(jìn)行SSN仿真分析,從時(shí)域角度驗(yàn)證PCB設(shè)計(jì),確保設(shè)計(jì)成功。
    發(fā)表于 10-21 11:23

    傳統(tǒng)的PCB設(shè)計(jì)方法

      傳統(tǒng)的PCB設(shè)計(jì)依次經(jīng)過原理圖設(shè)計(jì)、版圖設(shè)計(jì)、PCB制作、測量調(diào)試等流程,如圖所示?! ≡谠韴D設(shè)計(jì)階段,由于缺乏有效的分析方法仿真工具,要求對信號在實(shí)際
    發(fā)表于 11-27 15:23

    PCB設(shè)計(jì)中有效減少諧波失真的方法

    PCB設(shè)計(jì)中有效減少諧波失真的方法
    發(fā)表于 04-23 07:14

    Cadence PCB設(shè)計(jì)仿真技術(shù)

    Cadence PCB設(shè)計(jì)仿真技術(shù) Cadence PCB設(shè)計(jì)仿真技術(shù)提供了一個(gè)全功能的模擬仿真器,并支持?jǐn)?shù)字元件幫助解決幾乎所有的設(shè)計(jì)挑
    發(fā)表于 04-29 08:41 ?4514次閱讀
    Cadence <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>仿真</b>技術(shù)

    減少諧波失真的PCB設(shè)計(jì)方法

    減少諧波失真的PCB設(shè)計(jì)方法 實(shí)際上印刷線路板(PCB)是由電氣線性材料構(gòu)成的,也即其阻抗應(yīng)是恒定的。那么,PCB為什么會(huì)將非線性引入信號
    發(fā)表于 05-05 17:24 ?1161次閱讀
    減少諧波失<b class='flag-5'>真的</b><b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>方法</b>

    的分類及應(yīng)用

    一.什么是使用特殊材料制作成的電容,并將其放入PCB的內(nèi)層。(FaradFlex材料的主要成分是改性環(huán)氧,通過添加不同的填料來實(shí)現(xiàn)不
    發(fā)表于 06-18 14:48 ?2305次閱讀
    <b class='flag-5'>埋</b><b class='flag-5'>容</b>的分類及應(yīng)用

    PCB的概念與設(shè)計(jì)

    一.概念 使用特殊材料制作成的電容,并將其放入PCB的內(nèi)層。 (FaradFlex材料的主要成分是改性環(huán)氧,通過添加不同
    的頭像 發(fā)表于 03-16 09:32 ?1.3w次閱讀
    <b class='flag-5'>埋</b><b class='flag-5'>容</b><b class='flag-5'>PCB</b>的概念與設(shè)計(jì)

    PCB設(shè)計(jì)仿真的案例解析

    仿真結(jié)果可以看到,隨著電源地之間的間距減小,加入材料,平面諧振點(diǎn)向低頻偏移,同時(shí)低頻的阻抗也大幅降低,這個(gè)頻段材料的作用也非常明顯
    的頭像 發(fā)表于 04-20 11:09 ?4505次閱讀
    <b class='flag-5'>埋</b><b class='flag-5'>容</b>的<b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>仿真的</b>案例解析

    什么是工藝?

    PCB工藝是一種在PCB板內(nèi)部埋入電阻和電容的工藝。 通常情況下,PCB上電阻和電容都是
    的頭像 發(fā)表于 08-09 07:35 ?1127次閱讀

    什么是工藝?

    PCB工藝是一種在PCB板內(nèi)部埋入電阻和電容的工藝。通常情況下,PCB上電阻和電容都是通
    的頭像 發(fā)表于 08-09 11:09 ?1177次閱讀

    PCB仿真軟件有哪些?PCB仿真軟件是如何進(jìn)行LAYOUT仿真的

    PCB仿真軟件有哪些?PCB仿真軟件是如何進(jìn)行LAYOUT仿真的? PCB
    的頭像 發(fā)表于 11-24 14:51 ?1.2w次閱讀
    RM新时代网站-首页