RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

我們?cè)摗按小边€是“并行”?

h1654155971.8456 ? 來(lái)源:EDA365 ? 作者:EDA365 ? 2021-04-04 14:33 ? 次閱讀

關(guān)于提高工作效率的話題,已經(jīng)有過(guò)很多種觀點(diǎn)了。其實(shí)對(duì)于我們工程師而言,好幾個(gè)項(xiàng)目同時(shí)開(kāi)展的情況時(shí)有發(fā)生,我們究竟是該“串行”還是“并行”呢?對(duì)于“高速信號(hào)”的傳輸而言,它為了提高工作效率,又會(huì)選擇“串行”還是“并行”呢?

在討論這個(gè)問(wèn)題之前,我們先來(lái)了解下什么是串行總線,什么是并行總線?

對(duì)于串行總線,并行總線,從字面意義你就知道個(gè)大概了。串行就是數(shù)據(jù)是一位一位的發(fā)送,并行就是數(shù)據(jù)一組一組的發(fā)送。如下圖所示:

5f3c7aa6-8cec-11eb-8b86-12bb97331649.jpg

并行運(yùn)輸

5f66a696-8cec-11eb-8b86-12bb97331649.jpg

串行運(yùn)輸

并行傳輸最好的例子就是存儲(chǔ)芯片DDR,它是有一組數(shù)據(jù)線D0—D7,加DQS,DQM,這一組線是一起傳輸?shù)?,無(wú)論哪位產(chǎn)生錯(cuò)誤,數(shù)據(jù)都不會(huì)正確的傳送過(guò)去,只有重新傳輸。所以數(shù)據(jù)線每根線要等長(zhǎng),必須得繞幾下才行。

5fa6b1a0-8cec-11eb-8b86-12bb97331649.png

除了DDR以外,常見(jiàn)的并行接口還有:

PCI

RGMII

GMII

并行數(shù)據(jù)是一組數(shù)據(jù)其中一位不對(duì),整組數(shù)據(jù)都不行。相對(duì)于并行數(shù)據(jù)來(lái)說(shuō),串行數(shù)據(jù)則是一位一位的傳,位與位之間是沒(méi)有聯(lián)系的。不會(huì)因?yàn)檫@位有錯(cuò)誤,使下一位不能傳輸。

5fe4283c-8cec-11eb-8b86-12bb97331649.png

高速仿真可以讓設(shè)計(jì)人員大致了解系統(tǒng)性能預(yù)測(cè),使他們?cè)趯⑸婕敖桓逗馁Y巨大的電路板生產(chǎn)之前更容易做出正確決定以達(dá)到設(shè)計(jì)目標(biāo)。

HyperLynx SerDes 提供了強(qiáng)大的集成了通道、眼圖等標(biāo)準(zhǔn)化模板,并向?qū)降闹敢?a target="_blank">參數(shù)的設(shè)定,最終得到完整的報(bào)告進(jìn)行參考,極大地減少了PCB 的設(shè)計(jì)和調(diào)試周期。廣泛的布線前、假設(shè)分析仿真可用于定義將會(huì)實(shí)施到 PCB Layout 流程的 PCB Layout 和布線約束。自動(dòng)布線后仿真會(huì)從 PCB 數(shù)據(jù)庫(kù)中提取“布線”電路拓?fù)洌詧?zhí)行綜合的全接口分析,然后再將 PCB 送去制造生產(chǎn)。

原文標(biāo)題:“串行”傳輸一定會(huì)取代“并行”傳輸?

文章出處:【微信公眾號(hào):EDA365】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 總線
    +關(guān)注

    關(guān)注

    10

    文章

    2878

    瀏覽量

    88051

原文標(biāo)題:“串行”傳輸一定會(huì)取代“并行”傳輸?

文章出處:【微信號(hào):eda365wx,微信公眾號(hào):EDA365電子論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    scsi接口是串行還是并行

    可以是并行的,也可以是串行的,這取決于其具體的實(shí)現(xiàn)方式。 一、SCSi接口的發(fā)展歷程 早期的SCSi接口 SCSi接口最早出現(xiàn)在1986年,由美國(guó)國(guó)家標(biāo)準(zhǔn)協(xié)會(huì)(ANSI)發(fā)布。最初的SCSi接口是基于并行傳輸?shù)模褂?位或16
    的頭像 發(fā)表于 10-14 10:31 ?346次閱讀

    串行接口與并行接口的區(qū)別

    串行接口(Serial Interface)與并行接口(Parallel Interface)是計(jì)算機(jī)與外部設(shè)備之間進(jìn)行數(shù)據(jù)傳輸?shù)膬煞N基本方式,它們?cè)诙鄠€(gè)方面存在顯著差異。以下將從數(shù)據(jù)傳輸方式、傳輸速率、接線方式、設(shè)備兼容性、優(yōu)缺點(diǎn)以及應(yīng)用場(chǎng)景等方面詳細(xì)闡述這兩種接口的區(qū)
    的頭像 發(fā)表于 08-25 17:08 ?3633次閱讀

    高速信息傳輸使用串行還是并行

    高速信息傳輸在現(xiàn)代通信系統(tǒng)中起著至關(guān)重要的作用。串行并行傳輸是兩種基本的數(shù)據(jù)傳輸方式。本文將詳細(xì)探討這兩種傳輸方式的特點(diǎn)、優(yōu)缺點(diǎn)以及在高速信息傳輸中的應(yīng)用。 1. 串行傳輸(Serial
    的頭像 發(fā)表于 05-31 16:16 ?1115次閱讀

    串行傳輸和并行傳輸?shù)膮^(qū)別,各用于什么場(chǎng)合

    在這篇文章中,我們將詳細(xì)探討串行傳輸和并行傳輸?shù)膮^(qū)別,以及它們?cè)诓煌瑘?chǎng)合的應(yīng)用。 串行傳輸與并行傳輸概述
    的頭像 發(fā)表于 05-31 16:04 ?5408次閱讀

    串行加法器和并行加法器的區(qū)別?

    串行加法器和并行加法器是兩種基本的數(shù)字電路設(shè)計(jì),用于執(zhí)行二進(jìn)制數(shù)的加法運(yùn)算。它們?cè)谠O(shè)計(jì)哲學(xué)、性能特點(diǎn)以及應(yīng)用場(chǎng)景上有著明顯的區(qū)別。
    的頭像 發(fā)表于 05-23 15:06 ?2506次閱讀

    8位并行輸出串行移位寄存器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《8位并行輸出串行移位寄存器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 05-22 10:36 ?0次下載
    8位<b class='flag-5'>并行</b>輸出<b class='flag-5'>串行</b>移位寄存器數(shù)據(jù)表

    串行并行接口SN74LV8153 數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《串行并行接口SN74LV8153 數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 05-22 09:57 ?1次下載
    <b class='flag-5'>串行</b>到<b class='flag-5'>并行</b>接口SN74LV8153 數(shù)據(jù)表

    8位并行輸出串行移位寄存器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《8位并行輸出串行移位寄存器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 05-14 09:38 ?0次下載
    8位<b class='flag-5'>并行</b>輸出<b class='flag-5'>串行</b>移位寄存器數(shù)據(jù)表

    8位并行輸出串行移位寄存器SNx4HC164數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《8位并行輸出串行移位寄存器SNx4HC164數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 05-10 09:53 ?1次下載
    8位<b class='flag-5'>并行</b>輸出<b class='flag-5'>串行</b>移位寄存器SNx4HC164數(shù)據(jù)表

    常見(jiàn)串行通信協(xié)議 串行通信和并行通信的區(qū)別

    串行通信是一種通過(guò)單個(gè)傳輸線按照順序傳送數(shù)據(jù)的通信方式。在串行通信中,每個(gè)數(shù)據(jù)位按照順序依次傳輸,一個(gè)接一個(gè)地發(fā)送到目標(biāo)設(shè)備。
    的頭像 發(fā)表于 03-05 16:38 ?1285次閱讀
    常見(jiàn)<b class='flag-5'>串行</b>通信協(xié)議 <b class='flag-5'>串行</b>通信和<b class='flag-5'>并行</b>通信的區(qū)別

    8位串行輸入/串行輸出或并行輸出移位寄存器74LVC595A產(chǎn)品數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《8位串行輸入/串行輸出或并行輸出移位寄存器74LVC595A產(chǎn)品數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 02-25 09:22 ?0次下載
    8位<b class='flag-5'>串行</b>輸入/<b class='flag-5'>串行</b>輸出或<b class='flag-5'>并行</b>輸出移位寄存器74LVC595A產(chǎn)品數(shù)據(jù)表

    如何使用FPGA驅(qū)動(dòng)并行ADC和并行DAC芯片?

    ADC和DAC是FPGA與外部信號(hào)的接口,從數(shù)據(jù)接口類型的角度劃分,有低速的串行接口和高速的并行接口。
    的頭像 發(fā)表于 02-22 16:15 ?3636次閱讀
    如何使用FPGA驅(qū)動(dòng)<b class='flag-5'>并行</b>ADC和<b class='flag-5'>并行</b>DAC芯片?

    verilog中for循環(huán)是串行執(zhí)行還是并行執(zhí)行

    在Verilog中,for循環(huán)是并行執(zhí)行的。Verilog是一種硬件描述語(yǔ)言,用于描述和設(shè)計(jì)數(shù)字電路和系統(tǒng)。在硬件系統(tǒng)中,各個(gè)電路模塊是同時(shí)運(yùn)行的,并且可以并行執(zhí)行多個(gè)操作。因此,在Verilog中
    的頭像 發(fā)表于 02-22 16:06 ?2902次閱讀

    并行通信和串行通信是什么意思?同步傳送和異步傳送又有何區(qū)別

    并行通信和串行通信是什么意思?同步傳送和異步傳送又有何區(qū)別? 并行通信是指在數(shù)據(jù)傳輸過(guò)程中同時(shí)傳送多個(gè)數(shù)據(jù)位的方式。在并行通信中,每一位數(shù)據(jù)位都有自己的傳輸線,各個(gè)數(shù)據(jù)位之間同時(shí)進(jìn)行傳
    的頭像 發(fā)表于 02-18 16:55 ?1242次閱讀

    8位并行輸入/串行輸出移位寄存器74LV165數(shù)據(jù)手冊(cè)

    電子發(fā)燒友網(wǎng)站提供《8位并行輸入/串行輸出移位寄存器74LV165數(shù)據(jù)手冊(cè).pdf》資料免費(fèi)下載
    發(fā)表于 02-02 09:53 ?0次下載
    8位<b class='flag-5'>并行</b>輸入/<b class='flag-5'>串行</b>輸出移位寄存器74LV165數(shù)據(jù)手冊(cè)
    RM新时代网站-首页