RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于打拍優(yōu)化時序你真的全面了解嗎?

FPGA之家 ? 來源:CSDN技術(shù)社區(qū) ? 作者:數(shù)字芯片實(shí)驗(yàn)室 ? 2021-04-27 14:15 ? 次閱讀

如果你參加過IC校招面試,自然會被問到“setup/hold的概念,以及setup/hold違例怎么辦?”

這時候,你肯定會立馬在腦海中從打拍或者插buffer兩個答案中選一個。但是在實(shí)際項(xiàng)目中,往往沒有這么簡單。舉一個實(shí)際的場景:

2d1e480e-a67f-11eb-aece-12bb97331649.png

AXI master和AXI slave這一簇信號出現(xiàn)setup時序違例怎么辦?

1、從AXI master 到AXI slave 出現(xiàn)setup違例;

2、從AXI slave 到AXI master出現(xiàn)setup違例;

3、兩者都出現(xiàn)setup時序違例。

所以AXI master和AXI slave之間的打拍會存在4中模式:

Forward Registered :對valid和payload路打拍

Backward Registered :對ready路打拍

Fully Registered :同時對valid/payload路和ready路打拍

Pass Through Mode:Bypass,均不打拍

這個問題沒那么容易或者說不能夠直接打拍,是因?yàn)檫@一簇信號遵循valid-ready協(xié)議,需要打拍的信號間存在時序的耦合

所以問題就簡化成如何在遵循valid -ready協(xié)議的master和slave 之間完成“打拍”,或者說在打拍的同時處理valid-ready協(xié)議。

Forward Registered

2d2f1292-a67f-11eb-aece-12bb97331649.png

always @(posedge clk or negedge rst_n)begin if (rst_n == 1‘d0) valid_dst 《= 1’d0; else if (valid_src == 1‘d1) valid_dst 《= #`DLY 1’d1; else if (ready_dst == 1‘d1) valid_dst 《= #`DLY 1’d0;end always @(posedge clk or negedge rst_n)begin if (rst_n == 1‘d0) payload_dst 《= ’d0; else if (valid_src == 1‘d1 && ready_src == 1’d1) payload_dst 《= #`DLY payload_src;end ready_src = (~valid_dst) | ready_dst

2e3ed10e-a67f-11eb-aece-12bb97331649.png

現(xiàn)在來分析下上述Forward Registered 打拍代碼的幾個輸出端口

valid_dst:在master發(fā)請求(拉高valid_src)時拉高valid_dst,直到當(dāng)前master沒有valid請求并且slave可以接收請求(拉高ready_dst)時拉低valid_dst,表示一次傳輸完成。

payload_dst:在master發(fā)請求(拉高valid_src),并且前面沒有請求、請求已經(jīng)被接收或者正在被接收時將payload_src打拍賦給payload_dst。

其實(shí)master本身也會遵循valid-ready協(xié)議,payload_src和valid_src做同樣處理就行,即也可以在(valid_src == 1‘d1 && ready_src == 1’d0)時進(jìn)行賦值,因?yàn)榇藭rpayload_src輸入應(yīng)該約束保持原始數(shù)據(jù)。

ready_src:register slice或者slave可以接收數(shù)據(jù)時拉高ready_src.

Backward Registered

2e49a4b2-a67f-11eb-aece-12bb97331649.png

always @(posedge clk or negedge rst_n)begin if (rst_n == 1‘d0) valid_tmp0 《= 1’d0; else if (valid_src == 1‘d1 && ready_dst == 1’d0 &&valid_tmp0 == 1‘d0) valid_tmp0 《= #`DLY 1’d1; else if (ready_dst == 1‘d1) valid_tmp0 《= #`DLY 1’d0;end always @(posedge clk or negedge rst_n)begin if (rst_n == 1‘d0) payload_tmp0 《= ’d0; else if (valid_src == 1‘d1 && ready_dst == 1’d0 &&valid_tmp0 == 1‘d0) payload_tmp0 《= #`DLY payload_src;end assign payload_dst = (valid_tmp0 == 1’d1) ?payload_tmp0 : payload_src; always @(posedge clk or negedge rst_n)begin if (rst_n == 1‘d0) ready_src 《= 1’d0; else ready_src 《= #`DLY ready_dst;end

Backward Registered 打拍相比較Forward Registered 會復(fù)雜點(diǎn),因?yàn)榇嬖趕lave沒有ready時master發(fā)來請求,需要暫存payload的場景。

2e73e8d0-a67f-11eb-aece-12bb97331649.png

現(xiàn)在來分析下上述Backward Registered打拍代碼的幾個輸出端口:

ready_src:對ready通路直接進(jìn)行打拍。

valid_dst:當(dāng)slave沒有ready,master發(fā)來請求時拉高標(biāo)志位valid_tmp0,表示下一次slave準(zhǔn)備好之后應(yīng)該從register slice內(nèi)暫存的payload拿數(shù)據(jù)

payload_dst:當(dāng)slave沒有ready,master發(fā)來請求時暫存payload到payload_tmp。最終的payload_dst根據(jù)標(biāo)志位valid_tmp0從payload_tmp和payload_src之間選擇

Fully Registered

類似于,簡單理解就是個乒乓BUFFER,使用非空信號做valid_dst;payload的非滿信號做ready_src

Pass Through Mode

直接相連

通過上述分析,可以使用register slice mode參數(shù)化的庫,在后端要求AXI BUS打拍時直接調(diào)用,而無需重復(fù)造輪子。
編輯:lyn

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • IC
    IC
    +關(guān)注

    關(guān)注

    36

    文章

    5944

    瀏覽量

    175477
  • 時序
    +關(guān)注

    關(guān)注

    5

    文章

    387

    瀏覽量

    37318
  • Setup
    +關(guān)注

    關(guān)注

    0

    文章

    30

    瀏覽量

    11986
  • MASTER
    +關(guān)注

    關(guān)注

    0

    文章

    103

    瀏覽量

    11282

原文標(biāo)題:打拍優(yōu)化時序不像聽起來那么簡單

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    關(guān)于遠(yuǎn)傳雙金屬溫度計真的了解嗎?

    溫度計
    jzyb
    發(fā)布于 :2024年12月13日 09:58:38

    關(guān)于磁通計了解多少?

    一、什么是磁通計 磁通計(flux meter)是一種采用電子(或數(shù)字)積分器測量感應(yīng)電壓的儀器,可用于空間磁場測量和磁性材料研究。磁通計的基本原理基于法拉第電磁感應(yīng)定律,通過測量線圈內(nèi)磁通變化時
    的頭像 發(fā)表于 12-10 08:50 ?68次閱讀
    <b class='flag-5'>關(guān)于</b>磁通計<b class='flag-5'>你</b><b class='flag-5'>了解</b>多少?

    了解TI基于PCB布線規(guī)則的DDR時序規(guī)范

    電子發(fā)燒友網(wǎng)站提供《了解TI基于PCB布線規(guī)則的DDR時序規(guī)范.pdf》資料免費(fèi)下載
    發(fā)表于 10-15 11:47 ?1次下載
    <b class='flag-5'>了解</b>TI基于PCB布線規(guī)則的DDR<b class='flag-5'>時序</b>規(guī)范

    關(guān)于工廠人員定位,這幾點(diǎn)了解嗎?

    工廠人員定位可以實(shí)現(xiàn)人員實(shí)時定位、電子圍欄報警、歷史軌跡查詢、事故追溯等功能,那除了這些,工廠人員定位系統(tǒng),還有哪些亮點(diǎn)功能,了解過嗎?下面詳述關(guān)于云酷科技工廠人員定位的特色功能。智能門禁聯(lián)防
    的頭像 發(fā)表于 09-18 10:16 ?274次閱讀

    求助,關(guān)于STM32H7 FMC模式1的NADV時序問題求解

    模式1中手冊上沒有寫關(guān)于NADV引腳的時序,但是cubemx生成的代碼有這個引腳。這個引腳的時序可以參考其它工作模式嗎?
    發(fā)表于 09-09 07:23

    鎖存器的基本輸出時序

    在深入探討鎖存器的輸出時序時,我們需要詳細(xì)分析鎖存器在不同控制信號下的行為表現(xiàn),特別是控制信號(如使能信號E)的電平變化如何影響數(shù)據(jù)輸入(D)到輸出(Q)的傳輸過程。以下是對鎖存器輸出時序的詳細(xì)描述,旨在全面覆蓋其工作原理和
    的頭像 發(fā)表于 08-30 10:43 ?547次閱讀

    認(rèn)識貼片電阻嗎,對他了解多少?

    認(rèn)識貼片電阻嗎,對他了解多少?
    的頭像 發(fā)表于 08-27 15:49 ?452次閱讀
    <b class='flag-5'>你</b>認(rèn)識貼片電阻嗎,<b class='flag-5'>你</b>對他<b class='flag-5'>了解</b>多少?

    優(yōu)化 FPGA HLS 設(shè)計

    。 優(yōu)化時序 下一步是使用名為InTime 的設(shè)計探索工具(https://www.plunify.com/en/free-evaluation/)。(同樣,可以自己編寫腳本來嘗試
    發(fā)表于 08-16 19:56

    OpenHarmony之開機(jī)優(yōu)化

    一丶環(huán)境信息 源碼版本:OpenHarmony-4.1-Release 板子型號:dayu200(RK3568) 二丶Bootchart工具 在開機(jī)優(yōu)化時,我們需要借助Bootchart工具,當(dāng)前
    發(fā)表于 07-01 16:39

    真的了解駐波比嗎?到底什么是電壓駐波比?

    真的了解駐波比嗎?到底什么是電壓駐波比?在很長一段時間內(nèi),小編對駐波比的了解僅限于這樣一個概念:它是一個用于描述波反射大小的物理量,取值范圍[1, ∞],值越小,就表示反射越小,值越
    的頭像 發(fā)表于 05-29 14:27 ?3972次閱讀
    <b class='flag-5'>你</b><b class='flag-5'>真的</b><b class='flag-5'>了解</b>駐波比嗎?到底什么是電壓駐波比?

    關(guān)于ECU 和 MCU ,了解多少?

    關(guān)于MCU和SoC的區(qū)別,有一些爭議;同時ECU和MCU的區(qū)別,也有一些爭議。如果按照芯片工程師的理解,可以把SoC和MCU都理解為單片機(jī);那虛擬原型技術(shù)既可以虛擬化MCU,也可以虛擬化ECU,也是
    的頭像 發(fā)表于 05-11 08:10 ?3173次閱讀
    <b class='flag-5'>關(guān)于</b>ECU 和 MCU ,<b class='flag-5'>你</b><b class='flag-5'>了解</b>多少?

    真的了解110配線架嗎

    110配線架是一種常見的網(wǎng)絡(luò)設(shè)備,主要用于計算機(jī)網(wǎng)絡(luò)中數(shù)據(jù)和電話傳輸?shù)呐渚€系統(tǒng)。作為綜合布線系統(tǒng)的核心產(chǎn)品,它起著傳輸信號的靈活轉(zhuǎn)接、靈活分配以及綜合統(tǒng)一管理的作用。綜合布線系統(tǒng)的最大特性是利用同一接口和同一種傳輸介質(zhì),讓各種不同信息在上面?zhèn)鬏?,而這一特性的實(shí)現(xiàn)主要通過連接不同信息的配線架之間的跳接來完成。 110配線架早期主要用于網(wǎng)絡(luò)系統(tǒng)配線,現(xiàn)在則主要用于電話系統(tǒng)配線,俗稱魚骨架。一般來說,一個110配線架為
    的頭像 發(fā)表于 04-23 11:46 ?1492次閱讀

    fpga時序仿真和功能仿真的區(qū)別

    FPGA時序仿真和功能仿真在芯片設(shè)計和驗(yàn)證過程中各自扮演著不可或缺的角色,它們之間存在明顯的區(qū)別。
    的頭像 發(fā)表于 03-15 15:28 ?2189次閱讀

    快速全面了解大模型長文本能力

    關(guān)于LLM的長文本能力,目前業(yè)界通常都是怎么做的?有哪些技術(shù)點(diǎn)或者方向?今天我們就來總結(jié)一波,供大家快速全面了解。
    發(fā)表于 02-22 14:04 ?840次閱讀
    快速<b class='flag-5'>全面</b><b class='flag-5'>了解</b>大模型長文本能力

    關(guān)于JTAG口,了解多少?

    設(shè)想是JTAG口壞了,于是乎,本人換了usb-blaster,可一點(diǎn)反應(yīng)也沒有。難道真的是JTAG口壞了?于是,本人就去查閱相關(guān)資料去搞清楚問題的本質(zhì)在哪里,下面就是本人的一些收獲,分享出來,僅供各位
    發(fā)表于 01-19 21:19
    RM新时代网站-首页