RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

基于開發(fā)工具軟件實現(xiàn)數(shù)字頻率合成器的設計與仿真

電子設計 ? 來源:現(xiàn)代電子技術 ? 作者:羅歡 ? 2021-05-22 13:53 ? 次閱讀

從20世紀30年代開始頻率合成技術被人們認識,70多年來,頻率合成技術有了較大的發(fā)展。頻率合成是以一個或幾個頻率為基礎,進行加、減、乘、除四則算術運算,合成出新的頻率的一門技術。隨著現(xiàn)代通信技術的迅速發(fā)展,雷達、宇航和遙控遙測技術的不斷前進,越來越需要高頻率穩(wěn)定度、高頻譜純度、頻率范圍大的頻率源,同時對頻率合成的輸出頻率的個數(shù)等都有了越來越高的要求。

1 頻率合成技術原理

頻率合成的方法很多,最常用的頻率合成技術有3種:直接頻率合成、直接數(shù)字頻率合成、鎖相頻率合成。

直接頻率合成法是直接通過倍頻器、分頻器、混頻器對基準頻率進行加、減、乘、除等運算,以得到各種所需頻率。其優(yōu)點是頻率轉(zhuǎn)換速度快,并能產(chǎn)生任意小的頻率增量。但他也存在一些不可克服的缺點,要求基準信號的功率較大,由于大量的倍頻、混頻、濾波等電路,合成器的設備十分復雜,而且輸出端的諧波、噪聲及寄生頻率難以抑制。

直接數(shù)字頻率合成隨著超高速數(shù)字電路的發(fā)展而興起,主要是通過微處理器求解數(shù)學遞推方程或者直接查正弦表得來,其輸出波形是部分合成。其優(yōu)點主要是分辨率高、控制靈活、容易做到比較低的頻率,但是由于受器件的時鐘頻率控制,輸出頻率上限不能太高,而且總的輸出噪聲電平可能比較高。

鎖相頻率合成技術是基于鎖相環(huán)的同步原理,利用鎖相環(huán)路的窄帶跟蹤特性得到不同的頻率。鎖相頻率合成又有直接鎖相和數(shù)字鎖相2種。倍頻器實際上就是直接鎖相的一種,而數(shù)字鎖相是在鎖相環(huán)路中插入一個分頻比可變的分頻器,通過CPU控制可獲得不同的頻點。如圖1所示是一個典型的直接式鎖相環(huán)頻率合成器的原理圖。他由參考振蕩源、參考分頻器、鎖相環(huán)3部分組成。

其中的鎖相環(huán)與普通鎖相環(huán)不同的是,他在VCO的輸出端和鑒頻器的輸入端之間的反饋回路中加入了一個可變分頻器。如圖1所示,高穩(wěn)定度的參考振蕩源信號經(jīng)R次分頻后,得到頻率為fR的參考脈沖信號。同時壓控振蕩器的輸出經(jīng)N次分頻后得到頻率為fN的脈沖信號,2個脈沖信號在鑒相器進行相位比較。當環(huán)路處于鎖定狀態(tài)時,則有輸出信號:fo=N·fN=N·fR。

2 SystemView軟件介紹

SystemView軟件是美國ELANIX公司開發(fā)的用于視圖化系統(tǒng)模型的設計、仿真、分析和評估的開發(fā)工具軟件,采用了Windows環(huán)境下的圖形化編程方式,具有友好、功能強大的調(diào)試環(huán)境,是真正信號級系統(tǒng)設計仿真的有力工具。

在SystemView環(huán)境下的操作比較簡明,根據(jù)系統(tǒng)設計要求利用SystemView本身提供的各種函數(shù)圖符建立仿真模型,并對其進行參數(shù)設置,在設定系統(tǒng)運行時間等參數(shù)后就可進行仿真分析。

3 數(shù)字頻率合成器的設計與仿真

基于以上對數(shù)字頻率合成器的分析,在SystemView設計環(huán)境下,建立了典型的數(shù)字頻率合成器的模型,如圖2所示。在此模型中,鎖相環(huán)的VCO用FM圖符(圖符2)代替,其載波頻率設置為195 Hz,增益為20 Hz/V,環(huán)路低通濾波器使用了一個8極點的貝塞爾低通濾波器,帶通為5 Hz,分頻器使用通信圖符中的N倍分頻器,根據(jù)鎖相環(huán)的輸出特性,若分頻比N=20,則鎖相環(huán)的輸出頻率fo應該鎖定在fo=N·fR=20·fR頻率上。

假設輸人參考振蕩器1 kHz,進行100分頻后作為基準頻率進入到數(shù)字頻率合成器中,也即基準頻率為fR=10 Hz,在系統(tǒng)時間參數(shù)設定為1 000 Hz,采樣點數(shù)為16 384點情況下,對構(gòu)建的系統(tǒng)進行仿真,當N=20時,由圖3輸出信號的頻譜圖可以看出,在頻率為200 Hz處出現(xiàn)了較高的頻譜能量峰值,這說明輸出信號的頻率被鎖定在200 Hz。當把N改為18時,輸出信號的頻譜在頻率為180 Hz附近處出現(xiàn)了能量高峰值,如圖4所示,同理說明此時輸出信號的頻率處于鎖定狀態(tài)。

由以上仿真分析可以看出,改變N的值,輸出信號的頻率將變?yōu)榛鶞暑l率10 Hz的整數(shù)倍。但事實上由于鎖相環(huán)的鎖定范圍限制(與濾波器帶寬和VCO的載波最大變化范圍有關),只能輸出VCO載波頻率附近的幾個整數(shù)倍的頻率。當N=23時,輸出信號頻譜如圖5所示,圖中頻譜能量高峰值并不像以上圖示那么清晰,而是存在能量高峰區(qū),由此說明輸出信號頻率比較平均地分布在180~240 Hz頻帶內(nèi),此時的鎖相環(huán)處于失鎖狀態(tài),頻率合成器也失去了作用。因此,在進行分頻比設置時,N值不能設置太高。在實際應用中,特別在超高頻工作情況下,為獲得較大范圍的頻率選擇(較多的頻率數(shù))和較小的步進頻率,多采用吞食脈沖式鎖相環(huán)頻率合成器。

4 結(jié) 語

通過運用SystemView仿真軟件,構(gòu)建了典型的數(shù)字頻率合成器,仿真分析結(jié)果表明在濾波器帶寬和VCO的載波最大變化范圍內(nèi),可產(chǎn)生多個頻率穩(wěn)定的輸出信號,目前在各種無線電臺中使用的頻率合成器普遍采用可變數(shù)字式鎖相環(huán)頻率合成器。

責任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 頻率合成器
    +關注

    關注

    5

    文章

    219

    瀏覽量

    32350
  • 微處理器
    +關注

    關注

    11

    文章

    2258

    瀏覽量

    82402
  • 分頻器
    +關注

    關注

    43

    文章

    447

    瀏覽量

    49874
收藏 人收藏

    評論

    相關推薦

    基于DDS的頻率合成器設計介紹

    直接數(shù)字頻率合成(DDS)在過去十年受到了頻率合成器設計工程師極大的歡迎,它被認為是一種具有低相位噪聲和優(yōu)良雜散性能的靈活的頻率源,基于DD
    發(fā)表于 07-08 07:26

    什么是頻率合成器

    和相位來生成被調(diào)制信號,因此對于數(shù)字通信系統(tǒng)來說可以產(chǎn)生任意的波形。軟件無線電系統(tǒng)中的數(shù)字上下變頻、本地載波的產(chǎn)生以及壓控震蕩器等重要環(huán)節(jié)都可以用DDS技術實現(xiàn)?! 〔捎肈DS技術的直
    發(fā)表于 08-19 19:18

    怎么設計直接數(shù)字頻率合成器?

    的技術和器件產(chǎn),它的性牟指標尚不能與已有的技術盯比,故未受到重視。近1年間,隨著微電子技術的迅速發(fā)展,直接數(shù)字頻率合成器(Direct Digital Frequency Synthesis簡稱DDS
    發(fā)表于 08-21 07:45

    DDS直接數(shù)字頻率合成器、信號發(fā)生器、函數(shù)發(fā)生器

    DDS直接數(shù)字頻率合成器、信號發(fā)生器、函數(shù)發(fā)生器1.DDS直接數(shù)字頻率合成器、信號發(fā)生器、函數(shù)發(fā)生器他們之間有哪些異同?2.目前只發(fā)現(xiàn)ADI有相關的產(chǎn)品,國產(chǎn)有哪些品牌可以推薦3.如果
    發(fā)表于 03-24 18:10

    基于FPGA的直接數(shù)字頻率合成器的設計

    直接數(shù)字頻率合成是一種新的頻率合成技術,介紹了利用Altera的FPGA器件實現(xiàn)直接數(shù)字頻率
    發(fā)表于 08-09 15:02 ?61次下載

    直接數(shù)字頻率合成器設計方法

    摘要:討論了DDS的工作原理及性能性點,介紹了目前實現(xiàn)DDS常用的三種技術方案,并對各方案的特點作了簡單的說明。   關鍵詞:直接數(shù)字頻率合成器 相位累加
    發(fā)表于 03-25 23:51 ?981次閱讀

    FPGA實現(xiàn)的直接數(shù)字頻率合成器

     【摘 要】 描述了直接數(shù)字頻率合成器(DDS)的原理和特點,并給出了用FPGA實現(xiàn)DDS的方法及仿真結(jié)果。    關鍵詞:直接數(shù)
    發(fā)表于 05-11 19:52 ?966次閱讀
    FPGA<b class='flag-5'>實現(xiàn)</b>的直接<b class='flag-5'>數(shù)字頻率</b><b class='flag-5'>合成器</b>

    基于FPGA的直接數(shù)字頻率合成器的設計和實現(xiàn)

    【摘 要】 介紹了利用Altera的FPGA器件(ACEXEP1K50)實現(xiàn)直接數(shù)字頻率合成器的工作原理、設計思路、電路結(jié)構(gòu)和改進優(yōu)化方法?! £P鍵
    發(fā)表于 05-16 19:15 ?1012次閱讀
    基于FPGA的直接<b class='flag-5'>數(shù)字頻率</b><b class='flag-5'>合成器</b>的設計和<b class='flag-5'>實現(xiàn)</b>

    基于FPGA的直接數(shù)字頻率合成器的設計和實現(xiàn)

    摘要:介紹了利用Altera的FPGA器件(ACEX EP1K50)實現(xiàn)直接數(shù)字頻率合成器的工作原理、設計思想、電路結(jié)構(gòu)和改進優(yōu)化方法。 關鍵詞:直接數(shù)字
    發(fā)表于 06-20 13:53 ?679次閱讀
    基于FPGA的直接<b class='flag-5'>數(shù)字頻率</b><b class='flag-5'>合成器</b>的設計和<b class='flag-5'>實現(xiàn)</b>

    數(shù)字頻率合成器的FPGA實現(xiàn)

    摘要: 介紹了DDFS的原理和Altera公司的FPGA器件ACEX 1K的主要特點,給出了用ACEX 1K系列器件EP1K10TC144-1實現(xiàn)數(shù)字頻率合成器的工作原理、設計思路、電路結(jié)構(gòu)和
    發(fā)表于 06-20 14:02 ?948次閱讀
    <b class='flag-5'>數(shù)字頻率</b><b class='flag-5'>合成器</b>的FPGA<b class='flag-5'>實現(xiàn)</b>

    直接數(shù)字頻率合成器實現(xiàn)設計方案

    隨著微電子技術的迅速發(fā)展,直接數(shù)字頻率合成器(Direct Digital Frequency Synthesis簡稱DDS或DDFS)得到了飛速的發(fā)展,它以有別于其它頻率合成方法的優(yōu)
    發(fā)表于 03-30 11:38 ?2835次閱讀

    AD9910: 1 GSPS、14位、3.3 V CMOS直接數(shù)字頻率合成器

    AD9910: 1 GSPS、14位、3.3 V CMOS直接數(shù)字頻率合成器
    發(fā)表于 03-19 12:47 ?174次下載
    AD9910: 1 GSPS、14位、3.3 V CMOS直接<b class='flag-5'>數(shù)字頻率</b><b class='flag-5'>合成器</b>

    AN-823: 時鐘應用中的直接數(shù)字頻率合成器[中文版]

    AN-823: 時鐘應用中的直接數(shù)字頻率合成器[中文版]
    發(fā)表于 03-21 07:57 ?0次下載
    AN-823: 時鐘應用中的直接<b class='flag-5'>數(shù)字頻率</b><b class='flag-5'>合成器</b>[中文版]

    基于AD9852數(shù)字頻率合成器評估板設計

    基于AD9852數(shù)字頻率合成器評估板設計
    發(fā)表于 10-25 15:36 ?1次下載

    數(shù)字頻率合成器的作用

    數(shù)字頻率合成器(Digital Frequency Synthesizer)是一種電子設備,用于生成精確的、可編程的高穩(wěn)定度的頻率信號。它的主要作用是在各種應用中提供精確的頻率
    的頭像 發(fā)表于 06-30 09:15 ?982次閱讀
    RM新时代网站-首页