RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于嵌入式微控制器與FPGA通過(guò)配置的效率和靈活性

電子設(shè)計(jì) ? 來(lái)源:電子技術(shù)應(yīng)用 ? 作者:常青,李大軍,喬 ? 2021-06-19 17:32 ? 次閱讀

作者:常青,李大軍,喬紅宇,梅順良

在現(xiàn)今的數(shù)字系統(tǒng)設(shè)計(jì)中,以“嵌入式微控制器+FPGA”為核心的體系結(jié)構(gòu)因其強(qiáng)大的處理能力和靈活的工作方式而被廣泛采用。嵌入式微控制器的優(yōu)勢(shì)在于將微處理器內(nèi)核與豐富多樣的外圍接口設(shè)備緊密結(jié)合,在提供強(qiáng)大的運(yùn)算、控制功能的同時(shí),降低了系統(tǒng)成本和功耗,因而適合作為數(shù)字系統(tǒng)的控制核心;FPGA的優(yōu)勢(shì)在于超高速、豐富的邏輯資源以及用戶(hù)可靈活配置的邏輯功能,適用于邏輯接口功能多種多樣、靈活可變的場(chǎng)合。將二者結(jié)合形成優(yōu)勢(shì)互補(bǔ),如有需要,再配以適當(dāng)?shù)膶?zhuān)用芯片(例如音視頻編解碼器、數(shù)字調(diào)制解調(diào)器等)。這種體系結(jié)構(gòu)適用于大多數(shù)復(fù)雜數(shù)字系統(tǒng)的設(shè)計(jì)。

如系統(tǒng)中包含可編程器件,就必須考慮其功能配置的問(wèn)題。然而,傳統(tǒng)的FPGA配置方案(例如調(diào)試階段的專(zhuān)用下載電費(fèi)方式、成品階段的專(zhuān)用存儲(chǔ)器方式)在成本、效率、靈活性等方面都存在著明顯的不足。針對(duì)這樣的實(shí)際問(wèn)題,基于嵌入式微控制器與FPGA廣泛共存于復(fù)雜數(shù)字系統(tǒng)的背景,考慮到大量數(shù)字系統(tǒng)要求接入internet的現(xiàn)狀,借鑒軟件無(wú)線電“一機(jī)多能”的思想,提出了一種基于嵌入式系統(tǒng)和Internet的FPGA動(dòng)態(tài)配置方案。該方案的提出,旨在基于系統(tǒng)現(xiàn)有的、通用的軟硬件資源,盡可能地提高FPGA配置的效率和靈活性。實(shí)踐證明,該方案可行、實(shí)用,達(dá)到了設(shè)計(jì)目的。

1 FPGA配置的期基本問(wèn)題及現(xiàn)有的解決方案

為輪述方便,將基于SRAM工藝的FPGA的配置流程用圖1所示的模型表示。從圖1中可以看到,F(xiàn)PGA的配置過(guò)程實(shí)質(zhì)上是兩次數(shù)據(jù)的傳輸過(guò)程(分別由配置數(shù)據(jù)源到時(shí)序控制器和時(shí)序控制器到目標(biāo)FPGA)。因此,將這兩次關(guān)鍵的數(shù)據(jù)傳輸作為FPGA配置的兩個(gè)基本問(wèn)題,并在下文中針對(duì)不同的傳輸方式討論各自的優(yōu)缺點(diǎn),從而尋求合理的解決方案。

傳統(tǒng)的配置方式包括應(yīng)用于調(diào)試階段的專(zhuān)用下載電費(fèi)方式和應(yīng)用于成員階段的專(zhuān)用 非易失性存儲(chǔ)器方式。在這兩種方式中,上文所提到的兩次數(shù)據(jù)傳輸完全由FPGA廠商所提供的軟硬件完成。這樣的解決方案確實(shí)方便了一般的FPGA用戶(hù),因?yàn)樗麄儾槐鼗ㄙM(fèi)精力關(guān)心配置的細(xì)節(jié),但同時(shí)也不得不面對(duì)不少的缺陷:首先,專(zhuān)用下載電費(fèi)和專(zhuān)用非易失性存儲(chǔ)器的成本非常高,雖然用戶(hù)可以根據(jù)FPGA廠商提供的原理圖自制下載電纜,但專(zhuān)用非易失性存儲(chǔ)器是肯定無(wú)法自制的,而且有些不支持ISP(在系統(tǒng)可編程)的器件不定期必須配以合適的編程器,進(jìn)一步增加了開(kāi)發(fā)的成本;第二,常見(jiàn)的專(zhuān)用下載電費(fèi)都是使用計(jì)算機(jī)并口產(chǎn)生串行的配置信號(hào),而以并口線作為傳輸媒介,注定其有效傳輸距離非常有限;第三,專(zhuān)用非易失性存儲(chǔ)器的配置方式?jīng)Q定了目標(biāo)FPGA只能接收單一配置文件,即在系統(tǒng)運(yùn)行過(guò)程中,F(xiàn)PGA不可能根據(jù)不同情況動(dòng)態(tài)調(diào)整邏輯功能,這樣的設(shè)計(jì)無(wú)法滿足某些應(yīng)用中對(duì)于系統(tǒng)靈活性的要求。

首先,專(zhuān)用下載電纜和專(zhuān)用非易失性存儲(chǔ)器的成本非常高,雖然用戶(hù)可以根據(jù)FPGA廠商提供的原理圖自制下載電費(fèi),但專(zhuān)用非易失性存儲(chǔ)器是肯定無(wú)法自制的,而且有些不支持ISP(在系統(tǒng)可編程)的器件還必須配以合適的編程器,進(jìn)一步增加了開(kāi)發(fā)的成本;第二,常見(jiàn)的專(zhuān)用下載電纜都是使用計(jì)算機(jī)并口產(chǎn)生串行的配置信號(hào),而以并口線作為傳輸媒介,注定其有效傳輸距離信號(hào),而以并口線作為傳輸媒介,注定其有效傳輸距離非常有限;第三,專(zhuān)用非易失性存儲(chǔ)器的配置方式?jīng)Q定了目標(biāo)FPGA只能接收單一配置文件,即在系統(tǒng)運(yùn)行過(guò)程中,F(xiàn)PGA不可能根據(jù)不同情況動(dòng)態(tài)調(diào)整邏輯功能,這樣的設(shè)計(jì)無(wú)法滿足某些應(yīng)用中對(duì)于系統(tǒng)靈活性的要求。

針對(duì)上述各種缺陷,有人提出了改進(jìn)方案,例如在系統(tǒng)中存在微控制器的前提下,用通用異步串口RS232替代專(zhuān)用的配置電纜、用通用的非易失性存儲(chǔ)器替代專(zhuān)用的非易失性存儲(chǔ)器。這些改進(jìn)方案在一定程度上彌補(bǔ)了傳統(tǒng)配置方案的不足,但也存在一些新的缺陷:通用異步串口的傳輸速率很有限,無(wú)法滿足目前一些新的缺陷:通用異步串口的傳輸速率很有限,無(wú)法滿足目前一些大規(guī)模FPGA的配置要求;傳輸距離雖有明顯提高,但仍然無(wú)法滿足某些用戶(hù)對(duì)于遠(yuǎn)程、跨區(qū)域的測(cè)試、維護(hù)和更新的需要。

2 基于嵌入式微控制器和internet的解決方案

2.1 方案綜述

本設(shè)計(jì)的目標(biāo)是基于系統(tǒng)中已有的軟硬件資源,盡可能提高FPGA配置的效率和靈活性??紤]到相當(dāng)多的復(fù)雜數(shù)字系統(tǒng):(1)包含微控制器(具有多個(gè)通用I/O)及其程序存儲(chǔ)器; (2)具有接入Internet的能力(例如系統(tǒng)硬件中包含以太網(wǎng)接口,軟件中移植了TCP/IP協(xié)議),提出一種新的FPGA配置方案,如圖2所示。從圖2中可以看出,這種方案的實(shí)質(zhì)是將Internet作為傳輸配置數(shù)據(jù)的媒體,并用嵌入式微控制器的程序存儲(chǔ)器存儲(chǔ)這些數(shù)據(jù),從而完成第一節(jié)中提到的第一次數(shù)據(jù)傳輸;在嵌入式微控制器的通用I/O上實(shí)現(xiàn)FPGA配置時(shí)序,從而完成第二次數(shù)據(jù)傳輸。

為驗(yàn)證這種方案的可行性和有效性,在船載自動(dòng)識(shí)別系統(tǒng)(AIS)的設(shè)計(jì)中實(shí)現(xiàn)了該方案。相關(guān)的主要器件包括:CPU采用SAMSUNG公司的S3C44B0X;程序存儲(chǔ)器采用MACRONIX公司的MX29LV160ABTC;FPGA采用XILINX公司的XC2S200PQ208;以太網(wǎng)控制器采用REALTEK公司的RTL8019AS。上述器件均具有同類(lèi)產(chǎn)品的一般特性,因而這一設(shè)計(jì)實(shí)例并不驗(yàn)證的一般性。

2.2 配置文件的傳輸協(xié)議TFTP

[table][/table]

在方案的驗(yàn)證實(shí)例中,使用基于UDP的TFTP協(xié)議在以太網(wǎng)內(nèi)傳輸配置文件,協(xié)議棧如圖3所示。由于UDP屬于不可靠的面向無(wú)連接的傳輸協(xié)議,因此在網(wǎng)絡(luò)結(jié)構(gòu)復(fù)雜的廣域網(wǎng)上傳輸FPGA配置數(shù)據(jù)并不適合采用TFTP協(xié)議,而必須采用可靠的、基于TCP的應(yīng)用層協(xié)議(例如FTP協(xié)議)。此處采用TFTP,完全是由于適應(yīng)AIS的運(yùn)行環(huán)境、簡(jiǎn)化性能測(cè)試的考慮,而且在應(yīng)用層實(shí)現(xiàn)了部分TCP的功能(例如偽連接、簡(jiǎn)單的應(yīng)答和重發(fā)、數(shù)據(jù)包排序等功能),可以保證數(shù)據(jù)傳輸?shù)馁|(zhì)量。

標(biāo)準(zhǔn)的TFTP(Trivial File Transfer Protocol)是一種基于UDP的、簡(jiǎn)單的文件傳輸協(xié)議。TFTP的設(shè)計(jì)目標(biāo)是簡(jiǎn)單小巧且易于實(shí)現(xiàn),因此遠(yuǎn)不如采用多重并發(fā)TCP連接的FTP功能強(qiáng)大(例如TFTP不支持目錄列表和用戶(hù)權(quán)限驗(yàn)證,而且傳輸效率比較低)。

TFTP的基本通信過(guò)程為:客戶(hù)端向服務(wù)器發(fā)出讀或?qū)懻?qǐng)求;如果服務(wù)器接收讀寫(xiě)請(qǐng)求,正式的數(shù)據(jù)傳輸開(kāi)始,每段數(shù)據(jù)長(zhǎng)度固定為512字節(jié);長(zhǎng)度小于512字節(jié)的數(shù)據(jù)段標(biāo)志傳輸結(jié)束。此外,協(xié)議中還規(guī)定了超時(shí)、重發(fā)等異常處理機(jī)制。

在具體實(shí)現(xiàn)中,將TFTP服務(wù)器(待配置FPGA所在的目標(biāo)系統(tǒng))設(shè)計(jì)成具有三個(gè)狀態(tài)的狀態(tài)機(jī),其邏輯狀態(tài)轉(zhuǎn)移圖如圖4所示。PC機(jī)一端直接使用DOS下的TFTP命令。

2.3 FPGA配置文件及配置流程

用微控制器的通用I/O實(shí)現(xiàn)FPGA配置必須準(zhǔn)確掌握:(1)配置文件的格式;(2)配置信號(hào)的時(shí)序。

一般來(lái)說(shuō),F(xiàn)PGA開(kāi)發(fā)軟件可以生成多種不同類(lèi)型的配置文件,用戶(hù)可以根據(jù)不同的應(yīng)用環(huán)境選用這些配置文件。本設(shè)計(jì)采用.bin文件。值得注意的是,對(duì)于某一特定的芯片,無(wú)論設(shè)計(jì)簡(jiǎn)單或是復(fù)雜,其配置的數(shù)據(jù)的長(zhǎng)度是固定的,但配置文件大小卻因類(lèi)型的不同而有所差異。

常見(jiàn)的FPGA配置模式包括主動(dòng)串行模式、被動(dòng)串行模式、被動(dòng)并行模式和邊界掃描模式等。為與常見(jiàn)的下載電費(fèi)兼容并節(jié)約微控制器的I/O口線,本實(shí)現(xiàn)采用被動(dòng)串行模式。圖5為配置子程序的流程圖。

基于微控制器和互聯(lián)網(wǎng)的配置方案在傳輸速率、傳輸距離上較其他方案均有明顯優(yōu)勢(shì),同時(shí)又符合軟件無(wú)線“一機(jī)多能”的設(shè)計(jì)思想,并能滿足某些用戶(hù)對(duì)于在線調(diào)試、更新和維護(hù)的需求。此外,必須看到,新方案在具備種種優(yōu)勢(shì)的同時(shí),對(duì)用戶(hù)設(shè)計(jì)的軟件提出了一定的要求。事實(shí)上,完全具備這些軟硬件條件(例如移植TCP/IP協(xié)議、使用嵌入式微控制器)符合現(xiàn)今數(shù)字系統(tǒng)設(shè)計(jì)的趨勢(shì),設(shè)計(jì)該配置方案的初衷正是基于這種設(shè)計(jì)理念,具有相當(dāng)?shù)膶?shí)用性。

責(zé)任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 微控制器
    +關(guān)注

    關(guān)注

    48

    文章

    7542

    瀏覽量

    151313
  • 嵌入式
    +關(guān)注

    關(guān)注

    5082

    文章

    19104

    瀏覽量

    304795
  • FPG
    FPG
    +關(guān)注

    關(guān)注

    1

    文章

    54

    瀏覽量

    79968
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    STM32嵌入式微控制器快速上手

    STM32嵌入式微控制器快速上手 經(jīng)典教材
    發(fā)表于 08-15 19:57

    STM32嵌入式微控制器快速上手

    STM32嵌入式微控制器快速上手
    發(fā)表于 06-01 12:21

    IoT設(shè)備中嵌入式微控制器的安全機(jī)制介紹

    IoT設(shè)備中嵌入式微控制器的安全機(jī)制
    發(fā)表于 02-22 06:19

    嵌入式Linux的靈活性

    嵌入式Linux的靈活性,為嵌入式計(jì)算而設(shè)計(jì)的高效、節(jié)能的處理的可用性,以及新處理的低成本,使許多工業(yè)公司在
    發(fā)表于 11-04 08:51

    嵌入式微控制器和微處理

    嵌入式微控制器(通常稱(chēng)作單片機(jī))和微處理作為各種電子產(chǎn)品的核心器件,不僅應(yīng)用在航空、航天、工業(yè)和汽車(chē)領(lǐng)域,還廣泛應(yīng)用在各種民用產(chǎn)品中。力源為您提供多家國(guó)際知名品牌公司的嵌入式微控制器和微處理
    發(fā)表于 03-02 01:19 ?115次下載

    基于嵌入式系統(tǒng)和Internet提高FPGA配置效率靈活性

    在現(xiàn)今的數(shù)字系統(tǒng)設(shè)計(jì)中,以“嵌入式微控制器+FPGA”為核心的體系結(jié)構(gòu)因其強(qiáng)大的處理能力和靈活的工作方式而被廣泛采用。
    的頭像 發(fā)表于 05-16 08:15 ?1551次閱讀
    基于<b class='flag-5'>嵌入式</b>系統(tǒng)和Internet提高<b class='flag-5'>FPGA</b><b class='flag-5'>配置</b>的<b class='flag-5'>效率</b>和<b class='flag-5'>靈活性</b>

    嵌入式微控制器實(shí)驗(yàn)任務(wù)書(shū)

    嵌入式微控制器實(shí)驗(yàn)任務(wù)書(shū)。
    發(fā)表于 03-25 11:14 ?2次下載

    嵌入式微控制器技術(shù)實(shí)驗(yàn)任務(wù)書(shū)(附程序和仿真圖)

    嵌入式微控制器技術(shù)實(shí)驗(yàn)任務(wù)書(shū)(附程序和仿真圖)(嵌入式開(kāi)發(fā)需要用什么語(yǔ)言)-該文檔為嵌入式微控制器技術(shù)實(shí)驗(yàn)任務(wù)書(shū)(附程序和仿真圖)講解文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
    發(fā)表于 07-30 15:16 ?7次下載
    <b class='flag-5'>嵌入式微控制器</b>技術(shù)實(shí)驗(yàn)任務(wù)書(shū)(附程序和仿真圖)

    嵌入式微控制器應(yīng)用中的無(wú)線(OTA)更新方案

    電子發(fā)燒友網(wǎng)站提供《嵌入式微控制器應(yīng)用中的無(wú)線(OTA)更新方案.pdf》資料免費(fèi)下載
    發(fā)表于 11-22 16:18 ?0次下載
    <b class='flag-5'>嵌入式微控制器</b>應(yīng)用中的無(wú)線(OTA)更新方案

    嵌入式微控制器應(yīng)用中的無(wú)線(OTA)更新:設(shè)計(jì)權(quán)衡與經(jīng)驗(yàn)教訓(xùn)

    電子發(fā)燒友網(wǎng)站提供《嵌入式微控制器應(yīng)用中的無(wú)線(OTA)更新:設(shè)計(jì)權(quán)衡與經(jīng)驗(yàn)教訓(xùn).pdf》資料免費(fèi)下載
    發(fā)表于 11-23 16:01 ?0次下載
    <b class='flag-5'>嵌入式微控制器</b>應(yīng)用中的無(wú)線(OTA)更新:設(shè)計(jì)權(quán)衡與經(jīng)驗(yàn)教訓(xùn)

    FPGA嵌入式設(shè)計(jì)帶來(lái)了強(qiáng)大的功能與靈活性

    解決之道。 隨著 FPGA 技術(shù)逐步延伸至軍事電子系統(tǒng)以及嵌入式電子產(chǎn)業(yè)的幾乎全部領(lǐng)域,能發(fā)揮可編程邏輯優(yōu)勢(shì)的應(yīng)用已經(jīng)占據(jù)主流地位。通信、機(jī)載和控制系統(tǒng)尤其受益于 FPGA 的設(shè)計(jì)
    的頭像 發(fā)表于 12-07 09:35 ?527次閱讀

    嵌入式微處理器嵌入式微控制器的區(qū)別

    嵌入式微處理器嵌入式微控制器在多個(gè)方面存在顯著的區(qū)別。
    的頭像 發(fā)表于 03-29 11:44 ?1550次閱讀

    嵌入式微控制器的自動(dòng)代碼生成

    然而,在工作中,電氣工程師經(jīng)常被分配對(duì)嵌入式微控制器進(jìn)行編程的任務(wù),這是有充分理由的:他們?cè)谌绾?b class='flag-5'>控制電力電子電路方面擁有經(jīng)驗(yàn),并且了解整個(gè)系統(tǒng)的要求。此外,他們對(duì)微控制器的片上外設(shè)(例如 PWM 發(fā)生
    發(fā)表于 05-03 17:33 ?443次閱讀
    <b class='flag-5'>嵌入式微控制器</b>的自動(dòng)代碼生成

    嵌入式微控制器嵌入式微處理器的聯(lián)系

    嵌入式微控制器嵌入式微處理器嵌入式系統(tǒng)領(lǐng)域中都扮演著至關(guān)重要的角色,它們之間存在著緊密的聯(lián)系,同時(shí)也各具特色。以下是對(duì)兩者聯(lián)系及特點(diǎn)的詳細(xì)探討。
    的頭像 發(fā)表于 08-22 10:50 ?680次閱讀

    嵌入式系統(tǒng)中微控制器與微處理的區(qū)別

    嵌入式微控制器已成為我們?nèi)粘=佑|的眾多設(shè)備背后的無(wú)聲指揮者。從用于烹飪食物的微波爐到監(jiān)測(cè)健康的智能手表,微控制器確保這些設(shè)備能夠精準(zhǔn)、可靠地運(yùn)作。本文的目的是揭示嵌入式微控制器的世界,幫助讀者理解
    的頭像 發(fā)表于 10-14 11:02 ?408次閱讀
    <b class='flag-5'>嵌入式</b>系統(tǒng)中<b class='flag-5'>微控制器</b>與微處理<b class='flag-5'>器</b>的區(qū)別
    RM新时代网站-首页