RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

三星宣布其基于柵極環(huán)繞型晶體管架構(gòu)的3nm工藝技術(shù)已經(jīng)正式流片

旺材芯片 ? 來源:電子工程專輯 ? 作者:Luffy Liu ? 2021-07-02 11:21 ? 次閱讀

目前從全球范圍來說,也就只有臺積電和三星這兩家能做到5納米工藝以下了。6月29日晚間,據(jù)外媒報(bào)道,三星宣布其基于柵極環(huán)繞型 (Gate-all-around,GAA) 晶體管架構(gòu)的3nm工藝技術(shù)已經(jīng)正式流片(Tape Out)。一直以來,三星與臺積電一直在先進(jìn)工藝上競爭,據(jù)介紹,與5nm制造工藝相比,三星的3nm GAA技術(shù)的邏輯面積效率提高了35%以上,功耗降低了50%,性能提高了約30%,而且GAA架構(gòu)性能也優(yōu)于臺積電的3nm FinFET架構(gòu)。

相較傳統(tǒng) FinFET 溝道僅 3 面被柵極包覆,GAA 若以納米線溝道設(shè)計(jì)為例,溝道整個(gè)外輪廓都被柵極完全包裹,代表柵極對溝道的控制性更好。

與Synopsys合作完成流片

要完成GAA架構(gòu),需要一套不同于臺積電和英特爾使用的 FinFET 晶體管結(jié)構(gòu)的設(shè)計(jì)和認(rèn)證工具,因此三星與新思科技(Synopsys)合作,采用了Fusion Design Platform的物理設(shè)計(jì)套件(PDK)。三星早在2019年5月就公布了3nm GAA工藝的物理設(shè)計(jì)套件標(biāo)準(zhǔn),并 2020 年通過工藝技術(shù)認(rèn)證,這次雙方聯(lián)合驗(yàn)證了該工藝的設(shè)計(jì)、生產(chǎn)流程。

流片也是由Synopsys 和三星代工廠合作完成的,旨在加速為 GAA 流程提供高度優(yōu)化的參考方法。參考設(shè)計(jì)流程包括一個(gè)集成的、支持golden-signoff的 RTL 到 GDSII 設(shè)計(jì)流程以及golden-signoff產(chǎn)品。設(shè)計(jì)流程還包括對復(fù)雜布局方法和布局規(guī)劃規(guī)則、新布線規(guī)則和增加的可變性的支持。

該流程基于單個(gè)數(shù)據(jù)模型并使用通用優(yōu)化架構(gòu),而不是組合點(diǎn)工具,針對的是希望將 3nm GAA 工藝用于高性能計(jì)算 (HPC)、5G、移動(dòng)和高級人工智能AI) 應(yīng)用中的芯片的客戶。三星代工設(shè)計(jì)技術(shù)團(tuán)隊(duì)副總裁 Sangyun Kim 表示:“三星代工是推動(dòng)下一階段行業(yè)創(chuàng)新的核心,我們不斷進(jìn)行基于工藝技術(shù)的發(fā)展,以滿足專業(yè)和廣泛市場應(yīng)用不斷增長的需求。

三星電子最新的、先進(jìn)的 3nm GAA 工藝受益于我們與 Synopsys 的合作,F(xiàn)usion Design Platform 的快速完成也令3nm 工藝的承諾可以達(dá)成,這一切都證明了關(guān)鍵聯(lián)盟的重要性和優(yōu)點(diǎn)?!比?、Synopsys并沒有透露這次驗(yàn)證的3nm GAA芯片的詳情,只是表示,GAA 架構(gòu)改進(jìn)了靜電特性,從而提高了性能并降低了功耗,可滿足某些柵極寬度的需求。

這主要表現(xiàn)在同等尺寸結(jié)構(gòu)下,GAA 的溝道控制能力強(qiáng)化,尺寸進(jìn)一步微縮更有可能性。與完善的電壓閾值調(diào)諧一起使用,這提供了更多方法來優(yōu)化功率、性能或面積 (PPA) 的設(shè)計(jì)。Synopsys 數(shù)字設(shè)計(jì)部總經(jīng)理 Shankar Krishnamoorthy 表示:“GAA 晶體管結(jié)構(gòu)標(biāo)志著工藝技術(shù)進(jìn)步的一個(gè)關(guān)鍵轉(zhuǎn)折點(diǎn),這對于保持下一波超大規(guī)模創(chuàng)新所需的策略至關(guān)重要?!?/p>

“我們與三星代工廠的戰(zhàn)略合作支持共同交付一流的技術(shù)和解決方案,確保這些擴(kuò)展趨勢的延續(xù)以及這些為更廣泛的半導(dǎo)體行業(yè)提供的相關(guān)機(jī)會(huì)。”Synopsys 的Fusion 設(shè)計(jì)平臺包括用于數(shù)字設(shè)計(jì)的 Fusion Compiler、IC Compiler II 布局布線和 Design Compiler RTL 綜合、PrimeTime 時(shí)序簽核、StarRC 提取簽核、IC Validator 物理簽核和 SiliconSmart 庫表征。

3nm GAA工藝流片意味著該工藝量產(chǎn)又近了一步,不過最終的進(jìn)度依然不好說,三星最早說在2021年就能量產(chǎn),后來推遲到2022年,但是從現(xiàn)在的情況來看,明年臺積電3nm工藝量產(chǎn)時(shí),三星的3nm恐怕還沒準(zhǔn)備好,依然要晚一些。

三星臺積電,切入GAA的時(shí)間點(diǎn)不同

3 納米 GAA 工藝技術(shù)有兩種架構(gòu),就是 3GAAE 和 3GAAP。這是兩款以納米片的結(jié)構(gòu)設(shè)計(jì),鰭中有多個(gè)橫向帶狀線。這種納米片設(shè)計(jì)已被研究機(jī)構(gòu) IMEC 當(dāng)作 FinFET 架構(gòu)后續(xù)產(chǎn)品進(jìn)行大量研究,并由 IBM 與三星和格芯(Globalfoundries)合作發(fā)展。三星指出,此技術(shù)具高度可制造性,因利用約 90% FinFET 制造技術(shù)與設(shè)備,只需少量修改的光罩即可。另出色的柵極可控性,比三星原本 FinFET 技術(shù)高 31%,且納米片信道寬度可直接圖像化改變,設(shè)計(jì)更有靈活性。

對臺積電而言,GAAFET(Gate-all-around FETs)仍是未來發(fā)展路線。N3 技術(shù)節(jié)點(diǎn),尤其可能是 N2 節(jié)點(diǎn)使用 GAA 架構(gòu)。目前正進(jìn)行先進(jìn)材料和晶體管結(jié)構(gòu)的先導(dǎo)研究模式,另先進(jìn) CMOS 研究,臺積電 3 納米和 2 納米 CMOS 節(jié)點(diǎn)順利進(jìn)行中。

臺積電還加強(qiáng)先導(dǎo)性研發(fā)工作,重點(diǎn)放在 2 納米以外節(jié)點(diǎn),以及 3D 晶體管、新內(nèi)存、low-R interconnect 等領(lǐng)域,有望為許多技術(shù)平臺奠定生產(chǎn)基礎(chǔ)。臺積電正在擴(kuò)大 Fab 12 的研發(fā)能力,目前 Fab 12 正在研究開發(fā) N3、N2 甚至更高階工藝節(jié)點(diǎn)。

作者:Luffy Liu 來源:電子工程專輯

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • IC
    IC
    +關(guān)注

    關(guān)注

    36

    文章

    5944

    瀏覽量

    175477
  • 三星電子
    +關(guān)注

    關(guān)注

    34

    文章

    15859

    瀏覽量

    180984
  • 臺積電
    +關(guān)注

    關(guān)注

    44

    文章

    5632

    瀏覽量

    166407
  • 柵極
    +關(guān)注

    關(guān)注

    1

    文章

    168

    瀏覽量

    20955
  • 5nm
    5nm
    +關(guān)注

    關(guān)注

    1

    文章

    342

    瀏覽量

    26076

原文標(biāo)題:聚焦 | 三星3nm GAA芯片流片成功,性能優(yōu)于臺積電的3nm FinFET?

文章出處:【微信號:wc_ysj,微信公眾號:旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    三星電子:18FDS將成為物聯(lián)網(wǎng)和MCU領(lǐng)域的重要工藝

    相變存儲器(ePCM)。 ? 在FD-SOI領(lǐng)域,三星已經(jīng)深耕多年,和意法半導(dǎo)體之間的合作也已經(jīng)持續(xù)多年。早在2014年,意法半導(dǎo)體就曾對外宣布
    發(fā)表于 10-23 11:53 ?267次閱讀
    <b class='flag-5'>三星</b>電子:18FDS將成為物聯(lián)網(wǎng)和MCU領(lǐng)域的重要<b class='flag-5'>工藝</b>

    技術(shù)前沿:“環(huán)抱”晶體管與“明治”布線

    環(huán)繞柵極(GAA)架構(gòu)。在晶體管中,柵極扮演著關(guān)鍵的開關(guān)角色,控制著電流的流動(dòng)。RibbonFET使得
    的頭像 發(fā)表于 09-11 17:57 ?331次閱讀
    <b class='flag-5'>技術(shù)</b>前沿:“環(huán)抱”<b class='flag-5'>晶體管</b>與“<b class='flag-5'>三</b>明治”布線

    三星電子發(fā)布為可穿戴設(shè)備設(shè)計(jì)的首款3納米工藝芯片

    近日,三星電子震撼發(fā)布了專為可穿戴設(shè)備設(shè)計(jì)的首款3納米工藝芯片——Exynos W1000,標(biāo)志著該公司在微型芯片技術(shù)領(lǐng)域的又一重大突破。
    的頭像 發(fā)表于 07-05 16:07 ?1423次閱讀

    概倫電子NanoSpice通過三星代工廠3/4nm工藝技術(shù)認(rèn)證

    概倫電子(股票代碼:688206.SH)近日宣布新一代大容量、高性能并行SPICE仿真器NanoSpice通過三星代工廠3/4nm
    的頭像 發(fā)表于 06-26 09:49 ?638次閱讀

    三星3nm芯片良率低迷,量產(chǎn)前景不明

    近期,三星電子在半導(dǎo)體制造領(lǐng)域遭遇挑戰(zhàn),最新的Exynos 2500芯片在3nm工藝上的生產(chǎn)良率持續(xù)低迷,目前仍低于20%,遠(yuǎn)低于行業(yè)通常要求的60%量產(chǎn)標(biāo)準(zhǔn)。這一情況引發(fā)了業(yè)界對
    的頭像 發(fā)表于 06-24 18:22 ?1506次閱讀

    臺積電3nm工藝穩(wěn)坐釣魚臺,三星因良率問題遇冷

    近日,全球芯片代工領(lǐng)域掀起了不小的波瀾。據(jù)媒體報(bào)道,臺積電在3nm制程的芯片代工價(jià)格上調(diào)5%之后,依然收獲了供不應(yīng)求的訂單局面。而與此同時(shí),韓國的三星電子在3nm工藝上卻遭遇了前所未有
    的頭像 發(fā)表于 06-22 14:23 ?1163次閱讀

    消息稱三星第二代3nm產(chǎn)線將于下半年開始運(yùn)作

    三星電子近日宣布,將在7月的巴黎Galaxy Unpacked活動(dòng)中,向全球展示最新研發(fā)的3nm技術(shù)芯片Exynos W1000。這款尖端
    的頭像 發(fā)表于 05-14 10:27 ?421次閱讀

    三星3nm移動(dòng)應(yīng)用處理器實(shí)現(xiàn)首次

    據(jù)行業(yè)內(nèi)部可靠消息,三星已成功完成了其先進(jìn)的3nm移動(dòng)應(yīng)用處理器(AP)的設(shè)計(jì),并通過自家代工部門實(shí)現(xiàn)了這一重要產(chǎn)品的首次。這一里程碑式的進(jìn)展不僅標(biāo)志著
    的頭像 發(fā)表于 05-09 09:32 ?412次閱讀

    三星電子開始量產(chǎn)首款3nm Gate All Around工藝上系統(tǒng)

    據(jù)外媒報(bào)道,三星電子已開始量產(chǎn)首款3nm Gate All Around(GAA)工藝上系統(tǒng)(SoC),預(yù)計(jì)該芯片預(yù)計(jì)將用于Galax
    的頭像 發(fā)表于 05-08 15:24 ?599次閱讀

    三星電子:加快2nm3D半導(dǎo)體技術(shù)發(fā)展,共享技術(shù)信息與未來展望

    技術(shù)研發(fā)領(lǐng)域,三星電子的3nm與2nm工藝取得顯著進(jìn)步,預(yù)計(jì)本季度內(nèi)完成2nm設(shè)計(jì)基礎(chǔ)設(shè)施的開
    的頭像 發(fā)表于 04-30 16:16 ?530次閱讀

    三星電子3nm工藝良率低迷,始終在50%左右徘徊

    據(jù)韓國媒體報(bào)道稱,三星電子旗下的3納米工藝良品比例仍是一個(gè)問題。報(bào)道中僅提及了“3nm”這一籠統(tǒng)概念,并沒有明確指出具體的工藝類型。知情者透
    的頭像 發(fā)表于 03-07 15:59 ?769次閱讀

    三星攜手高通共探2nm工藝新紀(jì)元,為芯片技術(shù)樹立新標(biāo)桿

    三星與高通的合作正在不斷深化。高通計(jì)劃采納三星代工工廠的尖端全柵極(GAA)工藝技術(shù),以優(yōu)化和開發(fā)下一代ARM Cortex-X CPU。
    的頭像 發(fā)表于 02-25 15:31 ?877次閱讀

    三星與Arm攜手,運(yùn)用GAA工藝技術(shù)提升下一代Cortex-X CPU性能

    三星繼續(xù)推進(jìn)工藝技術(shù)的進(jìn)步,近年來首次量產(chǎn)了基于2022年GAA技術(shù)3nm MBCFET ? 。GAA技術(shù)不僅能夠大幅減小設(shè)備尺寸,降低供
    的頭像 發(fā)表于 02-22 09:36 ?657次閱讀

    三星3nm良率 0%!

    來源:EETOP,謝謝 編輯:感知芯視界 Link 近期韓媒DealSite+報(bào)道,表示三星3nm GAA生產(chǎn)工藝存在問題,在嘗試生產(chǎn)適用于Galaxy S25 /S25+手機(jī)的Exynos
    的頭像 發(fā)表于 02-04 09:31 ?789次閱讀

    三星第二代3nm工藝開始試產(chǎn)!

    據(jù)報(bào)道,三星預(yù)計(jì)在未來6個(gè)月時(shí)間內(nèi),讓SF3工藝良率提高到60%以上。三星SF3工藝會(huì)率先應(yīng)用
    的頭像 發(fā)表于 01-29 15:52 ?645次閱讀
    RM新时代网站-首页