RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何去實(shí)現(xiàn)一種數(shù)字IC的設(shè)計(jì)?

FPGA自習(xí)室 ? 來(lái)源:FPGA自習(xí)室 ? 作者:FPGA自習(xí)室 ? 2021-07-04 15:26 ? 次閱讀

一、IC 定義

IC就是半導(dǎo)體元件產(chǎn)品的統(tǒng)稱,IC按功能可分為:數(shù)字IC、模擬IC、微波IC及其他IC。數(shù)字IC就是傳遞、加工、處理數(shù)字信號(hào)的IC,是近年來(lái)應(yīng)用最廣、發(fā)展最快的IC品種,可分為通用數(shù)字IC和專用數(shù)字IC。

通用IC:是指那些用戶多、使用領(lǐng)域廣泛、標(biāo)準(zhǔn)型的電路,如存儲(chǔ)器(DRAM)、微處理器(MPU)及微控制器MCU)等,反映了數(shù)字IC的現(xiàn)狀和水平。

專用IC(ASIC):是指為特定的用戶、某種專門或特別的用途而設(shè)計(jì)的電路。

集成電路產(chǎn)品有以下幾種設(shè)計(jì)、生產(chǎn)、銷售模式。

1.IC制造商(IDM)自行設(shè)計(jì),由自己的生產(chǎn)線加工、封裝,測(cè)試后的成品芯片自行銷售。

2.IC設(shè)計(jì)公司(Fabless)與標(biāo)準(zhǔn)工藝加工線(Foundry)相結(jié)合的方式。設(shè)計(jì)公司將所設(shè)計(jì)芯片最終的物理版圖交給Foundry加工制造,同樣,封裝測(cè)試也委托專業(yè)廠家完成,最后的成品芯片作為IC設(shè)計(jì)公司的產(chǎn)品而自行銷售。

二、芯片各個(gè)節(jié)點(diǎn)分工

全球晶圓片廠排名前五依次是 臺(tái)積電(TSMC)、格羅方德、聯(lián)電、三星、中芯國(guó)際(SMI).

三、數(shù)字IC設(shè)計(jì)全流程

pYYBAGDhY02AFw5OAADg0t9I-Qo914.jpg

四、IC Design

前端設(shè)計(jì) :

4.1 SPEC擬寫

(1)工藝的選定 ;(2)詳細(xì)feature描述 (3)模塊劃分、IP選型;

(4)架構(gòu)規(guī)劃 ;(5)時(shí)鐘域、時(shí)鐘結(jié)構(gòu)規(guī)劃;(6)電源域、低功耗規(guī)劃

(7)地址空間分配;(7)IO選定與分配;

4.2 RTL 邏輯設(shè)計(jì)

使用硬件描述語(yǔ)言(VHDL,Verilog HDL,業(yè)界公司一般都是使用后者)將模塊功能以代碼來(lái)描述實(shí)現(xiàn),也就是將實(shí)際的硬件電路功能通過(guò)HDL語(yǔ)言描述出來(lái),形成RTL(寄存器傳輸級(jí))代碼。

前端邏輯設(shè)計(jì)時(shí)也需要注意PPA(Performance、Power、Area)性能、功耗、面積平衡。需要特別關(guān)注面積和速度互換原則(串并轉(zhuǎn)換和并串轉(zhuǎn)換、乒乓操作、流水線設(shè)計(jì))和低功耗設(shè)計(jì)方法(門控時(shí)鐘clock_gatinng、資源共享、采用獨(dú)熱碼多路器)等等,做到這些才能算是比較好的設(shè)計(jì)。

涉及到代碼檢查,使用工具vcs/verdi 把一般的錯(cuò)誤和警告消除掉,還有一些隱藏比較深的錯(cuò)誤和警告就要使用spyglass 進(jìn)行l(wèi)int/cdc檢查。

物理實(shí)現(xiàn) :

4.3 邏輯綜合、DFT

綜合:仿真驗(yàn)證通過(guò)后,進(jìn)行邏輯綜合,一般由后端工程師完成,但是時(shí)序的迭代需要與前端工程師配合。需要的文件:RTL代碼+約束文件+庫(kù)文件(.db);使用的工具是Design Compiler。邏輯綜合的結(jié)果就是把設(shè)計(jì)實(shí)現(xiàn)的HDL代碼翻譯成門級(jí)網(wǎng)表netlist。

DFT:Design For Test 可測(cè)試性設(shè)計(jì),一般由前端工程師集成DFT邏輯。DFT通過(guò)插入 DFT 邏輯,比如Scan Chain(寄存器)、MBist(片上存儲(chǔ)器)、Boundary Scan(IO)等,然后利用 ATPG、MBist、Boundary Scan 工具產(chǎn)生測(cè)試向量,仿真驗(yàn)證測(cè)試向量。目的為了檢測(cè)到芯片量產(chǎn)過(guò)程中出現(xiàn)的帶有各種制造缺陷的片子,從而為顧客提供性能更穩(wěn)定的產(chǎn)品,降低DPPM(每百萬(wàn)芯片缺陷數(shù)量),從而為公司產(chǎn)品保證良好的口碑。

4.4 布局&布線、CTS

布局規(guī)劃(Floorplan)直接影響芯片的面積,布線需要考慮擁塞情況,而且由于線延時(shí)的存在,在PR時(shí)一般時(shí)序比單純邏輯綜合要差一些。

CTS :clock tree synthesis 時(shí)鐘樹綜合,目的是要時(shí)鐘到各個(gè)寄存器單元延時(shí)差異最小。

4.5 靜態(tài)時(shí)序分析(STA)

主要是通過(guò)檢查建立時(shí)間和保持時(shí)間是否滿足要求,其目的是通過(guò)遍歷所有的傳輸路徑,尋找所有的組合邏輯電路的最壞延遲情況(以及毛刺、時(shí)鐘偏差等等),也被稱為關(guān)鍵路徑。涉及到的時(shí)序分析路徑有:寄存器到寄存器:Reg2Reg;寄存器到輸出引腳:Reg2Pin;

輸入引腳到寄存器:Pin2Reg;輸入引腳到輸出引腳:Pin2Pin. 此外,在芯片設(shè)計(jì)中我們還會(huì)經(jīng)常見到reg2mem和mem2reg 時(shí)序違例報(bào)告。

時(shí)序分析只能驗(yàn)證同步時(shí)序電路的時(shí)序特性,不能自動(dòng)識(shí)別設(shè)計(jì)中的特殊路徑,如多周期路徑(Multi-Cycle Path)、非正常路徑(False Path)、多時(shí)鐘分配(Multiple Path)。如果設(shè)計(jì)中含有較多的異步電路,我們一般把異步路徑設(shè)置為max_delay進(jìn)行約束。

4.6 形式驗(yàn)證

它是從功能上(STA是時(shí)序上)對(duì)綜合后的網(wǎng)表進(jìn)行驗(yàn)證。常用的就是等價(jià)性檢查方法,以功能驗(yàn)證后的HDL設(shè)計(jì)為參考,對(duì)比綜合后的網(wǎng)表功能,他們是否在功能上存在等價(jià)性。這樣做是為了保證在邏輯綜合過(guò)程中沒有改變?cè)菻DL描述的電路功能。形式驗(yàn)證工具有Synopsys的Formality。

4.7 TapeOut

在流片之前,為提高良率和解決物理規(guī)則違規(guī)還要做些DRC/LVS的工作;芯片設(shè)計(jì)階段完成之后,把輸出的物理版圖GDS文件->芯片代工廠->晶體硅->做出實(shí)際電路->封裝和測(cè)試->芯片。

功能驗(yàn)證:

4.8 驗(yàn)證環(huán)境

如下圖所示,其中,Scoreboard主要用于比較reference model與DUT輸出是否一致,并給出比較結(jié)果Reference model和DUT是對(duì)SPEC的兩個(gè)獨(dú)立的實(shí)現(xiàn)。當(dāng)ref model和DUT行為不一致時(shí),或者dut錯(cuò),或者ref model錯(cuò),或者兩者都錯(cuò),debug就好。Stimulus激勵(lì),需覆蓋DUT不同的工作場(chǎng)景以及可能出現(xiàn)的異常情況。Monitor 做一些中間狀態(tài)監(jiān)控或者計(jì)數(shù)。

pYYBAGDhY3CAVL7QAACG8JxFyAU846.jpg

4.9 驗(yàn)證方式

驗(yàn)證方式包含兩種:白盒驗(yàn)證和黑盒驗(yàn)證

白盒指的是驗(yàn)證對(duì)象(DUT)的內(nèi)部結(jié)構(gòu)是完全可見的,我們可以清楚的看到設(shè)計(jì)的詳細(xì)內(nèi)容,白盒驗(yàn)證的好處是我們可以了解設(shè)計(jì)者的意圖,并且驗(yàn)證可以達(dá)到設(shè)計(jì)上的每一點(diǎn),但這需要花費(fèi)更長(zhǎng)的時(shí)間。

灰盒指的是驗(yàn)證對(duì)象(DUT)的內(nèi)部結(jié)構(gòu),只有一部分是可見的,黑盒驗(yàn)證則DUT內(nèi)部完全不可見,我們只能看到設(shè)計(jì)的輸入接口和輸出接口,對(duì)黑盒驗(yàn)證,我們只能通過(guò)了解其設(shè)計(jì)文檔來(lái)了解它的功能。

4.10 驗(yàn)證語(yǔ)言和驗(yàn)證方法學(xué)

驗(yàn)證語(yǔ)言:Verilog 、SystemVerilog、Assertion、SystemC、Perl、Makefile

驗(yàn)證方法學(xué) :UVM 、OVM、VMM

4.11 驗(yàn)證覆蓋率

代碼覆蓋率(Code Coverage):Line coverage /Condition coverage 、

Branch coverage /Toggle coverage /FSM coverage

功能覆蓋率(Function Coverage):uassertion

4.12 后仿真

? 門級(jí)延遲

Sdf延遲文件加載

– 與RTL不一致

? X 態(tài)傳播

– 異步時(shí)序電路產(chǎn)生X態(tài)

– 增加debug難度

– 控制X態(tài)傳播

? PG網(wǎng)表門級(jí)仿真

– 低功耗仿真

4.13 FPGA驗(yàn)證

ASIC 代碼移植

– PLL/IO/MEM/STDCELL替換

– 時(shí)鐘產(chǎn)生邏輯去除

– 時(shí)鐘頻率、時(shí)鐘關(guān)系調(diào)整

– 設(shè)計(jì)裁剪partition

? 代碼FPGA實(shí)現(xiàn)

– 時(shí)序約束

– 時(shí)序檢查

? FPGA調(diào)試、驗(yàn)證

4.14 仿真加速器驗(yàn)證

Cadence – Palladium

CPU based

? Synopsys – ZeBu

– FPGA based

? Mentor – Veloce

– FPGA based

4.15 驗(yàn)證方式比較

一般在代碼開發(fā)過(guò)程中,以下驗(yàn)證方式一般是逐級(jí)遞進(jìn)的,后期同時(shí)進(jìn)行回歸驗(yàn)證,由于FPGA驗(yàn)證和仿真加速器都是降頻模式下驗(yàn)證下,一些時(shí)序問題也是驗(yàn)證不出來(lái)的。但是兩者好處在于仿真速度快,容易驗(yàn)出一些在長(zhǎng)時(shí)間運(yùn)行累積的錯(cuò)誤,因此,一般需要長(zhǎng)時(shí)間拷機(jī)測(cè)試。

責(zé)任編輯:lq6

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5387

    文章

    11530

    瀏覽量

    361627
  • IC
    IC
    +關(guān)注

    關(guān)注

    36

    文章

    5944

    瀏覽量

    175475
  • 數(shù)字IC
    +關(guān)注

    關(guān)注

    1

    文章

    38

    瀏覽量

    12546

原文標(biāo)題:數(shù)字IC設(shè)計(jì)知識(shí)結(jié)構(gòu)

文章出處:【微信號(hào):FPGA_Study,微信公眾號(hào):FPGA自習(xí)室】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    一種實(shí)現(xiàn)寬電壓增益的改進(jìn)型LLC-AHB變換器

    電子發(fā)燒友網(wǎng)站提供《一種實(shí)現(xiàn)寬電壓增益的改進(jìn)型LLC-AHB變換器.pdf》資料免費(fèi)下載
    發(fā)表于 12-16 14:39 ?0次下載

    瑞薩電子面向不斷增長(zhǎng)的 IO-link 市場(chǎng)推出四通道主控 IC 和傳感器信號(hào)調(diào)節(jié)器

    和ZSSC3286-支持IO-Link的雙通道電阻式傳感器信號(hào)調(diào)節(jié)器IC。IO-Link是一種數(shù)字通信協(xié)議,在工業(yè)自動(dòng)化應(yīng)用中使用最為廣泛。作為一種標(biāo)準(zhǔn)化技術(shù),它能夠實(shí)現(xiàn)自動(dòng)化系統(tǒng)
    的頭像 發(fā)表于 10-22 19:02 ?355次閱讀
    瑞薩電子面向不斷增長(zhǎng)的 IO-link 市場(chǎng)推出四通道主控 <b class='flag-5'>IC</b> 和傳感器信號(hào)調(diào)節(jié)器

    【「數(shù)字IC設(shè)計(jì)入門」閱讀體驗(yàn)】+ 數(shù)字IC設(shè)計(jì)流程

    設(shè)計(jì)。前端數(shù)字IC工程師的工作包括電路規(guī)范的撰寫,電路架構(gòu)的設(shè)計(jì),電路的實(shí)現(xiàn)以及驗(yàn)證、綜合出符合要求的電路網(wǎng)表,最后按定的工作規(guī)范要求提交網(wǎng)表給后端部門。前端設(shè)計(jì)的工作完成后,項(xiàng)目才
    發(fā)表于 09-25 15:51

    【「數(shù)字IC設(shè)計(jì)入門」閱讀體驗(yàn)】+ 概觀

    能夠申請(qǐng)到《數(shù)字IC設(shè)計(jì)入門》書,非常高興。我是個(gè)嵌入式軟件工程師,產(chǎn)品開發(fā)中使用過(guò)多類芯片,產(chǎn)品做的多了,感覺產(chǎn)品的軟件開發(fā)都是在控制芯片,
    發(fā)表于 09-24 10:58

    JK觸發(fā)器是一種什么穩(wěn)態(tài)電路

    JK觸發(fā)器是一種具有兩個(gè)穩(wěn)態(tài)的數(shù)字邏輯電路,廣泛應(yīng)用于數(shù)字電路設(shè)計(jì)中。 引言 在數(shù)字電路設(shè)計(jì)中,觸發(fā)器是一種非常重要的基本邏輯元件。觸發(fā)器可
    的頭像 發(fā)表于 08-22 10:39 ?895次閱讀

    數(shù)字濾波器的實(shí)現(xiàn)方法

    數(shù)字濾波器是一種通過(guò)對(duì)數(shù)字信號(hào)進(jìn)行處理來(lái)完成對(duì)數(shù)字信號(hào)或模擬信號(hào)進(jìn)行濾波的儀器。其實(shí)現(xiàn)方式多樣,可以從硬件和軟件兩個(gè)角度進(jìn)行探討,同時(shí)涉及多
    的頭像 發(fā)表于 08-20 16:06 ?713次閱讀

    S1D15K01是一種混合LCD驅(qū)動(dòng)器IC

    S1D15K01是一種混合LCD驅(qū)動(dòng)器IC,可以直接連接到微控制器,使分段和點(diǎn)陣顯示可以同時(shí)顯示在單個(gè)LCD面板上。分段和點(diǎn)陣的專用驅(qū)動(dòng)電路安裝在單個(gè)芯片上,消除了分段區(qū)域和點(diǎn)陣區(qū)域之間驅(qū)動(dòng)電壓差異
    的頭像 發(fā)表于 08-16 09:55 ?265次閱讀
    S1D15K01是<b class='flag-5'>一種</b>混合LCD驅(qū)動(dòng)器<b class='flag-5'>IC</b>

    一種用于RFID讀寫器的數(shù)字鑒相器設(shè)計(jì)

    介紹了一種用于射頻識(shí)別(Radio Frequency Identification,RFID)系統(tǒng)讀寫器的數(shù)字鑒相器(DPFD)工作原理及其應(yīng)用,并結(jié)合二分頻率搜索方案,實(shí)現(xiàn)對(duì)數(shù)控振蕩器頻率預(yù)設(shè)字
    的頭像 發(fā)表于 08-13 17:01 ?113次閱讀
    <b class='flag-5'>一種</b>用于RFID讀寫器的<b class='flag-5'>數(shù)字</b>鑒相器設(shè)計(jì)

    一種供電總線技術(shù)POWERBUS二總線

    較遠(yuǎn)且在遮蔽物較多無(wú)線信號(hào)不好的場(chǎng)所般要使用總線技術(shù),例如RS485、CAN等等,但是近些年有發(fā)展出一種現(xiàn)場(chǎng)數(shù)字總線技術(shù):二總線。與RS485/CAN樣是MCU串口交互直接透?jìng)鲄f(xié)議
    發(fā)表于 07-23 13:38

    rup是一種什么模型

    RUP(Rational Unified Process,統(tǒng)建模語(yǔ)言)是一種軟件開發(fā)過(guò)程模型,它是一種迭代和增量的軟件開發(fā)方法。RUP是由Rational Software公司(現(xiàn)為IBM的
    的頭像 發(fā)表于 07-09 10:13 ?1240次閱讀

    plc是一種什么的電子裝置

    PLC的基本概念、工作原理、組成結(jié)構(gòu)、編程語(yǔ)言、應(yīng)用領(lǐng)域以及發(fā)展趨勢(shì)等方面的內(nèi)容。 、PLC的基本概念 1.1 PLC的定義 PLC是一種數(shù)字操作的電子系統(tǒng),用于自動(dòng)化控制生產(chǎn)過(guò)程。它通過(guò)接收輸入信號(hào),經(jīng)過(guò)內(nèi)部邏輯處理,輸出控制信號(hào),
    的頭像 發(fā)表于 06-13 09:29 ?916次閱讀

    fpga和數(shù)字ic區(qū)別 fpga和plc區(qū)別

    邏輯設(shè)計(jì)可以通過(guò)編程隨時(shí)改變應(yīng)用場(chǎng)景,模擬各種硬件的并行運(yùn)算。而數(shù)字IC則更專注于傳遞、加工、處理數(shù)字信號(hào),它是按照功能分類的集成電路的一種。 兩者在功能和應(yīng)用上也有所不同。FPGA設(shè)
    的頭像 發(fā)表于 03-14 18:08 ?2615次閱讀

    一種數(shù)字delayline的設(shè)計(jì)方案

    個(gè)可以調(diào)節(jié)skew的玩意是十分有必要的。而由于模擬DLL個(gè)頭比較大,容易增大面積,從而加大成本。所以領(lǐng)導(dǎo)可能會(huì)要求你數(shù)字邏輯搭個(gè)delayline,用于把輸入信號(hào)延遲輸出,且延遲的時(shí)間在總量程范圍內(nèi)可調(diào)節(jié)。
    的頭像 發(fā)表于 01-07 09:54 ?1663次閱讀
    <b class='flag-5'>一種數(shù)字</b>delayline的設(shè)計(jì)方案

    一種具有顯著優(yōu)點(diǎn)的光固化通道數(shù)字微流控芯片(pCDMF)開發(fā)

    數(shù)字PCR(dPCR)是一種用于核酸絕對(duì)定量的強(qiáng)大技術(shù),具有超高靈敏度。
    的頭像 發(fā)表于 01-04 09:42 ?1107次閱讀
    <b class='flag-5'>一種</b>具有顯著優(yōu)點(diǎn)的光固化通道<b class='flag-5'>數(shù)字</b>微流控芯片(pCDMF)開發(fā)

    一種光固化通道數(shù)字微流控芯片(pCDMF)

    數(shù)字PCR(dPCR)是一種用于核酸絕對(duì)定量的強(qiáng)大技術(shù),具有超高靈敏度。然而,個(gè)不可或缺的過(guò)程——核酸提?。∟AE)難以與dPCR整合到個(gè)單
    的頭像 發(fā)表于 01-03 10:35 ?704次閱讀
    <b class='flag-5'>一種</b>光固化通道<b class='flag-5'>數(shù)字</b>微流控芯片(pCDMF)
    RM新时代网站-首页