RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA應(yīng)用中部分重配置的操作過程

OpenFPGA ? 來源:OpenFPGA ? 作者:OpenFPGA ? 2021-07-05 15:28 ? 次閱讀

Partial Reconfiguration(部分重配置)在現(xiàn)在的FPGA應(yīng)用中越來越常見,我們這次的教程以Project模式為例來說明部分重配置的操作過程。

這里我們使用的Vivado版本是2017.2,使用的例程是Vivado自帶的wavegen工程,并在工程中增加一個計數(shù)器模塊,如下圖所示

3bfd9fd4-dbac-11eb-9e57-12bb97331649.png

在這里插入圖片描述

這個模塊的代碼也很簡單,就是加1計數(shù)

modulecount_add( inputclk, inputrst, outputreg[7:0]res ); always@(posedgeclk)begin if(rst) res<=?8'b0; ????else? ????????res?<=?res?+?1'b1; ?end??????? endmodule

我們要把這個模塊當(dāng)做Reconfiguration Module,把它替換成另外一個module: count_sub,就是每個周期減1計數(shù)。

modulecount_sub( inputclk, inputrst, outputreg[7:0]res ); always@(posedgeclk)begin if(rst) res<=?8'b0; ????else? ????????res?<=?res?-?1'b1; ?end??????? endmodule

下面開始進(jìn)行Partial Reconfiguration的配置

首先打開工程,并將其中一個Reconfiguration Module添加到工程中即可,這里我們選擇將count_add添加到工程中,選擇Tools->Enable Partial Reconfiguration

3c11bd52-dbac-11eb-9e57-12bb97331649.png

在這里插入圖片描述

出現(xiàn)下面的對話框,點(diǎn)擊Convert。該對話框是指如果使能了Partial Reconfiguration模式,是不能返回到普通模式的。

3c23ca1a-dbac-11eb-9e57-12bb97331649.png

在這里插入圖片描述

此時在Flow Navigator的PROJECT MANAGER下面就會出現(xiàn)Partial Reconfiguration Wizard的選項(xiàng)
3c5207ae-dbac-11eb-9e57-12bb97331649.png

在這里插入圖片描述

右鍵要reconfiguration的模塊,即inst_count,并選擇Create Partition Definition

3c61cb08-dbac-11eb-9e57-12bb97331649.png

在這里插入圖片描述

此時,彈出對話框提示我們輸入創(chuàng)建的Partition的名字,我們起名為count_demo,點(diǎn)擊OK

3c957958-dbac-11eb-9e57-12bb97331649.png

在這里插入圖片描述

這時我們可以看到該模塊的圖標(biāo)發(fā)生了變化,變成了黃色的棱形,如下圖所示

3ca58c12-dbac-11eb-9e57-12bb97331649.png

在這里插入圖片描述

在這一步我們需要提醒一下,通常我們需要進(jìn)行PR的模塊都是比較復(fù)雜的模塊,里面很可能會包含IP Core,那樣的話我們就不能直接這樣操作,比如我們要對該工程中的clk_gen_i0模塊進(jìn)行PR,可以看到,這個模塊中包含了clk_core_i0這個IP

3cb66730-dbac-11eb-9e57-12bb97331649.png

在這里插入圖片描述
當(dāng)我們在clk_gen_i0這個模塊上右鍵選擇Create Partition Definition時,會提示下面的對話框:
module with out-of-context child module cannot be made into partition definition

3cc3a526-dbac-11eb-9e57-12bb97331649.png

在這里插入圖片描述

這個意思是包含有ooc子模塊的模塊,是不能做成partiton的,Vivado中所有的IP Core都是ooc的模塊,因此我們需要把clk_gen_i0這個模塊導(dǎo)出成dcp后再使用,具體可以參考我的另一篇文章

Vivado中模塊封裝成edif和dcp

簡單來講,就是先將這個模塊設(shè)為top,綜合后導(dǎo)出dcp,使用的tcl腳本是

write_checkpoint-noxdef

有幾個需要RM(Reconfiguration Module)的模塊,就要綜合幾次,導(dǎo)出幾個dcp文件

我看網(wǎng)上也有的教程是直接對整個工程進(jìn)行綜合,然后單獨(dú)導(dǎo)出RM模塊的dcp,使用下面的tcl

write_checkpoint-cell

這兩種導(dǎo)出dcp的方式是有區(qū)別的,把整個工程進(jìn)行綜合,每個子模塊的接口很有可能會有所改變,可能是名字改了,也可能是增加或減少了一些接口。如果我們的幾個RM只是接口相同,功能不同的話,這樣帶有不同RM模塊的工程綜合的結(jié)果可能不一樣。因此推薦將RM模塊設(shè)為top,綜合后導(dǎo)出dcp。

另一點(diǎn)需要注意的是,如果使用了dcp文件,我們也添加一個wrapper.v到工程中,因此dcp文件是不能直接進(jìn)行Create Partition Definition操作的。

選擇左側(cè)導(dǎo)航欄的Partial Reconfiguration Wizard,開始添加RM

3cd02850-dbac-11eb-9e57-12bb97331649.png

在這里插入圖片描述

這里,點(diǎn)擊+號按鈕,出現(xiàn)下面對話框,首先點(diǎn)擊Add Files,選擇count_sub.v;然后輸入Reconfiguration Module Name,由于我們只有一個模塊,因此top的name可以不填;如下圖,Next

3ce11444-dbac-11eb-9e57-12bb97331649.png

在這里插入圖片描述

在這一步如果我們使用dcp文件和wrapper文件的話,需要把它們都添加進(jìn)來

編輯配置,點(diǎn)擊automatically create configurations,如果在這個界面沒看到這個auto…按鈕,就先返回到上一步,再next到這個界面,總會出現(xiàn)的;點(diǎn)擊后出現(xiàn)下面的界面:

3d07aa0a-dbac-11eb-9e57-12bb97331649.png

在這里插入圖片描述

我們修改配置的名字如下,next

3d360e9a-dbac-11eb-9e57-12bb97331649.png

在這里插入圖片描述

配置runs,也是先點(diǎn)擊automatically create configuration run

3d434934-dbac-11eb-9e57-12bb97331649.png

在這里插入圖片描述

3d5e3fc8-dbac-11eb-9e57-12bb97331649.png

在這里插入圖片描述

這個圖意思是工程中有兩個implention runs,第一個叫impl_1,這個里面跑的是包含有count_add模塊的程序;第一個叫child_0_impl_1,這個里面跑的是包含count_sub模塊的程序。Next到Finish。

開始綜合,完成后點(diǎn)擊Open Synthesized Design,并在Vivado右上角,切換到Floorplanning視圖

3d8c535e-dbac-11eb-9e57-12bb97331649.png

在這里插入圖片描述

郵件inst_count并點(diǎn)擊Draw Pblock

3d9a3d0c-dbac-11eb-9e57-12bb97331649.png

在這里插入圖片描述

選擇一個區(qū)域作為Pblock

3dab9b92-dbac-11eb-9e57-12bb97331649.png

在這里插入圖片描述

繪制Pblock是有講究的,其中最簡單的兩個規(guī)則就是:

Pblock區(qū)域中包含的資源能可以覆蓋我們模塊需要的資源

不能與其他的Pblock沖突

當(dāng)然,還有很多其他的規(guī)則,這里就不一一介紹了,如果Pblock沒畫好,很可能導(dǎo)致后面的DRC和Implementation不過。

關(guān)于該更多Pblock的說明,可以參考UG909手冊UG909

選中框之后,改一下框的屬性,將RESET_AFTER_RECONFIG的勾選中,意思是重新配置后,會復(fù)位這個Pblock里面的內(nèi)容;再將SNAPPING_MODE改為Routing(或者設(shè)為On),意思是如果我們的邊界選的不太好,Vivado會自動處理,選off的話,就是完全按照我們指定的邊界。

3ddaecbc-dbac-11eb-9e57-12bb97331649.png

在這里插入圖片描述

點(diǎn)擊Tools->Report->Report DRC

3e270e80-dbac-11eb-9e57-12bb97331649.png

在這里插入圖片描述

只選擇PR即可

3e3aa72e-dbac-11eb-9e57-12bb97331649.png

在這里插入圖片描述

如果提示No Violations Found,則說明上面的操作過程沒有問題。

Run Implementation,可以看到有兩個runs需要進(jìn)行

補(bǔ)充小知識:Vivado中jobs和threads的區(qū)別?選擇多個jobs能加快實(shí)現(xiàn)速度么?

3e4b2586-dbac-11eb-9e57-12bb97331649.png

在這里插入圖片描述

Generate Bitstream,OK

在這一步進(jìn)行前,Vivado會自動執(zhí)行pr_verify,并生成_pr_verify.log文件。

對于7系列的FPGA,會在impl_1文件夾下生成兩個bit文件:
wave_gen.bit和inst_count_count_add_partial.bit,第一個bit文件是整個工程且包含count_add模塊的bit文件,第二個bit文件是當(dāng)我們需要進(jìn)行Partial Reconfiguration的時候需要下載的bit文件;在child_0_impl_1文件夾下會生成一個bit文件inst_count_count_sub_partial.bit,是當(dāng)我們需要進(jìn)行Partial Reconfiguration的時候需要下載的bit文件。

對于UltraScale系列的FPGA,會在生成*_partial.bit的同時多出來一個*_partial_clear.bit,意思是在進(jìn)行Partial Reconfiguration的時候,先下載*_partial_clear.bit把那一部分的內(nèi)容先清空,再下載*_partial.bit進(jìn)行配置。

使用Project模式的好處就是比較簡單,敲的指令也比較少,如果是Non-Project模式,在這中間還需要很多操作,雖然麻煩,但對我們理解它的工作模塊很有幫助,有興趣的同學(xué)可以再用Non-Project模式下操作一遍。

文章出處:【微信公眾號:OpenFPGA】

責(zé)任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21729

    瀏覽量

    602984
  • 計數(shù)器
    +關(guān)注

    關(guān)注

    32

    文章

    2256

    瀏覽量

    94476

原文標(biāo)題:Xilinx FPGA Partial Reconfiguration 部分重配置 詳細(xì)教程

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    通過DSP6455的MCBSP配置TLV320AIC20,如果想使用LINEI和LINEO,還需要哪些別的配置嗎?

    值為1V的信號輸入LINEI,可是發(fā)現(xiàn)讀到的數(shù)據(jù)和沒給信號時并未發(fā)生變化。由于操作過程是接收一段時間數(shù)據(jù),然后發(fā)送一段時間數(shù)據(jù),測量LINEO時,可以發(fā)現(xiàn)LINEO的輸出是斷斷續(xù)續(xù)的,說明輸出的數(shù)據(jù)通路應(yīng)該是正常的。如果想使用LINEI和LINEO,還需要哪些別的配置嗎?
    發(fā)表于 11-04 07:45

    帶你分析電池分選機(jī)的操作技巧

    通過上述詳細(xì)的操作指南,相信您已經(jīng)對電芯自動面墊機(jī)的操作流程有了透徹的掌握。在實(shí)際操作過程中,務(wù)必遵循操作規(guī)范和安全指南,以保障設(shè)備的穩(wěn)定運(yùn)作和產(chǎn)品的高質(zhì)量輸出。此外,定期進(jìn)行設(shè)備的檢
    的頭像 發(fā)表于 10-12 17:32 ?254次閱讀
    帶你分析電池分選機(jī)的<b class='flag-5'>操作</b>技巧

    極化整流器的作用和工作過程

    極化整流器作為電化學(xué)整流系統(tǒng)的重要組成部分,在電解槽的保護(hù)和穩(wěn)定運(yùn)行中發(fā)揮著關(guān)鍵作用。本文將詳細(xì)闡述極化整流器的定義、作用、工作過程以及其在電解槽中的應(yīng)用。
    的頭像 發(fā)表于 10-11 10:27 ?555次閱讀

    可調(diào)電源電路穩(wěn)壓工作過程是什么

    可調(diào)電源電路是一種電子設(shè)備,它可以提供可調(diào)節(jié)的電壓和電流輸出,廣泛應(yīng)用于電子實(shí)驗(yàn)、設(shè)備測試和維修等領(lǐng)域。穩(wěn)壓工作過程是可調(diào)電源電路的核心功能之一,它確保輸出電壓在負(fù)載變化或輸入電壓波動時保持穩(wěn)定
    的頭像 發(fā)表于 10-09 17:12 ?310次閱讀

    ADC的SNR指標(biāo) ADC的工作過程介紹

    以前的文章有講過有講到,ADC的工作過程,可以看成采樣和量化兩個步驟。
    的頭像 發(fā)表于 05-28 18:18 ?1504次閱讀
    ADC的SNR指標(biāo) ADC的工<b class='flag-5'>作過程</b>介紹

    什么是物流agv叉車?操作簡單嗎?使用時需要注意什么?

    AGV物流叉車以其高度自動化和智能化特性簡化了操作過程,降低了對操作人員的技能要求。使用AGV叉車需掌握基本操作技能、導(dǎo)航系統(tǒng)、傳感器技術(shù)、安全規(guī)程、維護(hù)保養(yǎng)和軟件操作知識。同時,良好
    的頭像 發(fā)表于 05-10 16:28 ?531次閱讀
    什么是物流agv叉車?<b class='flag-5'>操作</b>簡單嗎?使用時需要注意什么?

    如何用加載分散法將軟件中部分變量從內(nèi)部RAM轉(zhuǎn)移到外部RAM?

    如何用加載分散法將軟件中部分變量從內(nèi)部RAM轉(zhuǎn)移到外部RAM, 加載分散法文件怎么設(shè)置?堆和棧需要設(shè)置嗎?
    發(fā)表于 05-10 07:52

    FPGA開發(fā)過程配置全局時鐘需要注意哪些問題

    FPGA開發(fā)過程中,配置全局時鐘是一個至關(guān)重要的步驟,它直接影響到整個系統(tǒng)的時序和性能。以下是配置全局時鐘時需要注意的一些關(guān)鍵問題: 時鐘抖動和延遲 :全局時鐘資源的設(shè)計目標(biāo)是實(shí)現(xiàn)最
    發(fā)表于 04-28 09:43

    音箱制作過程圖解

    電子發(fā)燒友網(wǎng)站提供《音箱制作過程圖解.doc》資料免費(fèi)下載
    發(fā)表于 04-28 09:27 ?10次下載

    什么是電源模塊低溫操作檢測?該如何測試?

    低溫操作測試主要是檢測低溫環(huán)境對電源操作過程中的結(jié)構(gòu)、元件及整機(jī)電氣的影響,從而來判斷電源模塊結(jié)構(gòu)設(shè)計以及零件選用的合理性。低溫操作測試需要注意:測試過程中及測試結(jié)束后,待測電源模塊的
    的頭像 發(fā)表于 03-05 14:26 ?372次閱讀

    電路板pcb制作過程

    電路板pcb制作過程
    的頭像 發(fā)表于 03-05 10:26 ?1228次閱讀

    光纖傳輸信息時的工作過程

    光電轉(zhuǎn)換工作過程如下: 變頻器主控芯片將驅(qū)動IGBT開關(guān)的信息由電信號信號轉(zhuǎn)換成光信號,請問這個轉(zhuǎn)換過程是通過什么電路完成的,而且傳輸驅(qū)動信息時是同一相的上下橋臂同時發(fā)送的,在發(fā)送端是怎么組合驅(qū)動
    發(fā)表于 02-03 11:33

    FPGA的內(nèi)部結(jié)構(gòu)工作過程

    可編程邏輯器件包含多個邏輯元件,例如觸發(fā)器以及可由用戶配置的AND和OR門,用戶可以在使用專用軟件應(yīng)用程序完成的編程過程中修改內(nèi)部邏輯和連接。
    發(fā)表于 02-02 14:06 ?661次閱讀
    <b class='flag-5'>FPGA</b>的內(nèi)部結(jié)構(gòu)工<b class='flag-5'>作過程</b>

    PLC控制柜設(shè)計原則及構(gòu)成框圖

    梯形圖中繼電器元件的狀態(tài)切換只是PLC對存儲位的狀態(tài)數(shù)據(jù)的操作,如果PLC對常開觸頭等效的存儲位數(shù)據(jù)賦值為“1”,就完成動合操作過程,同樣如對常閉觸頭等效的存儲位數(shù)據(jù)賦值為“0”,就可完成動斷操作過程,切換
    發(fā)表于 01-04 09:44 ?719次閱讀
    PLC控制柜設(shè)計原則及構(gòu)成框圖

    如何實(shí)現(xiàn)AD9970 LVDS串行輸出數(shù)據(jù)的字邊界對齊?

    stream中從哪個位置開始,至哪個位置結(jié)束,即判斷data word的邊界。請問:如何配置AD9970的相關(guān)寄存器,配合FPGA完成上述對齊操作?請簡述一下大致的操作過程,謝謝!
    發(fā)表于 01-01 06:36
    RM新时代网站-首页