RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何求解SAR ADC輸入驅(qū)動難題

得捷電子DigiKey ? 來源:得捷電子DigiKey ? 作者:得捷電子DigiKey ? 2021-11-05 14:25 ? 次閱讀

模擬基礎(chǔ)知識 :處理 SAR ADC 輸入驅(qū)動難題

編者注:

模數(shù)轉(zhuǎn)換器ADC) 將模擬世界與數(shù)字世界連接,因此是連接現(xiàn)實世界中任何電子系統(tǒng)的基本組件。它們也是決定系統(tǒng)性能的關(guān)鍵因素。本系列文章探討ADC的基礎(chǔ)知識及其類型、應(yīng)用。本文將探討SAR ADC的輸入驅(qū)動難題。

許多數(shù)據(jù)采集、工業(yè)控制和儀表應(yīng)用都需要超高速模數(shù)轉(zhuǎn)換器 (ADC),而逐次逼近寄存器(SAR) 轉(zhuǎn)換器則能完全滿足這一要求。然而,我們必須確保SAR轉(zhuǎn)換器周圍的外部電路也能勝任這一任務(wù),才能確保成功的轉(zhuǎn)換結(jié)果。對于SAR轉(zhuǎn)換器來說,需要特別注意的關(guān)鍵端子是其模擬信號輸入端——如果不加以重視,這些輸入引腳會產(chǎn)生穩(wěn)定性問題和電容電荷“反沖”,從而導(dǎo)致轉(zhuǎn)換不準確并延長信號采集時間。

在SAR轉(zhuǎn)換器應(yīng)用中,精確控制輸入信號的解決方案在于運算放大器(運放)的驅(qū)動。如搭配適當?shù)妮敵?a target="_blank">電阻和電容值,這些器件就是高分辨率、16位和20位SAR轉(zhuǎn)換器系統(tǒng)的高精度穩(wěn)健解決方案的基礎(chǔ)。

本文將簡要討論實現(xiàn)穩(wěn)定準確的SAR ADC轉(zhuǎn)換的相關(guān)問題。然后,介紹一款合適的運放來驅(qū)動SAR ADC,并說明如何實現(xiàn)必要的輸入驅(qū)動電路。我們將以Analog Devices的解決方案為例進行說明。

SAR ADC輸入電路

SAR ADC驅(qū)動電路具有將ADC與其信號源隔離的運算放大器(A1和A2)(圖1)。在該電路中,Rext通過“隔離”放大器的輸出級與ADC容性負載(CIN+和CIN-)和Cext隔離來保持穩(wěn)定。Cext和CREF為ADC提供了一個近乎完美的輸入源,可以吸收來自IN+、IN-和REF輸入端子的開關(guān)電荷注入。輸入端子(IN+, IN-) 在轉(zhuǎn)換器的采集期間跟蹤輸入信號 (VSIG+, VSIG-)的電壓,為ADC輸入采樣電容CIN+和CIN-充電。

e35b9efe-3df2-11ec-82a9-dac502259ad0.png

圖1:在該電路中,Rext將Cext與運放輸出級“隔離”。Cext和CREF在采樣期間為差分SAR ADC提供電荷儲備。(圖片來源:Digi-Key Electronics)

以Analog Device的AD7915(16位)和AD4021(20位)SAR ADC為例觀察ADC內(nèi)部,可以看到該器件使用了電荷再分配數(shù)模轉(zhuǎn)換器DAC)。容性DAC有兩個相同的二元加權(quán)電容陣列。這兩個電容陣列連接非反相和反相比較器輸入端(圖2)。

e3bfddd8-3df2-11ec-82a9-dac502259ad0.png

圖2:基于AD7915和AD4021的SAR ADC簡化原理圖,其中N表示轉(zhuǎn)換器位數(shù)。(圖片來源:Digi-Key Electronics,在Analog Devices原始資料基礎(chǔ)上進行了修改)

在采集階段,輸入端(IN+和IN-)切換到電容陣列。此外,SW+和SW-閉合,將最小有效位 (LSB) 電容與地(GND) 相連。在這種狀態(tài)下,電容陣列成為采樣電容,采集IN+和IN-模擬信號。采集階段結(jié)束后,控制邏輯(右側(cè))的CNV輸入變?yōu)楦唠娖?,啟動轉(zhuǎn)換階段。

轉(zhuǎn)換階段開始時,先斷開SW+和SW-,將兩個電容陣列切換到GND。在這種配置下,捕獲的IN+和IN-差分電壓會導(dǎo)致比較器變得不平衡。電荷再分配DAC在GND和RE 之間有條不紊地將電容器陣列的每個元件從最重要的位(MSB) 切換到 LSB。比較器輸入按二元加權(quán)電壓步長來變化(VREF/2N-1, VREF/2N-2.。.VREF/4, VREF/2)??刂七壿媽㈤_關(guān)從MSB切換為LSB,使得比較器回到平衡狀態(tài)。這個過程結(jié)束后,ADC返回采集階段,控制邏輯產(chǎn)生ADC輸出代碼。

輸入電荷注入、電路穩(wěn)定性和驅(qū)動AD7915 ADC

轉(zhuǎn)換過程的關(guān)鍵是獲取準確的輸入信號電壓。當驅(qū)動放大器準確地向輸入電容器CIN+和CIN-進行充電時,ADC數(shù)據(jù)轉(zhuǎn)換過程就會順利進行,同時保持穩(wěn)定,直至ADC采集時間結(jié)束。對設(shè)計者來說,問題在于ADC的輸入端引入了一個電容 (CIN+,CIN-) 以及需要驅(qū)動放大器進行管理的開關(guān)噪聲或“反沖”電荷注入。

放大電路Bode plot可以快速估算電路穩(wěn)定性。Bode plot工具可以近似地描述放大器的開環(huán)和系統(tǒng)閉環(huán)增益?zhèn)鬟f函數(shù)的大?。▓D3)。

e4492a0c-3df2-11ec-82a9-dac502259ad0.png

圖3:圖1中的放大器開環(huán)和閉環(huán)傳遞函數(shù),沒有將Rext和Cext作為放大器負載,下面是SAR ADC。(圖片來源:Digi-Key Electronics)

y軸量化了放大器電路的開環(huán)增益 (AOL) 和閉環(huán)增益(ACL),其中放大器的AOL曲線從130分貝 (dB) 開始,閉環(huán)增益ACL等于0dB。沿X軸的單位以對數(shù)形式量化了從100赫茲(Hz) 到1千兆赫茲 (GHz) 的開環(huán)和閉環(huán)增益頻率。

在圖3中,放大器在大約220Hz (fO) 時的直流開環(huán)增益以-20dB/十倍頻程的速度從130dB下降。隨著頻率的增加,這種衰減在持續(xù)并在大約180兆赫茲 (MHz) 時跨過0dB。由于這條曲線表示單極系統(tǒng),所以分頻器頻率fU等于單位增益穩(wěn)定放大器的增益帶寬乘積 (GBWP)。該圖代表一個穩(wěn)定的系統(tǒng),因為AOL和ACL的截止率是20dB/十倍頻程。

加入Rext和Cext以及SAR ADC后,通過創(chuàng)建系統(tǒng)零點和極點來修改放大器電路(圖4)。該系統(tǒng)包括一個16位、每秒1兆次 (MSPS) 的AD7915差分PulSAR ADC和一個180MHz、軌至軌輸入/輸出ADA4807-1放大器,該器件由Analog Devices提供。由于存在30皮法(pF)(典型值)的ADC輸入電容負載,放大器和ADC的組合需要Rext。該電路還需要Cext作為充電筒,在ADC輸入端提供足夠的電荷,以準確匹配輸入電壓。

e4c5d3d6-3df2-11ec-82a9-dac502259ad0.png

圖4:所示為兩個ADA4807運算放大器驅(qū)動具有兩對獨立Rext/Cext的AD7915 SAR ADC的Bode圖響應(yīng)。fP1和fZ1轉(zhuǎn)折頻率改變了放大器的開環(huán)增益,形成穩(wěn)定的系統(tǒng)響應(yīng)。fP2和fZ2的轉(zhuǎn)折頻率改變了放大器的開環(huán)增益,形成了一個略微穩(wěn)定的響應(yīng)。(圖片來源:Digi-Key Electronics)

如圖4所示,由于電路在初始采集時ADC的電容負載和ADC的開關(guān)電荷注入,有可能發(fā)生振蕩。Rext/Cext放大器輸出元件所產(chǎn)生的額外極點和零點保證了系統(tǒng)穩(wěn)定,所以開環(huán)和閉環(huán)增益曲線交點大于20dB/十倍頻程,使相位裕度小于45°。這種配置與fP2和fZ2一起構(gòu)成一個不穩(wěn)定電路。 為避免不穩(wěn)定,在評估電路中帶有Rext和Cext的放大器開環(huán)增益曲線時,設(shè)計人員需要考慮放大器的開環(huán)輸出電阻RO的影響。阻值為50歐姆 (W) 的RO與Rext、Cext的組合通過引入一個極點(fP,公式1)和一個零點(fZ,公式2)來修正開環(huán)響應(yīng)曲線。RO、Rext和Cext的值決定了fP的轉(zhuǎn)折頻率。Rext和Cext的值決定了零轉(zhuǎn)折頻率fZ。

e54e71aa-3df2-11ec-82a9-dac502259ad0.png

等式1

e5adfa12-3df2-11ec-82a9-dac502259ad0.png

等式2

fP和fZ的計算結(jié)果是:

fP1 = 842kHz

fZ1 = 2.95MHz

其中:RO = 50WRext = 20WCext = 2.7納法拉 (nF)

fP2 = 22.7MHz

fZ2 = 79.5MHz

其中:RO = 50WRext = 20WCext = 0.1nF

上述fP1和fZ1的值使AD7915和ADA4807-1成為一個穩(wěn)定的系統(tǒng)。

驅(qū)動Easy Drive AD4021 SAR ADC

AD7915的替代產(chǎn)品是AD4021 20位1MSPS Easy Drive SAR轉(zhuǎn)換器。AD4021器件系列將輸入反沖和輸入電流顯著降低至0.5微安 (μA)/MSPS。Easy Drive器件的特點是能降低功耗和信號鏈復(fù)雜性。 AD4021的模擬輸入端采用了能夠降低典型開關(guān)式電容SAR輸入非線性電荷反沖的電路。因為減少了反沖并延長了采集階段,因此可以使用較低帶寬、較低功率的驅(qū)動放大器(圖5)。

e618c8ec-3df2-11ec-82a9-dac502259ad0.png

圖5:AD4021的輸入電路和采集時序降低了反沖開關(guān)電流,放寬了驅(qū)動放大器的嚴格要求。(圖片來源:Analog Devices)

減少反沖并延長采集時間,也使得輸入電阻電容 (RC) 濾波器中的Rext電阻值增大,Cext電容相應(yīng)減小。這種較小的Cext放大器負載組合提高了穩(wěn)定性,降低了功耗。 使用單路5伏電源的AD4021的推薦連接圖似乎具有類似電路圖。但對放大器的要求降低了,Rext/Cext(R和C)的值更?。▓D6)。

e6cc6df2-3df2-11ec-82a9-dac502259ad0.png

圖6:AD4021和ADA4807-1的典型應(yīng)用圖,由單路5伏電源供電,與以上論的AD7915驅(qū)動相比,對放大器的要求更低,Rext值更大。(圖片來源:Analog Devices)

圖6中,基于SAR的AD4021也采用了電荷再分配采樣DAC。ADC有一個板載轉(zhuǎn)換時鐘和串行時鐘。因此,轉(zhuǎn)換過程不需要同步時鐘(SCK) 輸入。這種時鐘配置可以延長采集時間,通過為輸入信號提供更長的時間使其建立至最終值,從而提高精度。 AD7915和AD4021的驅(qū)動放大器主要考慮的是噪聲,因為放大器/Rext/Cext組合必須從滿量程階躍到16位水平 (0.0015%, 15ppm) 的AD7915,以及20位水平(0.00001%, 1ppm) 的AD4021。

為了保持AD7915和AD4021的信噪比( SNR) 性能,驅(qū)動放大器的噪聲必須小于ADC噪聲的三分之一。AD4021的噪聲為60微伏有效值 (mVrms),這就要求放大器/Rext/Cext組合的噪聲小于20mVrms。AD4021的噪聲為31.5mVrms,這就要求放大器/Rext/Cext組合的噪聲小于10.5mVrms。

Analog Devices的精密ADC驅(qū)動器工具可幫助設(shè)計人員快速計算出正確的Rext和Cext值。通過選定的驅(qū)動器和ADC,該工具可以模擬電路的建立時間、噪聲和失真行為。

結(jié)語

SAR ADC將繼續(xù)在超高速數(shù)據(jù)采集、工業(yè)控制和儀器儀表應(yīng)用中占據(jù)主導(dǎo)地位。然而,我們需要考慮這類器件的外部輸入電路——驅(qū)動放大器和輸入濾波器,以適應(yīng)潛在的開關(guān)電荷注入和放大器穩(wěn)定性問題。

大多數(shù)SAR轉(zhuǎn)換器(如AD7916和AD4021)精確控制輸入信號的解決方案都依賴運放驅(qū)動器,如本示例中的ADA4807-1。如圖所示,這類器件在適當?shù)妮敵鲭娮韬碗娙葜档闹С窒滦纬梢粋€堅實的基礎(chǔ),然后在此基礎(chǔ)上建立一個高精度、穩(wěn)健、高分辨率、16位或20位SAR轉(zhuǎn)換器系統(tǒng)。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 放大器
    +關(guān)注

    關(guān)注

    143

    文章

    13583

    瀏覽量

    213367
  • SAR
    SAR
    +關(guān)注

    關(guān)注

    3

    文章

    416

    瀏覽量

    45949
  • adc
    adc
    +關(guān)注

    關(guān)注

    98

    文章

    6495

    瀏覽量

    544460
  • 電阻電容
    +關(guān)注

    關(guān)注

    1

    文章

    40

    瀏覽量

    9517

原文標題:話說ADC之五 | SAR ADC輸入驅(qū)動難題,如何求解?

文章出處:【微信號:得捷電子DigiKey,微信公眾號:得捷電子DigiKey】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    SAR ADC如何做好布線布局?

    SAR ADC如何做好布線布局?
    發(fā)表于 12-17 08:27

    驅(qū)動流水線型ADS5500 ADC的運放電路抗混疊RC阻容設(shè)計是否與SAR ADC一樣的呢?

    由于使用流水線型ADC ADS5500,驅(qū)動流水線型ADS5500 ADC的運放電路抗混疊RC阻容設(shè)計是否與SAR ADC一樣的呢。觀看T
    發(fā)表于 11-18 07:22

    提高SAR ADC的分辨率

    電子發(fā)燒友網(wǎng)站提供《提高SAR ADC的分辨率.pdf》資料免費下載
    發(fā)表于 10-25 09:11 ?0次下載
    提高<b class='flag-5'>SAR</b> <b class='flag-5'>ADC</b>的分辨率

    將5V傳感器和信號連接到3.3V輸入SAR ADC

    電子發(fā)燒友網(wǎng)站提供《將5V傳感器和信號連接到3.3V輸入SAR ADC.pdf》資料免費下載
    發(fā)表于 09-06 10:09 ?0次下載
    將5V傳感器和信號連接到3.3V<b class='flag-5'>輸入</b><b class='flag-5'>SAR</b> <b class='flag-5'>ADC</b>

    ADS7046 12位,3MSPS,單端輸入,小型低功耗SAR ADC數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《ADS7046 12位,3MSPS,單端輸入,小型低功耗SAR ADC數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 07-30 10:02 ?0次下載
    ADS7046 12位,3MSPS,單端<b class='flag-5'>輸入</b>,小型低功耗<b class='flag-5'>SAR</b> <b class='flag-5'>ADC</b>數(shù)據(jù)表

    ADS7052 14位,1MSPS,單端輸入,小型低功耗SAR ADC數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《ADS7052 14位,1MSPS,單端輸入,小型低功耗SAR ADC數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 07-30 10:01 ?0次下載
    ADS7052 14位,1MSPS,單端<b class='flag-5'>輸入</b>,小型低功耗<b class='flag-5'>SAR</b> <b class='flag-5'>ADC</b>數(shù)據(jù)表

    ADS7054 14位,1MSPS,差分輸入,小型低功耗SAR ADC數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《ADS7054 14位,1MSPS,差分輸入,小型低功耗SAR ADC數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 07-30 10:00 ?0次下載
    ADS7054 14位,1MSPS,差分<b class='flag-5'>輸入</b>,小型低功耗<b class='flag-5'>SAR</b> <b class='flag-5'>ADC</b>數(shù)據(jù)表

    ADS7057 14位,2.5MSPS,差分輸入,小型低功耗SAR ADC數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《ADS7057 14位,2.5MSPS,差分輸入,小型低功耗SAR ADC數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 07-30 09:59 ?0次下載
    ADS7057 14位,2.5MSPS,差分<b class='flag-5'>輸入</b>,小型低功耗<b class='flag-5'>SAR</b> <b class='flag-5'>ADC</b>數(shù)據(jù)表

    帶雙極輸入范圍的ADS8688AT 16位、500kSPS、和8通道、單電源SAR ADC數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《帶雙極輸入范圍的ADS8688AT 16位、500kSPS、和8通道、單電源SAR ADC數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 07-22 09:13 ?0次下載
    帶雙極<b class='flag-5'>輸入</b>范圍的ADS8688AT 16位、500kSPS、和8通道、單電源<b class='flag-5'>SAR</b> <b class='flag-5'>ADC</b>數(shù)據(jù)表

    ADS868x具有可編程雙極輸入范圍的16位高速單電源SAR ADC數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《ADS868x具有可編程雙極輸入范圍的16位高速單電源SAR ADC數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 07-15 11:40 ?0次下載
    ADS868x具有可編程雙極<b class='flag-5'>輸入</b>范圍的16位高速單電源<b class='flag-5'>SAR</b> <b class='flag-5'>ADC</b>數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)表

    ADS921x具有全差分ADC輸入驅(qū)動器的雙路同步采樣18位10MSPS SAR ADC數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《ADS921x具有全差分ADC輸入驅(qū)動器的雙路同步采樣18位10MSPS SAR ADC數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 07-12 09:27 ?0次下載
    ADS921x具有全差分<b class='flag-5'>ADC</b><b class='flag-5'>輸入</b><b class='flag-5'>驅(qū)動</b>器的雙路同步采樣18位10MSPS <b class='flag-5'>SAR</b> <b class='flag-5'>ADC</b>數(shù)據(jù)表

    Traveo是如何產(chǎn)生SAR ADC時鐘的?

    在嘗試從 Traveo 設(shè)置 SAR ADC 時,我找不到 SAR ADC 時鐘源的準確文檔。 數(shù)據(jù)表顯示 CLK_GR9 和外設(shè)時鐘分頻器 1 為信號源。 它們究竟是如何產(chǎn)生
    發(fā)表于 07-05 07:12

    如何配置PSOC Creator將內(nèi)部電壓連接至SAR ADC?

    你好,我正在使用 PSOC Creator 和 PSOC 63 進行應(yīng)用,想知道能否使用圖形用戶界面將 SAR ADC 連接到內(nèi)部電壓測量。 我特別想通過內(nèi)部 ADC 讀取備份域的電壓。 參考手冊
    發(fā)表于 07-03 07:31

    AD4003是18位、易驅(qū)動、差分SAR ADC,請問自己布板有效位數(shù)能達到多少位?

    AD4003是18位、易驅(qū)動、差分SAR ADC,請問自己布板有效位數(shù)能達到多少位?
    發(fā)表于 05-31 06:38

    關(guān)于NS SAR ADC的paper結(jié)構(gòu)介紹

    NS SAR的主要優(yōu)勢在于其能夠在傳統(tǒng)SAR ADC的結(jié)構(gòu)內(nèi)部實現(xiàn)Delta-sigma的操作,這無論從能量和面積上講都是非常高效的。
    的頭像 發(fā)表于 02-18 17:26 ?1675次閱讀
    關(guān)于NS <b class='flag-5'>SAR</b> <b class='flag-5'>ADC</b>的paper結(jié)構(gòu)介紹
    RM新时代网站-首页