RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

薄膜沉積的現(xiàn)狀與挑戰(zhàn)

華林科納半導(dǎo)體設(shè)備制造 ? 來源:華林科納半導(dǎo)體設(shè)備制造 ? 作者:華林科納半導(dǎo)體設(shè) ? 2022-02-21 16:50 ? 次閱讀

摘要

本文的目的是建立科技鎖的技術(shù)水平,必須打開科技鎖才能將直接大氣壓等離子體增強化學(xué)氣相沉積(AP-PECVD)視為工業(yè)應(yīng)用的可行選擇??偨Y(jié)了理解和優(yōu)化等離子體化學(xué)氣相沉積工藝的基本科學(xué)原理?;仡櫫藢嶒炇曳磻?yīng)器配置。給出了根據(jù)所需薄膜特性設(shè)計和使用等離子體化學(xué)氣相沉積反應(yīng)器的參考點。最后,討論了避免粉末形成和提高薄膜生長速率的解決方案。

介紹

在過去的二十年里,非平衡(“冷”)大氣壓力等離子體增強化學(xué)氣相沉積(AP-PECVD)被吹捧為一種很有前途的替代方法,可以取代一些用于薄膜沉積的低壓(LP)等離子體過程。這種方法的主要動機和期望主要是為了允許連續(xù)的處理和允許更容易的處理,以及通過避免需要昂貴的傳統(tǒng)低壓等離子體裝置的泵送系統(tǒng)來降低設(shè)備成本,并使用的開放系統(tǒng)。大氣壓操作為PECVD技術(shù)的優(yōu)勢增加了使用易于處理的設(shè)備的可能性,眾所周知,這是一種易于實現(xiàn)以薄膜形式存在的材料的解決方案,具有微調(diào)的性能(化學(xué)、形貌等)。

電機制和高能物質(zhì)

本節(jié)描述了允許在大表面上沉積均勻涂層的放電狀態(tài)。介紹了能量從等離子體向高能物質(zhì)轉(zhuǎn)化的方式,指出了對電子、亞穩(wěn)態(tài)、光子、離子和氣體加熱的影響。在等離子體增強化學(xué)氣相沉積工藝中,薄膜前體通常在主氣體中稀釋,這種稀釋氣體(氦、氬、在少數(shù)情況下還有空氣)對于限制反應(yīng)物質(zhì)之間的碰撞,從而限制粉末形成是必要的。前體的稀釋度很高,從幾ppm到百分之幾不等。稀釋氣體和反應(yīng)添加劑的作用(例如薄膜前驅(qū)體)在放電狀態(tài)下。與直接等離子體化學(xué)氣相沉積一樣,基底位于放電區(qū)內(nèi),也討論了基底對放電行為的影響。

pYYBAGITUkOAFccoAABaYM4RHVE691.jpg

化學(xué)和前體沉積

通過大氣壓冷等離子體的薄膜沉積是通過添加前體氣體或蒸汽以供給混合物來實現(xiàn)的,或者通過注入液體前體來實現(xiàn)的,如在氣溶膠輔助等離子體沉積(AAPD)中,即大氣等離子體液體沉積(APLD)技術(shù),其中液體前體作為精細分散的氣溶膠被引入放電中。

氣溶膠通常由氣動和超聲波霧化器產(chǎn)生;雖然第一種方法基于文丘里效應(yīng),并且需要霧化氣體作為例如排放進料混合物的稀釋氣體,但是第二種技術(shù)允許引入到超聲波噴嘴中的液體的直接霧化,該超聲波噴嘴可以集成在排放單元中或者位于外部排放區(qū)域。

盡管高壓和擴散減少,但為了理解等離子體化學(xué)氣相沉積過程,不僅要考慮氣相反應(yīng)。事實上,幾項研究表明,氣體分解在DBD相當?shù)?,氣體表面反應(yīng)經(jīng)常在聚合過程中起主要作用。由于基本能級中物質(zhì)的密度相對較高,涉及稀釋氣體甚至基本能級中的前體分子的反應(yīng)迅速發(fā)生。另一方面,當密度相同時,由初始氣體轉(zhuǎn)變產(chǎn)生的涉及兩種活性物質(zhì)的反應(yīng)比在低壓等離子體中具有同樣低的概率。

等離子體化學(xué)氣相沉積反應(yīng)器

氣體注入和電極

襯底和襯底支架

不同類型的電源

露天或封閉式反應(yīng)器

等離子體診斷和原位薄膜表征

poYBAGITUkOAWH7HAAB9o1Opogs859.jpg

總結(jié)

本文提出了一種最先進的不同等離子體、反應(yīng)器和工藝溶液,通過直接AP-PECVD得到均勻的致密涂層。已經(jīng)確定了五種不同的放電模式:FDBD、TDBD、GDBD、GLDBD和RFGD。乍一看,最適合PECVD應(yīng)用的薄膜取決于薄膜密度(FDBD可接受或不接受),最大薄膜成本,主要由稀釋氣體(氮或空氣TDBD、GLDBD或高貴氣體GDBD、RFGD)、基底導(dǎo)電率(RFGD優(yōu)選或不)和熱塑性(FDBD、RFGD可接受或不接受)決定。另一個需要考慮的標準是,放電模式和稀釋氣體不僅影響放電的物理性質(zhì),而且還影響其化學(xué)性質(zhì)。稀釋氣體作為一種反應(yīng)性氣體或催化劑。無論放電模式是什么,在設(shè)計等離子體反應(yīng)器時的第二個關(guān)鍵點是應(yīng)仔細考慮的氣體流動噴射,以提高薄膜的生長速率和均勻性?;孜灰疲ǜ采w大表面的溶液)也必須考慮。如果找到了無粉末的均勻致密涂層的溶液,生長速率仍然穩(wěn)定;理想的反應(yīng)器結(jié)構(gòu)仍然不清楚。因此,如果我們在科學(xué)出版物中系統(tǒng)地提供更多信息,如放電狀態(tài)、功率/cm3和/cm2、氣體停留時間、薄膜前驅(qū)體濃度、薄膜均勻性、無粉,以及注入氣體、電極配置、電源以及設(shè)置和工藝參數(shù)影響薄膜質(zhì)量或生長速率的詳細信息,將是非常有成效的。AP操作不僅適用于在線工藝,也適用于引入液滴、納米管、等離子體生物,為PECVD應(yīng)用開辟新的領(lǐng)域。

審核編輯:符乾江

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電源
    +關(guān)注

    關(guān)注

    184

    文章

    17704

    瀏覽量

    249955
  • 電極
    +關(guān)注

    關(guān)注

    5

    文章

    813

    瀏覽量

    27207
  • 反應(yīng)器
    +關(guān)注

    關(guān)注

    2

    文章

    97

    瀏覽量

    11047
收藏 人收藏

    評論

    相關(guān)推薦

    共封裝光學(xué)器件的現(xiàn)狀挑戰(zhàn)

    本文簡單介紹了共封裝光學(xué)器件的現(xiàn)狀挑戰(zhàn)。 ? 1、Device fabrication/設(shè)備制造。需要為CPO開發(fā)先進的制造工藝和器件結(jié)構(gòu)。以3D集成CPO的形式,硅光子芯片充當插入器,以實現(xiàn)更短
    的頭像 發(fā)表于 12-18 11:21 ?211次閱讀
    共封裝光學(xué)器件的<b class='flag-5'>現(xiàn)狀</b>與<b class='flag-5'>挑戰(zhàn)</b>

    選擇性沉積技術(shù)介紹

    選擇性沉積技術(shù)可以分為按需沉積與按需材料工藝兩種形式。 隨著芯片制造技術(shù)的不斷進步,制造更小、更快且能效更高的芯片具很大的挑戰(zhàn),尤其是全環(huán)繞柵極(Gate-All-Around, GAA)晶體管和更
    的頭像 發(fā)表于 12-07 09:45 ?213次閱讀
    選擇性<b class='flag-5'>沉積</b>技術(shù)介紹

    氮化硅薄膜的特性及制備方法

    小、化學(xué)穩(wěn)定性好以及介電常數(shù)高等一系列優(yōu)點。本文將主要介紹了氮化硅薄膜的制備方法、特性及其在半導(dǎo)體器件制造中的具體應(yīng)用,重點對比低壓化學(xué)氣相沉積(LPCVD)和等離子體增強化學(xué)氣相沉積(PECVD)兩種制備工藝,并詳細解析低應(yīng)
    的頭像 發(fā)表于 11-29 10:44 ?200次閱讀
    氮化硅<b class='flag-5'>薄膜</b>的特性及制備方法

    PECVD沉積SiNx:H薄膜HID氫誘導(dǎo)退化的研究

    PECVDSiNx:H薄膜常用作晶硅太陽能電池的減反射和鈍化層,其鈍化效果與氫含量有關(guān),但該薄膜在光照和熱輻射下會發(fā)生氫致退化(HID)。光照后,p型和n型樣品的有效少數(shù)載流子壽命值和帶間PL強度
    的頭像 發(fā)表于 11-27 01:04 ?267次閱讀
    PECVD<b class='flag-5'>沉積</b>SiNx:H<b class='flag-5'>薄膜</b>HID氫誘導(dǎo)退化的研究

    薄膜電阻和厚膜電阻區(qū)別介紹

    ? ? 厚膜電阻:采用絲網(wǎng)印刷工藝,通過將特殊糊劑燒制到基板上制成,通常包含玻璃和金屬氧化物的混合物。 薄膜電阻:使用真空蒸發(fā)、磁控濺射等工藝,在絕緣基板上通過真空沉積形成鎳鉻薄膜,通常只有幾微米厚。 精度與溫度系數(shù)?
    的頭像 發(fā)表于 11-24 16:05 ?571次閱讀
    <b class='flag-5'>薄膜</b>電阻和厚膜電阻區(qū)別介紹

    淺談薄膜沉積

    薄膜沉積工藝技術(shù)介紹 薄膜沉積是在半導(dǎo)體的主要襯底材料上鍍一層膜。這層膜可以有各種各樣的材料,比如絕緣化合物二氧化硅,半導(dǎo)體多晶硅、金屬銅等。從半導(dǎo)體芯片制作工藝流程來說,位于前道工藝
    的頭像 發(fā)表于 11-01 11:08 ?1859次閱讀

    一文詳解半導(dǎo)體薄膜沉積工藝

    半導(dǎo)體薄膜沉積工藝是現(xiàn)代微電子技術(shù)的重要組成部分。這些薄膜可以是金屬、絕緣體或半導(dǎo)體材料,它們在芯片的各個層次中發(fā)揮著不同的作用,如導(dǎo)電、絕緣、保護等。薄膜的質(zhì)量直接影響到芯片的性能、
    的頭像 發(fā)表于 10-31 15:57 ?591次閱讀
    一文詳解半導(dǎo)體<b class='flag-5'>薄膜</b><b class='flag-5'>沉積</b>工藝

    SOLMATES:準分子激光器推進脈沖激光沉積

    挑戰(zhàn) 薄膜沉積技術(shù)應(yīng)用于多種市場,例如 MEMS、半導(dǎo)體、光伏、OLED 顯示屏和用于 5G 通信的射頻濾波器。 新型復(fù)雜材料系統(tǒng)具有越來越重要的材料特性,這就要求對薄膜
    的頭像 發(fā)表于 09-19 06:22 ?248次閱讀
    SOLMATES:準分子激光器推進脈沖激光<b class='flag-5'>沉積</b>

    微導(dǎo)納米:發(fā)布自主研發(fā)的“先進封裝低溫薄膜應(yīng)用解決方案”

    需求設(shè)計,能夠在50~200°C的低溫區(qū)間內(nèi)實現(xiàn)高質(zhì)量、高均勻性、高可靠性的薄膜沉積效果。這一創(chuàng)新不僅豐富了公司的產(chǎn)品線,也進一步鞏固了其在薄膜沉積設(shè)備領(lǐng)域的領(lǐng)先地位。 方案包括iTr
    的頭像 發(fā)表于 07-22 12:51 ?279次閱讀
    微導(dǎo)納米:發(fā)布自主研發(fā)的“先進封裝低溫<b class='flag-5'>薄膜</b>應(yīng)用解決方案”

    流量控制器在半導(dǎo)體加工工藝化學(xué)氣相沉積(CVD)的應(yīng)用

    薄膜沉積是在半導(dǎo)體的主要襯底材料上鍍一層膜。這層膜可以有各種各樣的材料,比如絕緣化合物二氧化硅,半導(dǎo)體多晶硅、金屬銅等。用來鍍膜的這個設(shè)備就叫薄膜沉積設(shè)備。
    的頭像 發(fā)表于 03-28 14:22 ?889次閱讀
    流量控制器在半導(dǎo)體加工工藝化學(xué)氣相<b class='flag-5'>沉積</b>(CVD)的應(yīng)用

    沉積溫度和濺射功率對ITO薄膜性能的影響研究

    ITO薄膜在提高異質(zhì)結(jié)太陽能電池效率方面發(fā)揮著至關(guān)重要的作用,同時優(yōu)化ITO薄膜的電學(xué)性能和光學(xué)性能使太陽能電池的效率達到最大。沉積溫度和濺射功率也是ITO薄膜制備過程中的重要參數(shù),兩
    的頭像 發(fā)表于 03-05 08:33 ?972次閱讀
    <b class='flag-5'>沉積</b>溫度和濺射功率對ITO<b class='flag-5'>薄膜</b>性能的影響研究

    怎么進行離子束濺射來優(yōu)化UV光學(xué)鍍膜

    雖然UV光學(xué)薄膜面臨諸多挑戰(zhàn),但IBS技術(shù)的出現(xiàn),使沉積高質(zhì)量的UV光學(xué)薄膜成為可能。
    發(fā)表于 01-31 14:24 ?600次閱讀
    怎么進行離子束濺射來優(yōu)化UV光學(xué)鍍膜

    硅的形態(tài)與沉積方式

    優(yōu)化硅的形態(tài)與沉積方式是半導(dǎo)體和MEMS工藝的關(guān)鍵,LPCVD和APCVD為常見的硅沉積技術(shù)。
    的頭像 發(fā)表于 01-22 09:32 ?2926次閱讀
    硅的形態(tài)與<b class='flag-5'>沉積</b>方式

    薄膜電容的工藝與結(jié)構(gòu)介紹

    。 一、薄膜電容的工藝 薄膜電容的制造工藝主要包括金屬薄膜沉積、光刻、腐蝕等步驟。 金屬薄膜沉積
    的頭像 發(fā)表于 01-10 15:41 ?3091次閱讀
    <b class='flag-5'>薄膜</b>電容的工藝與結(jié)構(gòu)介紹

    化學(xué)氣相沉積與物理氣相沉積的差異

    在太陽能電池的薄膜沉積工藝中,具有化學(xué)氣相沉積(CVD)與物理氣相沉積(PVD)兩種薄膜沉積方法
    的頭像 發(fā)表于 12-26 08:33 ?1280次閱讀
    化學(xué)氣相<b class='flag-5'>沉積</b>與物理氣相<b class='flag-5'>沉積</b>的差異
    RM新时代网站-首页