RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速電路的定義與信號完整性問題

凡億PCB ? 來源:凡億PCB ? 作者:凡億教育 ? 2022-07-13 09:09 ? 次閱讀

在工作中經(jīng)常會遇到有人問什么是高速電路,或者在設(shè)計高速電路的時候需要注意什么。每當(dāng)遇到這種問題就頭腦發(fā)懵,其實不同的產(chǎn)品、不同的人對其都有不同的理解。今天簡單總結(jié)一下最基本的一些概念包括對高速電路的理解、什么是信號完整性還有信號的帶寬等。

一、高速電路的定義

本人從各種資料和書中看到許多關(guān)于高速電路的定義,可能不同的產(chǎn)品對于高速信號的定義不同,具體還要看設(shè)計的產(chǎn)品類型,簡單整理主要有以下幾種:

1.是指由于信號的高速變化使電路中的模擬特性,如導(dǎo)線的電感、電容等發(fā)生作用的電路。

2.信號工作頻率超過50MHz,并且在這個頻率之上的電路已經(jīng)占到了整個電子系統(tǒng)相當(dāng)?shù)姆至俊?/p>

3.根據(jù)信號的上升沿和下降沿的時間來定義。

4.大家通常比較熟悉的DDR、Serdes、UFS等一些上G傳輸速率的layout等

二、信號完整性問題

信號完整性要求就是信號從發(fā)送端到互連傳輸過程中以正確的時序、幅度及相位到達(dá)接受端,并且接受端能正常的工作,或者可以說信號在互連傳輸中能很好的保持時域和頻域的特性。通常還有以下兩種定義:

1.當(dāng)信號的邊沿時間小于4-6倍的互連傳輸時延,需要考慮信號的完整性問題。

2.當(dāng)線傳播時延大于驅(qū)動端的上升沿或下降沿將會引起傳輸?shù)姆穷A(yù)期的結(jié)果。

3.下面在簡單說下時域和頻域的關(guān)系,因為當(dāng)初本人接觸到這兩個概念是一頭霧水,很懵:

c3128e74-023b-11ed-ba43-dac502259ad0.png

c31dbbbe-023b-11ed-ba43-dac502259ad0.png

c338dd86-023b-11ed-ba43-dac502259ad0.png

c344fb70-023b-11ed-ba43-dac502259ad0.png

c35db8c2-023b-11ed-ba43-dac502259ad0.png

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 帶寬
    +關(guān)注

    關(guān)注

    3

    文章

    926

    瀏覽量

    40913
  • 信號完整性
    +關(guān)注

    關(guān)注

    68

    文章

    1404

    瀏覽量

    95458
  • 高速電路
    +關(guān)注

    關(guān)注

    8

    文章

    157

    瀏覽量

    24240
收藏 人收藏

    評論

    相關(guān)推薦

    PCB設(shè)計之高速電路定義信號完整性問題總結(jié)

    在工作中經(jīng)常會遇到有人問什么是高速電路,或者在設(shè)計高速電路的時候需要注意什么。每當(dāng)遇到這種問題就頭腦發(fā)懵,其實不同的產(chǎn)品、不同的人對其都有不同的理解。今天簡單總結(jié)一下最基本的一些概念包
    發(fā)表于 07-13 09:10 ?1471次閱讀

    高速設(shè)計中,如何解決信號完整性問題?

    高速設(shè)計中,如何解決信號完整性問題?
    發(fā)表于 09-06 08:42

    高速PCB設(shè)計的信號完整性問題

    高速PCB設(shè)計的信號完整性問題  隨著器件工作頻率越來越高,高速PCB設(shè)計所面臨的信號完整性等問
    發(fā)表于 10-17 15:59

    請問如何快速解決高速系統(tǒng)的信號完整性問題?

    如何快速解決高速系統(tǒng)的信號完整性問題?
    發(fā)表于 04-27 06:03

    高速電路設(shè)計中的信號完整性問題是什么?怎么解決這些問題?

    本文分析了高速電路設(shè)計中的信號完整性問題,提出了改善信號完整性的一些措施,并結(jié)合一個VGA視頻分
    發(fā)表于 06-03 06:22

    高速電路設(shè)計中的信號完整性問題是什么?怎么解決?

    本文分析了高速電路設(shè)計中的信號完整性問題,提出了改善信號完整性的一些措施,并結(jié)合一個VGA視頻分
    發(fā)表于 06-04 06:16

    高速DSP 數(shù)據(jù)采集的信號完整性問題

    深入研究高速數(shù)字電路設(shè)計中的信號完整性問題;分析電路中破壞信號
    發(fā)表于 04-15 09:08 ?16次下載

    高速DSP 數(shù)據(jù)采集的信號完整性問題

    深入研究高速數(shù)字電路設(shè)計中的信號完整性問題;分析電路中破壞信號
    發(fā)表于 05-18 13:24 ?17次下載

    高速設(shè)計中,如何解決信號完整性問題?

    高速設(shè)計中,如何解決信號完整性問題? 信號完整性基本上是阻抗匹配的問題。而影響阻抗匹配的因素有信號
    發(fā)表于 01-02 11:15 ?1187次閱讀
    在<b class='flag-5'>高速</b>設(shè)計中,如何解決<b class='flag-5'>信號</b>的<b class='flag-5'>完整性問題</b>?

    數(shù)字電路設(shè)計的信號完整性問題探討

    文章介紹了數(shù)字電路設(shè)計中的信號完整性問題, 探討了振鈴、邊沿畸變、反射、地彈、串?dāng)_和抖動等各種信號完整性問題的成因和抑制措施。針對常見的反射
    發(fā)表于 09-07 16:14 ?104次下載
    數(shù)字<b class='flag-5'>電路</b>設(shè)計的<b class='flag-5'>信號</b><b class='flag-5'>完整性問題</b>探討

    高速PCB電路設(shè)計中信號完整性問題的快速定位

    高速電路設(shè)計中,定位信號完整性問題的傳統(tǒng)方法是采用硬件觸發(fā)來隔離事件,和/或利用深度采集存儲技術(shù)捕獲事件,然后再尋找問題。隨著高性能電路
    發(fā)表于 01-01 11:26 ?785次閱讀

    高速設(shè)計中,如何解決信號完整性問題?

    高速設(shè)計中,如何解決信號完整性問題? 在高速設(shè)計中,信號完整性問題是一個至關(guān)重要的考慮因素。
    的頭像 發(fā)表于 11-24 14:32 ?685次閱讀

    高速PCB設(shè)計,信號完整性問題你一定要清楚!

    隨著集成電路輸出開關(guān)速度提高以及PCB板密度增加,信號完整性(英語:Signalintegrity,Sl)已經(jīng)成為高速數(shù)字 PCB設(shè)計 必須關(guān)心的問題之一。元器件和PCB板的參數(shù)、元器
    的頭像 發(fā)表于 04-07 16:58 ?531次閱讀

    高速PCB的信號和電源完整性問題研究

    電子發(fā)燒友網(wǎng)站提供《高速PCB的信號和電源完整性問題研究.pdf》資料免費下載
    發(fā)表于 09-19 17:38 ?0次下載

    高速PCB信號和電源完整性問題的建模方法研究

    高速PCB信號和電源完整性問題的建模方法研究
    發(fā)表于 09-21 14:13 ?0次下載
    RM新时代网站-首页