RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ZYNQ的開發(fā)流程

工程師鄧生 ? 來源:CSDN ? 作者:姚家灣 ? 2022-09-15 09:04 ? 次閱讀

買了一塊ZYNQ 開發(fā)板Z7-NANO,開始了ZYNQ開發(fā)的苦難之旅。盡管按照廠商提供的開箱檢查指南,將image 拷貝到sd卡上插入板上后板子工作起來了。但是如何開發(fā)應(yīng)用軟件呢?這一步要比平常的SOC麻煩了許多。

安裝軟件

網(wǎng)絡(luò)上有許多的文章介紹應(yīng)用軟件的開發(fā),但是大多數(shù)使用的是舊版本的vivado和SDK 軟件。開發(fā)板提供的文檔和軟件也大多是基于舊版軟件的,但是官網(wǎng)上已經(jīng)使用的軟件是vivado和vitis了,前者開發(fā)硬件,后者開發(fā)軟件。

下載軟件使用 Xilinx Unified Installer 2021.2。通過它下載vivado和vitis。安裝軟件需要足夠的磁盤空間和耐心。vitis 軟件包大約有60個(gè)G左右。vitis 中包括了vivado 軟件。只需要下載vitis就可以了,不必單獨(dú)地下載vivado。

vivado用來開發(fā)硬件,vitis 開發(fā)軟件,相當(dāng)于原來的SDK。

由于手頭沒有大硬盤空間的ubuntu Linux 電腦,又不想去做VM。先安裝在windows10 的筆記本上了。網(wǎng)絡(luò)上建議安裝在ubuntu 上。

ZYNQ 的開發(fā)流程

ZYNQ 的開發(fā)要比其它的SOC開發(fā)復(fù)雜的多。大至的流程包括:

34995cce-348e-11ed-ba43-dac502259ad0.pngimg

ZYNQ的開發(fā)包括

1 硬件邏輯設(shè)計(jì)

硬件工程師設(shè)計(jì)邏輯并將軟件開發(fā)所需的信息從Vivado導(dǎo)出到 XSA 存檔文件。

2 構(gòu)建軟件平臺

平臺(platform)

平臺是硬件組件 (XSA) 和軟件組件(域/BSP、FSBL 等引導(dǎo)組件等)的組合。

領(lǐng)域(domain)

一個(gè)平臺上可以建立多個(gè)領(lǐng)域。領(lǐng)域是一個(gè)板級支持包 (BSP) 或操作系統(tǒng) (OS),其中包含用于構(gòu)建應(yīng)用程序的軟件驅(qū)動(dòng)程序集合。例如LinuxDomain??梢詣?chuàng)建多個(gè)應(yīng)用程序以在域上運(yùn)行。領(lǐng)域與平臺中的單個(gè)處理器或同構(gòu)處理器集群。比如在一個(gè)核上運(yùn)行Linux,或者在兩個(gè)核的集群上運(yùn)行Linux。

建立領(lǐng)域的基礎(chǔ)是支持包和操作系統(tǒng)。Zynq 的Linux 稱為PetaLinux。PetaLinux 的裁剪需要使用Petalinux 構(gòu)建工具。

Petalinux是Xilinx公司推出的嵌入式Linux開發(fā)套件,包括了Linux Kernel、u-boot、device-tree、rootfs等源碼、庫,以及Yocto recipes,可以讓客戶很方便的生成、配置、編譯及自定義。Petalinux支持Zynq UltraScale+ MPSoC、Zynq-7000全可編程SoC,以及MicroBlaze,可與Xilinx硬件設(shè)計(jì)工具Vivado協(xié)同工作,大大簡化了Linux系統(tǒng)的開發(fā)工作。

在vitis 軟件中,包含Xilinx開發(fā)的多個(gè)開發(fā)板的硬件xsa。并且能夠建立相應(yīng)的LinuxDomain。

3 應(yīng)用程序開發(fā)

軟件開發(fā)人員基于平臺和領(lǐng)域創(chuàng)建應(yīng)用程序。

在已有的平臺上開發(fā)應(yīng)用程序

網(wǎng)絡(luò)上有許多ZYNQ 應(yīng)用程序開發(fā)的文檔和教程,但是它們大多數(shù)使用的2018 年前的vivado 和SDK 的。幾乎沒有使用vitis 開發(fā)。而國內(nèi)的ZYNQ開發(fā)板目前還沒有提供支持vitis 平臺的軟件包。

網(wǎng)絡(luò)上關(guān)于ZYNQ 開發(fā)的介紹文章都比較復(fù)雜,大多數(shù)從vivado 硬件設(shè)計(jì)開始,再談petaLinux,再談到vitis 的使用。

其實(shí)沒有那么復(fù)雜。 最方便地方法就是在vitis 軟件中支持xilinx 開發(fā)板的platefrom 構(gòu)建應(yīng)用程序,這些開發(fā)板包括:

zc702 基于Zynq XC7Z020-1CLG484C。

zc706 基于XC7Z045,PCI插卡結(jié)構(gòu)

zcu102 Zynq? UltraScale+? MPSoC ,四核 ARM? Cortex?-A53、雙核 Cortex-R5F 實(shí)時(shí)處理器以及一款 Mali?-400 MP2 圖像處理單元。

zcu106 基于Zynq UltraScale+MPSoC。

zedBoard 基于Zynq-7000 SoC XC7Z020-CLG484-1。由安富利公司開發(fā)的低成本開發(fā)板。

開發(fā)的過程

vitis –New->Create Application Project

34ce4f7e-348e-11ed-ba43-dac502259ad0.png

點(diǎn)擊Next。

352676a4-348e-11ed-ba43-dac502259ad0.png

選擇zc702 平臺,點(diǎn)擊Next。

填入Application Project Nam。例如LinuxApp4

356d707c-348e-11ed-ba43-dac502259ad0.png

Z7020 系列ZYNQ 是雙核cortex-A9 .

領(lǐng)域可以建立在單核上也可以建立在雙核上,也可以是一個(gè)為linux,一個(gè)為freeRTOS 上。非常靈活,在這里我們選擇ps7_cortexa9_SMP。雙核linux。

按Next

35978204-348e-11ed-ba43-dac502259ad0.pngimg

在這一步我以為要填入紅框內(nèi)的內(nèi)容,下載了 common image,并且生成了Sysroot

xilinx-zynqmp-common-v2021.2

導(dǎo)入到項(xiàng)目中,結(jié)果發(fā)現(xiàn)編譯通不過,缺少-lstdC++,等等問題。后來發(fā)現(xiàn),z702 平臺包中已經(jīng)包含了Sysroot 的SDK內(nèi)容。不需要填入任何東西就可以編譯成功。

按Next

35d1fb6e-348e-11ed-ba43-dac502259ad0.png

選擇Linux Hello World!

生成了一個(gè)簡單的hello world c程序

#include



intmain(){



printf("Helloworld
");



}

選擇 Project-> Build Project .經(jīng)過很長的一段時(shí)間。終于編譯成功了。但是沒法形成SD image。

copy 到我的Z7_Nano 開發(fā)板的SD Card 上。插入到目標(biāo)板,運(yùn)行Linux。輸入

$>mkdirsdcard



$>mount/dev/mmcblk0sdcard



$>cdsdcard



$>./main.elf



Helloworld!



$>

為了測試其它庫的調(diào)用,編寫了一個(gè)UDP Client 程序,同樣編譯成功了

//ClientsideimplementationofUDPclient-servermodel



#include



#include



#include



#include



#include



#include



#include



#include







#definePORT8080



#defineMAXLINE1024







//Drivercode



intmain(){



intsockfd;



charbuffer[MAXLINE];



char*hello="Hellofromclient";



structsockaddr_inservaddr;







//Creatingsocketfiledescriptor



if((sockfd=socket(AF_INET,SOCK_DGRAM,0))

為了測試C++ 程序,編寫了

#include



usingnamespacestd;



classhello{



public:



voidSayHello();



};



voidhello::SayHello()



{



cout<<"Hello?world"<

也通過了編譯。

結(jié)束語

ZYNQ 要比普通的SOC 芯片復(fù)雜很多,國產(chǎn)開發(fā)板的技術(shù)支持相對滯后。給初學(xué)者帶來不小的困難。



審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • soc
    soc
    +關(guān)注

    關(guān)注

    38

    文章

    4161

    瀏覽量

    218160
  • Zynq
    +關(guān)注

    關(guān)注

    10

    文章

    609

    瀏覽量

    47174
  • Ubuntu系統(tǒng)
    +關(guān)注

    關(guān)注

    0

    文章

    91

    瀏覽量

    3927

原文標(biāo)題:zynq /vitis 應(yīng)用筆記

文章出處:【微信號:ZYNQ,微信公眾號:ZYNQ】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實(shí)戰(zhàn)指南

    電子發(fā)燒友網(wǎng)站提供《基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實(shí)戰(zhàn)指南.pdf》資料免費(fèi)下載
    發(fā)表于 12-10 15:31 ?2次下載

    ZYNQ 7035/7045開發(fā)板原理圖

    ZYNQ 7035/7045開發(fā)板原理圖
    發(fā)表于 12-05 13:46 ?0次下載

    如何編制有源醫(yī)療器械設(shè)計(jì)開發(fā)流程?

    建立醫(yī)療器械質(zhì)量體系,研發(fā)需要編寫《設(shè)計(jì)開發(fā)控制程序》,參考YY/T 0287醫(yī)療器械質(zhì)量管理體系用于法規(guī)的要求的標(biāo)準(zhǔn),結(jié)合自己公司的流程,進(jìn)行修改。
    發(fā)表于 11-12 15:48

    soc開發(fā)流程常見問題及解決方案

    SOC(System on a Chip,系統(tǒng)級芯片)開發(fā)流程中常見問題及解決方案主要包括以下幾個(gè)方面: 一、環(huán)境問題 常見問題 : 開發(fā)環(huán)境配置復(fù)雜,新手難以快速上手。 依賴項(xiàng)缺失或版本不兼容
    的頭像 發(fā)表于 11-10 09:26 ?436次閱讀

    MCU開發(fā)流程中的注意事項(xiàng)

    微控制器單元(MCU)是現(xiàn)代電子系統(tǒng)中不可或缺的核心組件,廣泛應(yīng)用于各種嵌入式系統(tǒng)和物聯(lián)網(wǎng)設(shè)備中。MCU開發(fā)流程涉及多個(gè)階段,從需求分析到最終產(chǎn)品的測試和部署。在這個(gè)過程中,開發(fā)者需要注意許多關(guān)鍵點(diǎn)
    的頭像 發(fā)表于 11-01 13:52 ?217次閱讀

    Arm推出GitHub平臺AI工具,簡化開發(fā)者AI應(yīng)用開發(fā)部署流程

    軟件提供了無縫的開發(fā)體驗(yàn)。 GitHub Actions、原生 GitHub 運(yùn)行器和基于 Arm 平臺的 AI 框架相結(jié)合,幫助全球 2,000 萬開發(fā)者簡化 AI 應(yīng)用開發(fā)部署流程
    的頭像 發(fā)表于 10-31 18:51 ?1957次閱讀

    ZYNQ核心板學(xué)習(xí)筆記

    此款開發(fā)板使用的是 Xilinx 公司的 Zynq7000 系列的芯片,型號為 XC7Z020-2CLG484I,484 個(gè)引腳的 FBGA 封裝。
    的頭像 發(fā)表于 10-24 18:08 ?681次閱讀
    <b class='flag-5'>ZYNQ</b>核心板學(xué)習(xí)筆記

    電機(jī)控制方案開發(fā)流程

    電機(jī)控制應(yīng)用廣泛,電機(jī)控制軟件方案核心是MCU,功率器件、驅(qū)動(dòng)器件;本文介紹電機(jī)控制方案開發(fā)流程與需要解決的問題。
    的頭像 發(fā)表于 10-12 16:36 ?878次閱讀
    電機(jī)控制方案<b class='flag-5'>開發(fā)</b><b class='flag-5'>流程</b>

    正點(diǎn)原子ZYNQ7015開發(fā)板!ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2,性能強(qiáng)悍,資料豐富!

    本帖最后由 jf_85110202 于 2024-9-14 10:33 編輯 正點(diǎn)原子ZYNQ7015開發(fā)板!ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2,性能強(qiáng)悍,資料豐富
    發(fā)表于 09-14 10:12

    [XILINX] 正點(diǎn)原子ZYNQ7035/7045/7100開發(fā)板發(fā)布、ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2!

    正點(diǎn)原子FPGA新品ZYNQ7035/7045/7100開發(fā)板,ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2! 正點(diǎn)原子Z100 ZYNQ
    發(fā)表于 09-02 17:18

    迪文串口屏ModBus開發(fā)流程

    這里接前一章節(jié),繼續(xù)迪文屏的開發(fā),前章主要講解基礎(chǔ)開發(fā)流程,此章節(jié)開始講解迪文ModBus協(xié)議棧的使用方法。前文指路:《迪文串口屏基礎(chǔ)GUI開發(fā)流程
    的頭像 發(fā)表于 07-19 08:21 ?487次閱讀
    迪文串口屏ModBus<b class='flag-5'>開發(fā)</b><b class='flag-5'>流程</b>

    Xilinx ZYNQ 動(dòng)手實(shí)操演練

    powerpc練手和教學(xué),從頭搭一個(gè)Snoop協(xié)議在裸的雙PowerPC中,倒也不錯(cuò)。 開發(fā)環(huán)境 Zynq開發(fā)環(huán)境,可以在ISE或者Vivado,不過ISE在14.7之后就停止了更新,建議安裝
    發(fā)表于 05-03 19:28

    沒用過zynq今天在看解析是發(fā)現(xiàn)汽車的CID上有用這個(gè),不知道zynq有什么優(yōu)勢?

    沒用過zynq今天在看解析是發(fā)現(xiàn)汽車的CID上有用這個(gè),不知道zynq有什么優(yōu)勢?
    發(fā)表于 04-23 15:01

    dSPACE開發(fā)流程

    電子發(fā)燒友網(wǎng)站提供《dSPACE開發(fā)流程.pdf》資料免費(fèi)下載
    發(fā)表于 02-29 09:08 ?0次下載

    芯科科技發(fā)布新版藍(lán)牙開發(fā)流程

    查看Silicon Labs(亦稱“芯科科技”)近日發(fā)布新版的藍(lán)牙開發(fā)流程(Bluetooth Developer Journey),了解更多關(guān)于低功耗藍(lán)牙、藍(lán)牙Mesh、藍(lán)牙定位服務(wù),以及電子貨架標(biāo)簽(ESL)等設(shè)計(jì)方法,我們將概述相關(guān)應(yīng)用
    的頭像 發(fā)表于 01-25 10:09 ?768次閱讀
    芯科科技發(fā)布新版藍(lán)牙<b class='flag-5'>開發(fā)</b><b class='flag-5'>流程</b>
    RM新时代网站-首页