編 者 按
在之前寫Verilog時,位拼接符是一個很常見的東西,今天來看下在SpinalHDL中常見的位拼接符的使用。
建議SpinalHDL 版本不低于1.7.1(1.7.1版本Bug較多,再往上~)
》{a,b,c}=c 將一個信號的不同bit賦值給不同的信號,這種拼接方式可以在SpinalHDL中按照如下的形式進(jìn)行書寫:
case class demo() extends Component{ val dataIn=in Bits(8 bits) val dataOut0,dataOut1= out Bits(4 bits) (dataOut0,dataOut1):=dataIn }》d={a,b,c}
對于這種形式的拼接賦值,在SpinalHDL中可以采用如下形式:
case class demo() extends Component{ val a,b,c=in Bits(2 bits) val d= out Bits(6 bits) d:=Cat(a,b,c) }》{d,e}={a,b,c}
對于這種形式的拼接賦值,是上面兩種形式的組合體,那么可以這么來寫:
case class demo() extends Component{ val a,b,c=in Bits(2 bits) val d,e= out Bits(3 bits) (d,e):=Cat(a,b,c) }
針對這種形式,當(dāng)然也可以更簡化一些:
case class demo() extends Component{ val a,b,c=in Bits(2 bits) val d,e= out Bits(3 bits) (d,e):=(a,b,c) }》b={n{a}}
這種類型的賦值在SpinalHDL中提供了兩個API:
case class demo() extends Component{ val a=in Bits(2 bits) val b= out Bits(6 bits) b:=B(a,3) //不是B(a,3 bits),別搞混 }
case class demo() extends Component{ val a=in Bits(2 bits) val b= out Bits(6 bits) b:=Repeat(a,3) }
這兩種實現(xiàn)方式最終生成的Verilog代碼略不優(yōu)雅,只是將a機(jī)械的重復(fù)了n次:
`timescale 1ns/1ps module demo ( input [1:0] a, output [5:0] b ); assign b = {a,{a,a}}; endmodule
-
Verilog
+關(guān)注
關(guān)注
28文章
1351瀏覽量
110074 -
HDL
+關(guān)注
關(guān)注
8文章
327瀏覽量
47376
原文標(biāo)題:SpinalHDL中不可不知的位拼接符
文章出處:【微信號:Spinal FPGA,微信公眾號:Spinal FPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關(guān)推薦
評論