RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

從IP到EDA,國(guó)產(chǎn)Chiplet生態(tài)進(jìn)展如何?

E4Life ? 來(lái)源:廠商供稿 ? 作者:周凱揚(yáng) ? 2023-01-09 08:53 ? 次閱讀

自UCIe產(chǎn)業(yè)聯(lián)盟這一推進(jìn)Chiplet互聯(lián)生態(tài)的組織成立以來(lái),采用Chiplet這種新興設(shè)計(jì)方式的解決方案就迎來(lái)了井噴的趨勢(shì)。根據(jù)Omdia的預(yù)計(jì),全球Chiplet市場(chǎng)將在2024年增長(zhǎng)至58億美元,并在2035年達(dá)到570億美元。

在這個(gè)潛力十足的市場(chǎng)面前,相關(guān)標(biāo)準(zhǔn)也在不斷出爐,近日,國(guó)內(nèi)集成電路相關(guān)企業(yè)及專(zhuān)家共同主導(dǎo)制定的《小芯片接口總線技術(shù)要求》團(tuán)隊(duì)標(biāo)準(zhǔn)在完成意見(jiàn)征求后,也正式通過(guò)了工信部中國(guó)電子工業(yè)標(biāo)準(zhǔn)化技術(shù)協(xié)會(huì)的審定。

而在推進(jìn)Chiplet普及的努力中,不僅有微軟、Meta和谷歌這類(lèi)促進(jìn)者成員,還有IP廠商EDA廠商作為貢獻(xiàn)營(yíng)收的主力軍。除了快速布局的國(guó)際IP和EDA廠商以外,國(guó)內(nèi)廠商也紛紛開(kāi)啟了自己的Chiplet進(jìn)程。

IP廠商紛紛開(kāi)啟了Chiplet轉(zhuǎn)型

芯原作為大陸排名第一、全球排名第7的半導(dǎo)體IP供應(yīng)商,自然也不會(huì)錯(cuò)過(guò)這股Chiplet大潮。早在2021年,芯原科技在接受機(jī)構(gòu)調(diào)研時(shí),就表示他們已經(jīng)開(kāi)始與全球頂尖的晶圓廠開(kāi)啟基于5nmChiplet的項(xiàng)目合作,基于Arm架構(gòu)的CPU IP Chiplet已經(jīng)進(jìn)入了芯片設(shè)計(jì)階段,而用于AI運(yùn)算的NPU IP Chiplet也已經(jīng)進(jìn)入了設(shè)計(jì)與實(shí)現(xiàn)階段。

pYYBAGO37-eAAjSLAACzYvn2t1c952.png?
InnolinkChiplet方案/ 芯動(dòng)科技


在Chiplet標(biāo)準(zhǔn)化道路上走得比較靠前的國(guó)內(nèi)IP廠商當(dāng)屬芯動(dòng)科技,早在2020年,芯動(dòng)科技就和清華交叉院、紫光存儲(chǔ)等企業(yè)共同發(fā)起了Chiplet產(chǎn)業(yè)聯(lián)盟,同時(shí)推出了自己的InnolinkChiplet。根據(jù)芯動(dòng)科技的描述,其InnolinkPHY和ControllerChiplet方案在物理層上可兼容UCIe協(xié)議,而且已經(jīng)獲得了Silicon驗(yàn)證,最高可支持3.4Tbps/mm2的帶寬效率密度,以低功率小面積實(shí)現(xiàn)更大的互聯(lián)帶寬,非常適合用于高性能ASIC/FPGA硬件設(shè)計(jì)中。

同樣加入U(xiǎn)CIe產(chǎn)業(yè)聯(lián)盟的IP企業(yè)還有超摩科技,超摩科技的錦雷3200是專(zhuān)為Chiplet互聯(lián)打造的die-to-dieSPHY IP,這也是超摩科技第一代Chiplet互聯(lián)IP產(chǎn)品。參數(shù)上來(lái)看,錦雷3200可以做到每通道16Gbps的數(shù)據(jù)速率,在沒(méi)有ECC的情況下做到小于10到15的BER。

poYBAGO37_CAQ1IxAAA42Kc2uoU209.png?
錦雷3200 Chiplet架構(gòu)/ 超摩科技


錦雷3200選擇了臺(tái)積電N12這一工藝節(jié)點(diǎn),其ChipletD2D互聯(lián)樣片已經(jīng)流片并完成了初步測(cè)試。從應(yīng)用場(chǎng)景上來(lái)看,超摩科技給錦雷3200的定位包括云端計(jì)算、人工智能、數(shù)據(jù)通信自動(dòng)駕駛,都是需要高傳輸速率的場(chǎng)景。在超摩科技自己推出的企業(yè)級(jí)高性能CPU觀云9000中,也用到了Chiplet的設(shè)計(jì)方法。

追求先進(jìn)封裝的EDA廠商開(kāi)始發(fā)力Chiplet

為了實(shí)現(xiàn)Chiplet的設(shè)計(jì),同樣需要EDA廠商出力,在設(shè)計(jì)工具層面上支持Chiplet。芯和半導(dǎo)體作為擁有3DIC先進(jìn)封裝設(shè)計(jì)分析全流程EDA的企業(yè),也成了首家加入U(xiǎn)CIe產(chǎn)業(yè)聯(lián)盟的國(guó)產(chǎn)EDA廠商。

pYYBAGO37_qAPYTQACEsweLsfoo214.png?
3DIC先進(jìn)封裝設(shè)計(jì)分析全流程EDA平臺(tái)/ 芯和半導(dǎo)體


芯和半導(dǎo)體的3DIC先進(jìn)封裝設(shè)計(jì)分析全流程EDA平臺(tái),是業(yè)界首個(gè)用于3DIC多芯片系統(tǒng)設(shè)計(jì)分析的統(tǒng)一平臺(tái),集成了新思科技3DIC Complier和芯和半導(dǎo)體的Metis,做到了2.5D/3D先進(jìn)封裝的系統(tǒng)設(shè)計(jì)和仿真分析,全面支持2.5D Interposer、3DIC和Chiplet設(shè)計(jì),也支持臺(tái)積電和三星的先進(jìn)封裝工藝節(jié)點(diǎn)。

同樣開(kāi)始發(fā)力Chiplet的EDA廠商還有合見(jiàn)工軟。要應(yīng)對(duì)Chiplet在先進(jìn)封裝的挑戰(zhàn),必須打破在復(fù)雜多維空間系統(tǒng)級(jí)設(shè)計(jì)互連,實(shí)現(xiàn)數(shù)據(jù)的一致性和信號(hào)、電源、熱、應(yīng)力的完整性。為此合見(jiàn)工軟在去年發(fā)布了先進(jìn)封裝協(xié)同設(shè)計(jì)環(huán)境(UniVistaIntegrator,簡(jiǎn)稱(chēng)UVI)之后,又在今年6月推出了UVI功能增強(qiáng)版。

UVI功能增強(qiáng)版首次真正意義上實(shí)現(xiàn)了系統(tǒng)級(jí)Sign-off功能,可在同一設(shè)計(jì)環(huán)境中導(dǎo)入多種格式的IC、Interposer、Package和PCB數(shù)據(jù),支持全面的系統(tǒng)互連一致性檢查(System-Level LVS),同時(shí)在檢查效率、圖形顯示、靈活度與精度上都有大幅提升。

小結(jié)

除了以上提到的這些廠商之外,還有芯云凌、牛芯半導(dǎo)體、長(zhǎng)鑫存儲(chǔ)等企業(yè)也都紛紛加入了UCIe產(chǎn)業(yè)聯(lián)盟??梢钥闯觯瑢?duì)于國(guó)內(nèi)專(zhuān)注于高速接口等高性能IP廠商和先進(jìn)3D封裝的EDA廠商來(lái)說(shuō),Chiplet的出現(xiàn)是一個(gè)不可多得的機(jī)遇。

芯片設(shè)計(jì)公司為了進(jìn)一步減少成本加快上市時(shí)間,重復(fù)利用Chiplet的頻率會(huì)逐步提高。但目前Chiplet仍主要用于復(fù)雜的高端芯片設(shè)計(jì)中,所用工藝也基本在5nm到16nm之間,隨著未來(lái)制造成本進(jìn)一步降低的話,相信會(huì)有更多的IP授權(quán)廠商完成Chiplet供應(yīng)商的轉(zhuǎn)型。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • IP
    IP
    +關(guān)注

    關(guān)注

    5

    文章

    1701

    瀏覽量

    149502
  • eda
    eda
    +關(guān)注

    關(guān)注

    71

    文章

    2755

    瀏覽量

    173194
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    431

    瀏覽量

    12584
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    AI、Chiplet EDA需求強(qiáng)勁!國(guó)產(chǎn)EDA跑步進(jìn)入,突破3%市場(chǎng)份額有大招

    ? “縱觀全球EDA發(fā)展之路,企業(yè)并購(gòu)整合是產(chǎn)業(yè)發(fā)展的重要手段。全球EDA三大家每年數(shù)次并購(gòu),擁有了較為完整的全流程產(chǎn)品,在部分領(lǐng)域擁有較大優(yōu)勢(shì)。國(guó)產(chǎn)EDA企業(yè)在最近5年迅速成長(zhǎng)。20
    的頭像 發(fā)表于 08-21 00:55 ?5614次閱讀
    AI、<b class='flag-5'>Chiplet</b> <b class='flag-5'>EDA</b>需求強(qiáng)勁!<b class='flag-5'>國(guó)產(chǎn)</b><b class='flag-5'>EDA</b>跑步進(jìn)入,突破3%市場(chǎng)份額有大招

    紫光同創(chuàng)助力國(guó)產(chǎn)FPGA高校生態(tài)建設(shè)

    11月,紫光同創(chuàng)受邀參加西南地區(qū)“國(guó)產(chǎn)FPGA產(chǎn)學(xué)研融合研討會(huì)”和中山大學(xué)第二屆集成電路工藝與測(cè)試實(shí)驗(yàn)教學(xué)研討會(huì),與高校老師深入探討國(guó)產(chǎn)FPGA最新進(jìn)展以及在教學(xué)和科研領(lǐng)域的應(yīng)用機(jī)會(huì),共同推動(dòng)
    的頭像 發(fā)表于 11-07 17:09 ?485次閱讀

    上海EDA/IP創(chuàng)新中心成立,共筑集成電路生態(tài)新篇章

    在集成電路產(chǎn)業(yè)蓬勃發(fā)展的浪潮中,上海再次邁出堅(jiān)實(shí)步伐,正式宣告上海EDA/IP創(chuàng)新中心的成立。這一舉措不僅標(biāo)志著我國(guó)EDA(電子設(shè)計(jì)自動(dòng)化)與IP(知識(shí)產(chǎn)權(quán))領(lǐng)域邁入了新的發(fā)展階段,也
    的頭像 發(fā)表于 09-24 14:16 ?576次閱讀

    國(guó)產(chǎn)半導(dǎo)體新希望:Chiplet技術(shù)助力“彎道超車(chē)”!

    在半導(dǎo)體行業(yè),技術(shù)的每一次革新都意味著競(jìng)爭(zhēng)格局的重新洗牌。隨著摩爾定律逐漸逼近物理極限,傳統(tǒng)芯片制造工藝面臨著前所未有的挑戰(zhàn)。在這一背景下,Chiplet(小芯片或芯粒)技術(shù)應(yīng)運(yùn)而生,為國(guó)產(chǎn)半導(dǎo)體
    的頭像 發(fā)表于 08-28 10:59 ?796次閱讀
    <b class='flag-5'>國(guó)產(chǎn)</b>半導(dǎo)體新希望:<b class='flag-5'>Chiplet</b>技術(shù)助力“彎道超車(chē)”!

    概倫電子引領(lǐng)國(guó)產(chǎn)EDA產(chǎn)業(yè)升級(jí)

    近年來(lái),隨著國(guó)內(nèi)集成電路市場(chǎng)的快速發(fā)展和國(guó)產(chǎn)替代的強(qiáng)勁趨勢(shì),中國(guó)EDA產(chǎn)業(yè)呈現(xiàn)出蓬勃發(fā)展的態(tài)勢(shì)。一批國(guó)產(chǎn)EDA企業(yè)嶄露頭角,形成了“三家上市+多家創(chuàng)企”的百花齊放局面。然而,隨著本土客
    的頭像 發(fā)表于 08-19 10:21 ?434次閱讀

    攜手華為鯤鵬 芯華章助力打造國(guó)產(chǎn)EDA平臺(tái)

    4月25日,由華為技術(shù)有限公司主辦,江蘇鯤鵬·昇騰生態(tài)創(chuàng)新中心承辦的2024鯤鵬開(kāi)發(fā)者創(chuàng)享日·江蘇站圓滿(mǎn)舉辦。芯華章受邀參加鯤鵬高性能計(jì)算集群論壇,發(fā)表了主題為 “基于華為鯤鵬系統(tǒng)打造全國(guó)產(chǎn)EDA
    發(fā)表于 04-30 09:32 ?444次閱讀
    攜手華為鯤鵬 芯華章助力打造<b class='flag-5'>國(guó)產(chǎn)</b><b class='flag-5'>EDA</b>平臺(tái)

    為昕科技Jupiter 1.0 EDA試用

    我一直使用AD設(shè)計(jì)原理圖和PCB,對(duì)Cadence工具也十分熟悉。這一次申請(qǐng)上海為昕科技Jupiter 1.0 EDA原理圖工具試用是看一看國(guó)產(chǎn)原理圖設(shè)計(jì)工具情況。我會(huì)拿出來(lái)自己設(shè)計(jì)經(jīng)驗(yàn)幫助我國(guó)產(chǎn)
    發(fā)表于 04-29 18:23

    2023年EDA/IP行業(yè)融資:深創(chuàng)投、華大九天投資活躍,數(shù)字EDA、接口IP較吸金

    電子發(fā)燒友網(wǎng)報(bào)道(文/劉靜)近日,EDA行業(yè)被新思科技350億美元的巨額收購(gòu)案刷屏了。新思科技誕生走向龍頭的這一路,持續(xù)不斷地兼并收購(gòu)各種EDA小公司,并購(gòu)數(shù)量如今已超過(guò)了80多次
    的頭像 發(fā)表于 01-27 01:01 ?4967次閱讀
    2023年<b class='flag-5'>EDA</b>/<b class='flag-5'>IP</b>行業(yè)融資:深創(chuàng)投、華大九天投資活躍,數(shù)字<b class='flag-5'>EDA</b>、接口<b class='flag-5'>IP</b>較吸金

    EDA封裝的協(xié)同設(shè)計(jì)

    先進(jìn)封裝中架構(gòu)的豐富性和失敗的高成本鼓勵(lì)器件設(shè)計(jì)流程和封裝廠之間更密切的合作。EDA 公司和 OSAT 正在開(kāi)發(fā)協(xié)作設(shè)計(jì)工具集,以提高封裝性能、降低成本并縮短集成封裝的上市時(shí)間。
    發(fā)表于 01-26 12:32 ?682次閱讀
    <b class='flag-5'>從</b><b class='flag-5'>EDA</b><b class='flag-5'>到</b>封裝的協(xié)同設(shè)計(jì)

    芯片EDA國(guó)產(chǎn)化率已超過(guò)11%,思爾芯將與騰訊云聯(lián)合打造EDA云服務(wù)

    EDA國(guó)產(chǎn)化率6.24%提升到11.48%;2025年,國(guó)內(nèi)本土EDA市場(chǎng)將持續(xù)擴(kuò)大,年均復(fù)合(2021-2025年)增速將超過(guò)14%
    的頭像 發(fā)表于 01-26 08:23 ?1211次閱讀
    芯片<b class='flag-5'>EDA</b><b class='flag-5'>國(guó)產(chǎn)</b>化率已超過(guò)11%,思爾芯將與騰訊云聯(lián)合打造<b class='flag-5'>EDA</b>云服務(wù)

    對(duì)標(biāo)國(guó)際產(chǎn)品 國(guó)產(chǎn)涂布模頭“優(yōu)”

    涂布模頭全面國(guó)產(chǎn)替代的關(guān)鍵在于“優(yōu)”。
    的頭像 發(fā)表于 01-23 10:22 ?977次閱讀
    對(duì)標(biāo)國(guó)際產(chǎn)品 <b class='flag-5'>國(guó)產(chǎn)</b>涂布模頭“<b class='flag-5'>從</b>有<b class='flag-5'>到</b>優(yōu)”

    芯片EDA國(guó)產(chǎn)化率已超過(guò)11%,本土EDA市場(chǎng)持續(xù)擴(kuò)大

    國(guó)內(nèi)芯片EDA國(guó)產(chǎn)化率也有顯著提高,2018年的6.24%增加到2020年的11.48%。
    的頭像 發(fā)表于 01-22 16:28 ?2465次閱讀

    2023年Chiplet發(fā)展進(jìn)入新階段,半導(dǎo)體封測(cè)、IP企業(yè)多次融資

    電子發(fā)燒友網(wǎng)報(bào)道(文/劉靜)半導(dǎo)體行業(yè)進(jìn)入“后摩爾時(shí)代”,Chiplet新技術(shù)成為突破芯片算力和集成度瓶頸的關(guān)鍵。隨著技術(shù)的不斷進(jìn)步,先進(jìn)封裝、IC載板、半導(dǎo)體IP等環(huán)節(jié)廠商有望不斷獲益
    的頭像 發(fā)表于 01-17 01:18 ?2151次閱讀
    2023年<b class='flag-5'>Chiplet</b>發(fā)展進(jìn)入新階段,半導(dǎo)體封測(cè)、<b class='flag-5'>IP</b>企業(yè)多次融資

    Chiplet成大芯片設(shè)計(jì)主流方式,開(kāi)啟IP復(fù)用新模式

    電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)Chiplet又稱(chēng)“小芯片”或“芯?!?,它是將一個(gè)功能豐富且面積較大的芯片裸片(die)拆分成多個(gè)芯粒(chiplet)。Chiplet技術(shù)讓芯片設(shè)計(jì)之
    的頭像 發(fā)表于 01-12 00:55 ?2092次閱讀

    半導(dǎo)體IP依附性強(qiáng),國(guó)產(chǎn)IP產(chǎn)業(yè)競(jìng)爭(zhēng)力如何?

    電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)半導(dǎo)體IP是指集成電路設(shè)計(jì)中預(yù)先設(shè)計(jì)、經(jīng)過(guò)重復(fù)驗(yàn)證的、可重復(fù)使用的功能模塊。在整個(gè)芯片設(shè)計(jì)過(guò)程中,結(jié)合使用EDA軟件與半導(dǎo)體IP能夠有效縮短設(shè)計(jì)周期,降低設(shè)計(jì)成本
    的頭像 發(fā)表于 01-10 00:11 ?1884次閱讀
    半導(dǎo)體<b class='flag-5'>IP</b>依附性強(qiáng),<b class='flag-5'>國(guó)產(chǎn)</b><b class='flag-5'>IP</b>產(chǎn)業(yè)競(jìng)爭(zhēng)力如何?
    RM新时代网站-首页