RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

乘法器與調(diào)制器

星星科技指導員 ? 來源:ADI ? 作者:James Bryant ? 2023-01-30 14:26 ? 次閱讀

盡管許多關于調(diào)制的描述將其描述為乘法過程,但事實要復雜一些。

首先,要非常清楚,如果一個完美乘法器的兩個輸入饋送一個信號Acos(ωt)和一個未調(diào)制的載波cos(ωt),我們將有一個調(diào)制器。發(fā)生這種情況是因為兩個周期波形 Ascos(ωct) 和 Accos(ωct),應用于乘法器的輸入(為簡化分析,比例因子為 1 V),產(chǎn)生由下式給出的輸出:

Vo(t) = ?AsAc[cos((ωs + ωc)t) + cos(ωs – ωc)t))]

如果承運人,Accos(ωct),具有 1 V 幅度 (Ac= 1),這進一步簡化為:

Vo(t) = ?As[cos((ωs + ωc)t) + cos((ωs – ωc)t)]

但是,在大多數(shù)情況下,調(diào)制器是執(zhí)行此功能的更好電路。調(diào)制器(用作變頻器時也稱為混頻器)與乘法器密切相關。乘法器的輸出是其輸入的瞬時乘積。調(diào)制器的輸出是信號在其一個輸入(稱為信號輸入)上的瞬時乘積,在另一個輸入(稱為載波輸入)上是信號的符號。圖1顯示了調(diào)制函數(shù)的兩種建模方法:作為放大器,其增益由載波輸入上的比較器輸出切換為正負,或者作為載波輸入與其端口之一之間具有高增益限制放大器的乘法器。這兩種架構(gòu)都用于生產(chǎn)調(diào)制器,但開關放大器版本(用于AD630平衡調(diào)制器)往往較慢。大多數(shù)高速集成電路調(diào)制器由跨線性乘法器(基于吉爾伯特單元)組成,載波路徑中的限幅放大器用于過驅(qū)動其中一個輸入。該限幅放大器可以提供高增益,允許低電平載波輸入,或低增益和干凈的限幅特性,因此需要相對較大的載波輸入才能正常工作。有關具體信息,請參閱數(shù)據(jù)手冊。

pYYBAGPXYx2AHXYhAAAluBNQwgw027.jpg?la=en&imgver=1

圖1.調(diào)制函數(shù)建模的兩種方法。

我們使用調(diào)制器而不是乘法器有幾個原因。乘法器的兩個端口都是線性的,因此載波輸入上的任何噪聲或調(diào)制都會使信號輸入成倍并降低輸出,而調(diào)制器載波輸入的幅度變化大多可以忽略不計。二階機制會導致載波輸入端的幅度噪聲影響輸出,但在最好的調(diào)制器中,這些噪聲被最小化,這里不討論。調(diào)制器的簡單模型使用由載波驅(qū)動的開關。(完美)開路開關具有無限電阻和零熱噪聲電流,而(完美)閉合開關具有零電阻和零熱噪聲電壓,因此調(diào)制器即使開關不完美,內(nèi)部噪聲也往往低于乘法器。此外,與類似的乘法器相比,設計和制造高性能、高頻調(diào)制器更容易。

模擬乘法器一樣,調(diào)制器將兩個信號相乘,但與模擬乘法器不同,乘法不是線性的。相反,當載波輸入的極性為正時,信號輸入乘以+1,當極性為負時乘以-1。換句話說,信號乘以載波頻率的方波。

頻率為 ω 的方波ct可以用奇次諧波的傅里葉級數(shù)表示:

K[cos(ωct) – 1/3cos(3ωct) + 1/5cos(5ωct) – 1/7cos(7ωct) + …]

序列的總和: [+1, –1/3, +1/5, –1/7 + ...] 為 π/4。因此,K的值為4/π,這樣當正直流信號施加到其載波輸入時,平衡調(diào)制器充當單位增益放大器。

載波幅度只要足夠大以驅(qū)動限幅放大器就不重要,因此由信號驅(qū)動的調(diào)制器As余弦(ωst)和一個載波cos(ωct),將產(chǎn)生信號和平方載波的乘積:

2As/π[cos(ωs + ωc)t + cos(ωs – ωc)t –

1/3{cos(ωs + 3ωc)t + cos(ωs – 3ωc)t} +

1/5{cos(ωs + 5ωc)t + cos(ωs – 5ωc)t} –

1/7{cos(ωs + 7ωc)t + cos(ωs – 7ωc)t} + …]

該輸出包含信號和載波的和差頻率,以及信號和載波的每個奇次諧波的和和差。在理想、完美平衡的調(diào)制器中,不存在偶次諧波的產(chǎn)物。然而,在實際調(diào)制器中,載波端口上的殘余偏移會導致低電平、均勻的諧波產(chǎn)物。在許多應用中,低通濾波器(LPF)可去除高次諧波的產(chǎn)物。請記住,cos(A) = cos(–A),所以 cos(ωm– Nωc)t = cos(Nωc– ωm)t,我們不必擔心“負”頻率。濾波后,調(diào)制器輸出由下式給出:

2As/π[cos(ωs + ωc)t + cos(ωs – ωc)t]

這與乘法器的輸出表達式相同,只是增益略有不同。在實際系統(tǒng)中,增益由放大器或衰減器歸一化,因此我們不會在這里考慮各種系統(tǒng)的理論增益。

在簡單的情況下,使用調(diào)制器顯然比乘法器更好,但是我們?nèi)绾味x簡單?當調(diào)制器用作混頻器時,信號和載波輸入是頻率f的簡單正弦波1和 fc,并且未過濾的輸出包含總和 (f1 + fc) 和差異 (f1– f c) 頻率,加上信號的和差頻率以及載波的奇次諧波 (f1 + 3fc), (f1 – 3fc), (f1 + 5fc), (f1 – 5fc), (f1 + 7fc), (f1 – 7fc)… 在LPF之后,我們希望只找到基本面產(chǎn)品,(f1 +fc) 和 (f1–fc).

如果 (f1 + fc) > (f1– 3層c),但是,不可能用簡單的LPF分離基波和諧波積,因為其中一個諧波積的頻率低于基波積之一的頻率。這不是一個簡單的案例,因此需要進行更多分析。

如果我們假設信號包含單個頻率,f1,或從 f 擴展到整個頻段的更復雜的信號1到 f2,我們可以分析調(diào)制器的輸出頻譜,如下圖所示。假設調(diào)制器完美平衡,沒有信號泄漏、載波泄漏或失真,因此輸入、載波和雜散產(chǎn)物不會出現(xiàn)在輸出中。輸入以黑色顯示(或在輸出圖中以淺灰色顯示,即使它實際上并不存在)。

圖2顯示了輸入 - f中的信號1到 f2波段和 F 處的載波c.乘法器在 1/3(3f 處不會有奇數(shù)載波諧波c), 1/5(5Fc), 1/7(7層)c)...,顯示為調(diào)制器的虛線。請注意,分數(shù) 1/3、1/5 和 1/7 是指振幅,而不是頻率。

pYYBAGPXYx-AWWblAAAU1KhoVuM696.jpg?la=en&imgver=1

圖2.輸入頻譜顯示信號輸入、載波和奇數(shù)載波諧波。

圖3顯示了倍頻器或調(diào)制器的輸出,以及截止頻率為2f的LPFc.

poYBAGPXYyGATlf6AAAfukFqueE206.jpg?la=en&imgver=1

圖3.乘法器或調(diào)制器的輸出頻譜加上LPF。

圖4顯示了未濾波調(diào)制器的輸出(但不包括高于7f的諧波產(chǎn)物)c).

pYYBAGPXYyOAXc1NAABBaNtibGc056.jpg?la=en&imgver=1

圖4.未濾波調(diào)制器的輸出頻譜。

如果信號頻段,f1到 f2,位于奈奎斯特帶內(nèi)(dc 到 fc/2),截止值高于 2f 的 LPFc將導致調(diào)制器具有與乘法器相同的輸出頻譜。在信號頻率高于奈奎斯特時,事情變得更加復雜。

圖5顯示了當信號頻帶略低于f時會發(fā)生什么情況c.仍然可以將諧波產(chǎn)物與基波產(chǎn)生的諧波產(chǎn)物分開,但現(xiàn)在它需要具有非常陡峭滾降的LPF。

pYYBAGPXYyWAZ-uCAAA4ywQwjv8192.jpg?la=en&imgver=1

圖5.信號大于f時的輸出頻譜c/2.

圖6顯示,當信號頻帶通過fc,諧波積現(xiàn)在重疊(3Fc– f1) < (fc + f1),因此基波積不能再通過LPF與諧波積分離。現(xiàn)在必須通過帶通濾波器(BPF)選擇所需的信號。

因此,盡管調(diào)制器在大多數(shù)頻率變化應用中優(yōu)于線性乘法器,但在設計實際系統(tǒng)時考慮其諧波產(chǎn)物非常重要。

poYBAGPXYyeAIhVRAAA82lNyjoM837.jpg?la=en&imgver=1

圖6.信號超過f時的輸出頻譜c.

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 放大器
    +關注

    關注

    143

    文章

    13583

    瀏覽量

    213367
  • 調(diào)制器

    關注

    3

    文章

    840

    瀏覽量

    45142
  • 乘法器
    +關注

    關注

    8

    文章

    205

    瀏覽量

    37043
收藏 人收藏

    評論

    相關推薦

    調(diào)制,真的只是乘法過程這么簡單嗎?

    雖然,許多有關調(diào)制的描述都將其描繪成一種乘法過程,但,實際情況更為復雜。首先,為清晰起見,若信號Acos和未調(diào)制載波cos(ωt)施加于理想乘法器的兩路輸入,則我們將得到一個
    發(fā)表于 10-11 11:03

    ADI處理實用經(jīng)典著作《高速設計技術》中文電子版

    本書內(nèi)容包括三大部分:第1 部分從運算放大器的基本概念和理論出發(fā),重點介紹了運算放大器的原理與設計,以及在各種電子系統(tǒng)中的應用,包括視頻應用、RF/IF 子系統(tǒng)(乘法器調(diào)制器和混頻)等;第2
    發(fā)表于 11-06 09:23

    為什么不能將乘法器用作調(diào)制器或者混頻

    為什么不能將乘法器用作調(diào)制器或混頻?它們不是一回事嗎?
    發(fā)表于 04-06 06:24

    乘法器調(diào)制器到底有什么區(qū)別?

    乘法器調(diào)制器到底有什么區(qū)別?調(diào)制函數(shù)的建模方法是什么?
    發(fā)表于 04-09 06:33

    mc1496模擬乘法器構(gòu)成的調(diào)幅電路圖

    mc1496模擬乘法器構(gòu)成的調(diào)幅電路圖 MC1496 構(gòu)成的振幅調(diào)制器電路如圖所示
    發(fā)表于 03-22 11:25 ?2.1w次閱讀
    mc1496模擬<b class='flag-5'>乘法器</b>構(gòu)成的調(diào)幅<b class='flag-5'>器</b>電路圖

    可以作為乘法器和“蜂鳴”放大器的脈沖寬度調(diào)制器電路圖

    可以作為乘法器和“蜂鳴”放大器的脈沖寬度調(diào)制器電路圖
    發(fā)表于 06-26 13:24 ?551次閱讀
    可以作為<b class='flag-5'>乘法器</b>和“蜂鳴”放大器的脈沖寬度<b class='flag-5'>調(diào)制器</b>電路圖

    乘法器的基本概念

    乘法器的基本概念 乘法器是一種完成兩個互不相關的模擬信號相乘作用的電子器件。理想乘法器的輸出特性方程可由下式表示: UO
    發(fā)表于 05-18 14:03 ?1.4w次閱讀
    <b class='flag-5'>乘法器</b>的基本概念

    脈沖-寬度-高度調(diào)制乘法器

    脈沖-寬度-高度調(diào)制乘法器 脈沖-寬度-高度調(diào)制乘法器雙稱為時間分割乘法器。這類乘法器電路原理
    發(fā)表于 05-18 14:23 ?2025次閱讀
    脈沖-寬度-高度<b class='flag-5'>調(diào)制</b><b class='flag-5'>乘法器</b>

    變跨導乘法器

    變跨導乘法器 這種乘法器現(xiàn)在已經(jīng)成為一種工業(yè)上的標準方法,是應用極為廣泛的優(yōu)質(zhì)乘法器。
    發(fā)表于 05-18 16:00 ?1249次閱讀

    乘法器在通信電路中的應用

    乘法器在通信電路中的應用 普通振幅調(diào)制
    發(fā)表于 05-18 17:46 ?1390次閱讀

    乘法器調(diào)制器介紹

    這個PDF是關于這個領域非常有用的PDF資料。
    發(fā)表于 01-07 14:37 ?0次下載

    乘法器調(diào)制器

    雖然許多有關調(diào)制的描述都將其描繪成一種乘法過程,但實際情況更為復雜。 首先,為清晰起見,若信號Acos(t)和未調(diào)制的載波cos(t)施加于理想乘法器的兩路輸入,則我們將得到一個
    發(fā)表于 11-15 14:45 ?15次下載
    <b class='flag-5'>乘法器</b>與<b class='flag-5'>調(diào)制器</b>

    使用verilogHDL實現(xiàn)乘法器

    本文在設計實現(xiàn)乘法器時,采用了4-2和5-2混合壓縮對部分積進行壓縮,減少了乘法器的延時和資源占 用率;經(jīng)XilinxISE和QuartusII兩種集成開發(fā)環(huán)境下的綜合仿真測試,與用
    發(fā)表于 12-19 13:30 ?1.1w次閱讀
    使用verilogHDL實現(xiàn)<b class='flag-5'>乘法器</b>

    乘法器原理_乘法器的作用

    乘法器(multiplier)是一種完成兩個互不相關的模擬信號相乘作用的電子器件。它可以將兩個二進制數(shù)相乘,它是由更基本的加法器組成的。乘法器可以通過使用一系列計算機算數(shù)技術來實現(xiàn)。乘法器
    發(fā)表于 02-18 15:08 ?2.6w次閱讀
    <b class='flag-5'>乘法器</b>原理_<b class='flag-5'>乘法器</b>的作用

    簡單應用中,使用調(diào)制器優(yōu)于使用乘法器,但如何定義“簡單”?資料下載

    電子發(fā)燒友網(wǎng)為你提供簡單應用中,使用調(diào)制器優(yōu)于使用乘法器,但如何定義“簡單”?資料下載的電子資料下載,更有其他相關的電路圖、源代碼、課件教程、中文資料、英文資料、參考設計、用戶指南、解決方案等資料,希望可以幫助到廣大的電子工程師們。
    發(fā)表于 04-07 08:44 ?9次下載
    簡單應用中,使用<b class='flag-5'>調(diào)制器</b>優(yōu)于使用<b class='flag-5'>乘法器</b>,但如何定義“簡單”?資料下載
    RM新时代网站-首页