RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

IMEC發(fā)布芯片微縮路線圖:2036年進(jìn)入0.2 nm時代

jf_BPGiaoE5 ? 來源:半導(dǎo)體行業(yè)觀察 ? 2023-02-06 16:01 ? 次閱讀

由于數(shù)字應(yīng)用和數(shù)據(jù)處理的迅速興起,計算能力需求呈爆炸式增長。隨著越來越多地使用人工智能來應(yīng)對我們這個時代的主要挑戰(zhàn),例如氣候變化或糧食短缺,從現(xiàn)在開始,計算需求預(yù)計每六個月就會翻一番。為了以可持續(xù)的方式處理呈指數(shù)級增長的數(shù)據(jù)量,我們需要改進(jìn)的高性能半導(dǎo)體技術(shù)。為了實現(xiàn)這一目標(biāo),我們需要同時應(yīng)對五個挑戰(zhàn)。雖然世界上沒有一家公司可以單獨(dú)完成這一目標(biāo),但整個半導(dǎo)體生態(tài)系統(tǒng)的共同創(chuàng)新和協(xié)作將使摩爾定律得以延續(xù):這是 imec 未來 15 至 20 年雄心勃勃的路線圖的關(guān)鍵信息。

一次五面墻

縮放墻:純光刻支持的縮放正在放緩。由于微芯片晶體管的單個結(jié)構(gòu)正在接近原子的大小,量子效應(yīng)開始干擾微芯片的運(yùn)行,這變得越來越困難。

內(nèi)存墻:系統(tǒng)性能面臨內(nèi)核和內(nèi)存之間的數(shù)據(jù)路徑限制。事實上:內(nèi)存帶寬跟不上處理器性能。我們每秒有更多的觸發(fā)器而不是每秒千兆字節(jié)。

功率墻:將功率引入芯片并從芯片封裝中提取熱量變得越來越具有挑戰(zhàn)性,因此我們必須開發(fā)改進(jìn)的功率傳輸和冷卻概念。

可持續(xù)性墻:半導(dǎo)體設(shè)備的制造導(dǎo)致環(huán)境足跡不斷增加,包括溫室氣體和水、自然資源和電力消耗。

成本墻:顯然,芯片制造成本可能會隨著復(fù)雜性的增加以及設(shè)計和工藝開發(fā)成本的增加而激增。

拆墻

乍一看,戈登摩爾的預(yù)言看起來并不那么美好,他首先指出密集集成電路IC) 中的晶體管數(shù)量大約每兩年翻一番。如果我們頑固地堅持 Dennard 縮放和傳統(tǒng)的 Von Neumann 計算架構(gòu),這種預(yù)測尤其正確。

在其擴(kuò)展路線圖中,imec 為芯片技術(shù)的未來提出了一條替代路徑,在架構(gòu)、材料、晶體管的新基本結(jié)構(gòu)以及……范式轉(zhuǎn)變方面進(jìn)行了根本性的改變。到 2036 年,imec 路線圖將使我們從 7 nm 到 0.2 nm 或 2 ?ngstr?m,保持兩到兩年半的介紹速度。

首先,光刻技術(shù)的不斷進(jìn)步將是進(jìn)一步縮小尺寸的關(guān)鍵:傳統(tǒng)的光刻技術(shù)使用光,而如今,光的波長大于圖案所需的精度。這就是引入極紫外 (EUV) 光刻的原因。它現(xiàn)在出現(xiàn)在越來越多的用于批量生產(chǎn)的功能性生產(chǎn)帶上。EUV 將把我們從5納米時代帶到2納米時代。為了變得更小,我們需要 EUV 的更新版本,High NA-EUV,以及更大的鏡頭。它們的直徑為 1 米,精度為 20 皮米。對于High NA EUV,ASML 正在開發(fā)的第一個原型將于 2023 年面世。預(yù)計在 2025 年或 2026 年的某個時候投入大批量生產(chǎn)。為了降低在制造業(yè)中引入的風(fēng)險,imec 與阿斯麥正在緊密合作。

同時我們還需要晶體管架構(gòu)的創(chuàng)新。如今,幾乎所有芯片制造商都使用FinFET晶體管制造微芯片。然而,進(jìn)入 3nm 代時,F(xiàn)inFET 受到量子干擾,導(dǎo)致微芯片運(yùn)行中斷。

接下來是環(huán)柵 (GAA)或納米片晶體管,由納米片堆疊而成,它將提供改進(jìn)的性能和改善的短溝道效應(yīng)。從 2 nm 開始,這種架構(gòu)將是必不可少的。三星、英特爾和臺積電等主要芯片制造商已經(jīng)宣布,他們將在其 3 納米和/或 2 納米節(jié)點中引入 GAA 晶體管。forksheet 晶體管是 imec 的發(fā)明,甚至比 nanosheet 晶體管更密集,將 gate-all-around 概念擴(kuò)展到 1 nm 一代。forksheet 架構(gòu)在負(fù)溝道和正溝道之間引入了屏障,使溝道更加靠近。該架構(gòu)有望使單元尺寸縮小 20%。

通過將負(fù)溝道和正溝道相互疊加,可以實現(xiàn)進(jìn)一步的縮放,稱為互補(bǔ) FET (CFET) 晶體管,是 GAA 的復(fù)雜垂直繼承者。它顯著提高了密度,但以增加工藝復(fù)雜性為代價,尤其是接觸晶體管的源極和漏極。

隨著時間的推移,CFET 晶體管將采用原子厚度的新型超薄二維單層材料,如二硫化鎢 (WS2) 或鉬。該器件路線圖與光刻路線圖相結(jié)合,將帶我們進(jìn)入埃格斯特倫時代。

b5cc64c8-a4d5-11ed-bfe3-dac502259ad0.jpg

這些亞 2 納米晶體管的系統(tǒng)級還面臨著另外兩個挑戰(zhàn)。內(nèi)存帶寬跟不上 CPU 性能。處理器的運(yùn)行速度不能超過從內(nèi)存中獲取數(shù)據(jù)和指令的速度。要推倒這堵“內(nèi)存墻”,內(nèi)存必須離芯片更近。拆除內(nèi)存墻的一種有趣方法是 3D 片上系統(tǒng) (3D SOC) 集成,它超越了當(dāng)今流行的小芯片方法。按照這種異構(gòu)集成方法,系統(tǒng)被劃分為獨(dú)立的芯片,這些芯片在三維中同時設(shè)計和互連。例如,它將允許在核心邏輯設(shè)備上為 level-1-Cash 堆疊一個 SRAM 內(nèi)存層,從而實現(xiàn)內(nèi)存與邏輯的快速交互。

關(guān)于與系統(tǒng)相關(guān)的挑戰(zhàn),為芯片提供足夠的功率并散發(fā)熱量變得更加困難。然而,一個解決方案就在眼前:配電現(xiàn)在從晶圓頂部穿過十多個金屬層到達(dá)晶體管。Imec 目前正在研究晶圓背面的解決方案。我們會將電源軌沉入晶圓,并使用更寬、電阻更小的材料中的納米硅通孔將它們連接到背面。這種方法將電力傳輸網(wǎng)絡(luò)信號網(wǎng)絡(luò)分離,提高整體電力傳輸性能,減少路由擁塞,并最終允許進(jìn)一步標(biāo)準(zhǔn)單元高度縮放。

最后,半導(dǎo)體制造是有代價的。它需要大量的能源和水,并產(chǎn)生危險廢物。但整個供應(yīng)鏈需要致力于解決這個問題,而生態(tài)系統(tǒng)方法將是必不可少的。去年,imec 啟動了可持續(xù)半導(dǎo)體技術(shù)和系統(tǒng) (SSTS) 研究計劃,該計劃匯集了半導(dǎo)體價值鏈的利益相關(guān)者——從亞馬遜、蘋果和微軟等大型系統(tǒng)公司到供應(yīng)商,包括 ASM、ASML、KURITA、SCREEN、和東京電子。目標(biāo)是減少整個行業(yè)的碳足跡。該計劃評估新技術(shù)對環(huán)境的影響,確定影響大的問題,并在技術(shù)開發(fā)的早期定義更環(huán)保的半導(dǎo)體制造解決方案。

模式轉(zhuǎn)變

從長遠(yuǎn)來看,馮諾依曼架構(gòu)需要徹底改革。馮·諾依曼教授將數(shù)字計算機(jī)視為一個具有輸入、中央處理器和輸出的系統(tǒng)。但我們需要向特定領(lǐng)域和應(yīng)用程序相關(guān)的架構(gòu)發(fā)展,大規(guī)模并行化可與人腦的工作方式相媲美。這意味著 CPU 將扮演更小的角色,有利于為特定工作負(fù)載定制電路。

這種范式轉(zhuǎn)變,加上前方的障礙,標(biāo)志著半導(dǎo)體行業(yè)有趣時代的開始。我們需要在整個半導(dǎo)體生態(tài)系統(tǒng)中進(jìn)行共同創(chuàng)新和協(xié)作:代工廠、IDM、無晶圓廠、fab-lite、設(shè)備和材料供應(yīng)商。不僅僅是為了滿足摩爾定律,而是因為半導(dǎo)體是高性能深度技術(shù)應(yīng)用的核心,可以在應(yīng)對氣候變化、可持續(xù)交通、空氣污染和食物短缺等我們這個時代的挑戰(zhàn)方面取得有影響力的進(jìn)展。 賭注很高。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    455

    文章

    50714

    瀏覽量

    423138
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9682

    瀏覽量

    138080
  • 半導(dǎo)體行業(yè)

    關(guān)注

    9

    文章

    403

    瀏覽量

    40517
  • 半導(dǎo)體設(shè)備

    關(guān)注

    4

    文章

    336

    瀏覽量

    15087

原文標(biāo)題:IMEC發(fā)布芯片微縮路線圖:2036年進(jìn)入0.2 nm時代

文章出處:【微信號:光刻人的世界,微信公眾號:光刻人的世界】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    關(guān)于RISC-V學(xué)習(xí)路線圖推薦

    一個號的RISC-V學(xué)習(xí)路線圖可以幫助學(xué)習(xí)者系統(tǒng)地掌握RISC-V架構(gòu)的相關(guān)知識。比如以下是一個較好的RISC-V學(xué)習(xí)路線圖: 一、基礎(chǔ)知識準(zhǔn)備 計算機(jī)體系結(jié)構(gòu)基礎(chǔ) : 了解計算機(jī)的基本組成、指令集
    發(fā)表于 11-30 15:21

    未來10智能傳感器怎么發(fā)展?美國發(fā)布最新MEMS路線圖

    此前,美國半導(dǎo)體工業(yè)協(xié)會(下文簡稱“SIA”)和美國半導(dǎo)體研究聯(lián)盟(下文簡稱“SRC”),聯(lián)合發(fā)布了未來10(2023-2035)全球半導(dǎo)體產(chǎn)業(yè)技術(shù)發(fā)展路線圖——微電子和先進(jìn)封裝技術(shù)路線圖
    的頭像 發(fā)表于 11-27 16:39 ?703次閱讀
    未來10<b class='flag-5'>年</b>智能傳感器怎么發(fā)展?美國<b class='flag-5'>發(fā)布</b>最新MEMS<b class='flag-5'>路線圖</b>

    2024學(xué)習(xí)生成式AI的最佳路線圖

    本文深入探討了2024最佳生成式AI路線圖的細(xì)節(jié),引領(lǐng)我們穿越動態(tài)進(jìn)展、新興趨勢以及定義這一尖端領(lǐng)域的變革應(yīng)用。引言在日新月異的人工智能領(lǐng)域,生成式AI猶如創(chuàng)新的燈塔,不斷拓展創(chuàng)造力與智慧的邊界
    的頭像 發(fā)表于 07-26 08:28 ?550次閱讀
    2024學(xué)習(xí)生成式AI的最佳<b class='flag-5'>路線圖</b>

    三星電子公布2024異構(gòu)集成路線圖,LP Wide I/O移動內(nèi)存即將面世

    7月17日,三星電子公布了其雄心勃勃的2024異構(gòu)集成路線圖,其中一項關(guān)鍵研發(fā)成果引發(fā)了業(yè)界廣泛關(guān)注——一款名為LP Wide I/O的創(chuàng)新型移動內(nèi)存即將面世。這款內(nèi)存不僅預(yù)示著存儲技術(shù)的又一次
    的頭像 發(fā)表于 07-17 16:44 ?939次閱讀
    三星電子公布2024<b class='flag-5'>年</b>異構(gòu)集成<b class='flag-5'>路線圖</b>,LP Wide I/O移動內(nèi)存即將面世

    三星展望2027:1.4nm工藝與先進(jìn)供電技術(shù)登場

    在半導(dǎo)體技術(shù)的競技場上,三星正全力沖刺,準(zhǔn)備在2027推出一系列令人矚目的創(chuàng)新。近日,三星晶圓代工部門在三星代工論壇上公布了其未來幾年的技術(shù)路線圖,其中包括備受矚目的1.4nm制程工藝、芯片
    的頭像 發(fā)表于 06-21 09:30 ?393次閱讀

    三星公布最新工藝路線圖

    來源:綜合報道 近日,三星電子在加州圣何塞的設(shè)備解決方案美國總部舉辦三星晶圓代工論壇(Samsung Foundry Forum, SFF),公布了其最新代工技術(shù)路線圖和成果。 以下是主要亮點
    的頭像 發(fā)表于 06-17 15:33 ?382次閱讀
    三星公布最新工藝<b class='flag-5'>路線圖</b>

    三星芯片制造技術(shù)路線圖出爐,意強(qiáng)化AI芯片代工市場競爭力

    在科技日新月異的當(dāng)下,三星電子公司作為全球領(lǐng)先的科技企業(yè)之一,再次展示了其在芯片制造領(lǐng)域的雄心壯志。6月13日,據(jù)彭博社等權(quán)威媒體報道,三星電子在其位于加州圣何塞的美國芯片總部舉辦的年度代工論壇上,公布了其最新的芯片制造技術(shù)
    的頭像 發(fā)表于 06-13 15:05 ?784次閱讀

    英飛凌為AI數(shù)據(jù)中心提供先進(jìn)的高能效電源裝置產(chǎn)品路線圖

    英飛凌科技股份公司已翻開AI系統(tǒng)能源供應(yīng)領(lǐng)域的新篇章,發(fā)布了電源裝置(PSU)產(chǎn)品路線圖。該路線圖在優(yōu)先考慮能源效率前提下,專為滿足AI數(shù)據(jù)中心當(dāng)前和未來的能源需求而設(shè)計。
    發(fā)表于 06-03 18:24 ?618次閱讀
    英飛凌為AI數(shù)據(jù)中心提供先進(jìn)的高能效電源裝置產(chǎn)品<b class='flag-5'>路線圖</b>

    iPhone升級路線圖曝光:1后才配12G內(nèi)存,2026有折疊屏

    有博主曝光了蘋果接下來更新iPhone的路線圖,時間跨度從2023-2027。
    的頭像 發(fā)表于 05-20 10:54 ?841次閱讀

    事關(guān)衛(wèi)星物聯(lián)網(wǎng)!LoRaWAN 2027 發(fā)展路線圖重磅公布

    4月16日,LoRa聯(lián)盟(LoRaAlliance)發(fā)布了LoRaWAN開發(fā)路線圖,以引導(dǎo)該標(biāo)準(zhǔn)未來演進(jìn)的方向。LoRaWAN開發(fā)路線圖LoRa作為低功耗廣域網(wǎng)通信領(lǐng)域的“明星”之一
    的頭像 發(fā)表于 04-26 08:06 ?531次閱讀
    事關(guān)衛(wèi)星物聯(lián)網(wǎng)!LoRaWAN 2027 發(fā)展<b class='flag-5'>路線圖</b>重磅公布

    安霸發(fā)布5nm制程的CV75S系列芯片,進(jìn)一步拓寬AI SoC產(chǎn)品路線圖

    防展(ISC West)期間發(fā)布 5nm 制程的 CV75S 系列芯片,進(jìn)一步拓寬其 AI SoC 產(chǎn)品路線圖。
    的頭像 發(fā)表于 04-09 10:26 ?1754次閱讀

    美國公布3D半導(dǎo)體路線圖

    的約300名個人共同努力制定。 MAPT路線圖定義了關(guān)鍵的研究重點和必須解決的技術(shù)挑戰(zhàn),以支持20211月發(fā)布的“半導(dǎo)體十計劃”中概述的重大轉(zhuǎn)變。MAPT
    的頭像 發(fā)表于 03-25 17:32 ?708次閱讀

    納微半導(dǎo)體發(fā)布最新AI數(shù)據(jù)中心電源技術(shù)路線圖

    納微半導(dǎo)體,作為功率半導(dǎo)體領(lǐng)域的佼佼者,以及氮化鎵和碳化硅功率芯片的行業(yè)領(lǐng)頭羊,近日公布了其針對AI人工智能數(shù)據(jù)中心的最新電源技術(shù)路線圖。此舉旨在滿足未來12至18個月內(nèi),AI系統(tǒng)功率需求可能呈現(xiàn)高達(dá)3倍的指數(shù)級增長。
    的頭像 發(fā)表于 03-16 09:39 ?925次閱讀

    納微半導(dǎo)體發(fā)布最新AI數(shù)據(jù)中心電源技術(shù)路線圖

    (納斯達(dá)克股票代碼:NVTS)發(fā)布了 最新的AI人工智能數(shù)據(jù)中心電源技術(shù)路線圖 ,以滿足 未來12-18個月內(nèi)呈最高3倍指數(shù)級增長 的AI系統(tǒng)功率需求。 傳統(tǒng)CPU通常只需300W的功率支持,而 數(shù)據(jù)中心的AC-DC電源通??蔀楣β?0倍于傳統(tǒng)CPU(即3000W)的應(yīng)用
    發(fā)表于 03-13 13:48 ?577次閱讀
    納微半導(dǎo)體<b class='flag-5'>發(fā)布</b>最新AI數(shù)據(jù)中心電源技術(shù)<b class='flag-5'>路線圖</b>

    Arm 更新 Neoverse 產(chǎn)品路線圖,實現(xiàn)基于 Arm 平臺的人工智能基礎(chǔ)設(shè)施

    Neoverse CSS 產(chǎn)品;與 CSS N2 相比,其單芯片性能可提高 50% Arm Neoverse CSS N3 拓展了 Arm 領(lǐng)先的 N 系列 CSS 產(chǎn)品路線圖;與 CSS N2 相比
    發(fā)表于 02-22 11:41 ?381次閱讀
    RM新时代网站-首页