RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

條件(三元)運算符

汽車電子技術 ? 來源: OpenFPGA ? 作者: 碎碎思 ? 2023-02-09 15:42 ? 次閱讀

數(shù)字硬件建模SystemVerilog-條件(三元)運算符

圖片

經過幾周的更新,SV核心部分用戶自定義類型和包內容已更新完畢,接下來就是RTL表達式和運算符。

馬上HDLBits-SystemVerilog版本也開始準備了,基本這一部分完成后就開始更新~

圖片

介紹

RTL建模中廣泛使用的運算符是條件運算符,也稱為三元運算符,該運算符用于在兩個表達式之間進行選擇——表5-2列出了用于表示條件運算符的重點。

表5-2:RTL建模的條件(三元)運算符| 運算符 | 示例用法 | 描述 |

| -------- | ---------- | ------------------------------------------------------------------------------- |

| ?: | s?m:n | 如果s為真,則選擇m;如果s為假,則選擇n,否則(s不為真不為假)對m和n進行按位比較 |

問號(?)前面列出的表達式被稱為控制表達式(control expression),表示它可以是一個簡單的整數(shù)值(任何大小的向量,包括1位),也可以是另一個返回整數(shù)值的操作的結果。例如:

圖片

使用以下規(guī)則將控制表達式計算為true或false:

  • 如果所有位為l,則表達式為true。
  • 如果所有位均為0,則表達式為false。
  • 如果未設置任何位且并非所有位均為0,則表達式未知,如果某些位為X或Z,則可能出現(xiàn)這種情況。

對于4-state值,控制表達式可能既不是真的也不是假的。在下面的值中,沒有一個位是l,但不是所有的位都是0。

圖片

當控制表達式未知時,條件運算符對兩個可能的返回值進行按位比較。如果對應位均為0,則該位位置返回0,如果對應位均為l,則該位位置返回1。如果對應的位不同,或者任一位有X或Z值,則返回該位位置的X。下面的示例演示了這種仿真行為。

圖片

條件運算符的行為通常類似于硬件多路復用器。示例5-3說明了如何使用條件運算符在寄存器的兩個輸入之間進行選擇。圖5-3顯示了綜合該示例的結果。條件運算符映射到四個多路復用器,四位d1和d2輸入的每一位對應一個多路復用器。

示例5-3:使用條件運算符:4位多路復用寄存器D輸入

// 4-bit register with multiplexed D input, using conditional
// operator.
//
//`begin_keywords "1800-2012" // use SystemVerilog-2012 keywords
module muxed_register
#(parameter WIDTH = 4)                 // register size
(input  logic             clk,         // 1-bit input
 input  logic             data_select, // 1-bit input
 input  logic [WIDTH-1:0] d1, d2,      // scalable input size
 output logic [WIDTH-1:0] q_out        // scalable output size
);
  timeunit 1ns; timeprecision 1ns;

  always_ff @(posedge clk)
    q_out <= data_select? d1 : d2;     // store d1 or d2

endmodule: muxed_register
//`end_keywords

圖形5-3:示例5-3的綜合結果:條件運算符(多路復用寄存器)圖片

圖5-3所示的電路是綜合編譯器將電路映射到特定ASICFPGA目標實現(xiàn)之前的中間通用綜合結果。用于生成圖5-3的綜合編譯器使用了具有未連接的set和rst輸入的通用觸發(fā)器,使用ASIC或FPGA庫的最終實現(xiàn)可能能夠使用沒有這些輸入的觸發(fā)器(如果目標設備中可用)。不同的綜合編譯器可能會使用不同的通用型組件來表示這些中間結果。

條件運算符并不總是作為多路復用器實現(xiàn)。綜合編譯器可能會根據操作數(shù)的類型和運算的上下文,將條件運算符映射并優(yōu)化為其他類型的門級邏輯。在示例5-4中,條件運算符表示三態(tài)緩沖器,而不是多路復用邏輯,圖5-4顯示了綜合該示例的結果,

示例5-4:使用條件運算符:帶三態(tài)輸出的4位加法器

// 4-bit adder with tri-state outputs, using conditional operator
// (no carry).
//
//`begin_keywords "1800-2012" // use SystemVerilog-2012 keywords
module tri_state_adder
#(parameter N = 4)                // N-bit adder size
(input  logic             enable, // output enable
input  logic     [N-1:0] a, b,   // scalable input size
output tri logic [N-1:0] out     // tri-state output, net type
);
 timeunit 1ns; timeprecision 1ns;

 assign out = enable? (a + b) : 'z;  // tri-state buffer

endmodule: tri_state_adder
//`end_keywords

在本例中,條件運算符(?)選擇輸出端口應分配(a+b)或高阻抗。如果en為false,則將out賦值為z?!痾標記是一個文字值,用于將表達式的所有位設置為高阻抗,并自動縮放到表達式的向量大小。有關向量填充文字值的更多詳細信息,請參見之前的文章。

在示例5-4中觀察,out三態(tài)輸出端口被聲明為3-state logic類型,而不是通常的邏輯類型,logic數(shù)據類型只定義端口時可以有四態(tài)值,它不定義端口類型是網絡類型或者變量類型。輸出端口默認為變量類型,除非顯式聲明為NET(網絡)類型。(相反,輸入端口將默認為NET類型,除非顯式聲明為變量類型),關鍵字?tri聲明網絡類型。tri類型在各個方面都與wire類型相同,但tri關鍵字可以幫助記錄網絡或端口的預期三態(tài)(高阻抗)值。

圖5-4:示例5-4的綜合結果:條件運算符(三態(tài)輸出)圖片

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 建模
    +關注

    關注

    1

    文章

    304

    瀏覽量

    60765
  • RTL
    RTL
    +關注

    關注

    1

    文章

    385

    瀏覽量

    59759
  • 運算符
    +關注

    關注

    0

    文章

    172

    瀏覽量

    11079
收藏 人收藏

    評論

    相關推薦

    C語言運算符的使用方法

    詳細介紹了C語言表達式、算術運算符、賦值運算符、關系運算符、條件結構、邏輯運算符、位運算符的語法
    發(fā)表于 11-02 11:30 ?1603次閱讀
    C語言<b class='flag-5'>運算符</b>的使用方法

    條件運算符是什么_條件運算符有哪些

    運算符優(yōu)先級高于賦值、逗號運算符,低于其他運算符。關系運算實際上是邏輯比較運算,它是邏輯運算
    發(fā)表于 11-16 16:02 ?1.1w次閱讀
    <b class='flag-5'>條件</b><b class='flag-5'>運算符</b>是什么_<b class='flag-5'>條件</b><b class='flag-5'>運算符</b>有哪些

    單目運算符是什么_單目運算符有哪些

    單目運算符是指運算所需變量為一個的運算符,又叫一運算符,其中有邏輯非運算符:!、按位取反
    的頭像 發(fā)表于 02-24 15:42 ?6.1w次閱讀
    單目<b class='flag-5'>運算符</b>是什么_單目<b class='flag-5'>運算符</b>有哪些

    條件運算符的用法_C運算符的結合方向

    條件運算符優(yōu)先級高于賦值、逗號運算符,低于其他運算符。在標準C語言的文檔里,對操作的結合性并沒有作出非常清楚的解釋。一個滿分的回答是:它是
    發(fā)表于 02-24 16:36 ?9699次閱讀

    C運算符的優(yōu)先級和結合性詳細解決

    運算符是一種告訴編譯器執(zhí)行特定的數(shù)學或邏輯操作的符號。 C語言內置了豐富的運算符,大體可分為10類:算術運算符、關系運算符、邏輯運算符、位
    的頭像 發(fā)表于 02-22 17:27 ?3232次閱讀

    淺析MySQL中的各類運算符

    MySQL支持多種運算符,我們在寫SQL腳本時經常會需要用到各種各樣的運算符,這些運算符可以用來連接表達式,進而從數(shù)據庫中查詢我們需要的結果集等。這些類型主要包括算術運算符、比較
    的頭像 發(fā)表于 05-03 17:41 ?2051次閱讀
    淺析MySQL中的各類<b class='flag-5'>運算符</b>

    python運算符是什么

    python運算符 0. 什么是運算符? 本章節(jié)主要說明Python的運算符。舉個簡單的例子 4 +5 = 9 。 例子中,4和5被稱為操作數(shù),“+”號為運算符。 Python語言支持
    的頭像 發(fā)表于 02-21 16:44 ?2377次閱讀

    SystemVerilog-運算符/表達式規(guī)則

    RTL建模中廣泛使用的運算符條件運算符,也稱為三元運算符,該運算符用于在兩個表達式之間進行選擇
    的頭像 發(fā)表于 08-03 09:03 ?3105次閱讀

    如何靈活使用三元運算符

    給定四個無符號數(shù),請找出最小值。無符號數(shù)可以與標準比較運算符(a < b)進行比較。使用條件運算符描述一個兩路的最小值電路,然后組合它來創(chuàng)建一個4路最小電路??赡苄枰恍┚€向量作為中間結果。
    的頭像 發(fā)表于 09-28 17:07 ?1292次閱讀

    什么是運算符重載

    重載運算符是具有特殊名稱的函數(shù),是通過關鍵字** operator **后跟運算符的符號來定義的
    的頭像 發(fā)表于 01-20 15:30 ?2487次閱讀

    什么是移位運算符

    移位運算符將向量的位向右或向左移位指定的次數(shù)。SystemVerilog具有按位和算術移位運算符
    的頭像 發(fā)表于 02-09 15:49 ?1827次閱讀
    什么是移位<b class='flag-5'>運算符</b>

    C語言使用條件運算符注意事項

    條件運算符優(yōu)先于賦值運算符 * 表達式“2”和表達式“3”不僅可以是數(shù)值表達式,還可以是賦值表達式或函數(shù)表達式。 * 條件表達式相當于一個不帶關鍵字if的if語句,用它處理簡單選擇
    的頭像 發(fā)表于 03-09 10:50 ?910次閱讀

    Python中常見的條件運算符有哪些

    條件運算符 條件判斷,if語句重在判斷并選擇是否執(zhí)行,而沒有過多涉及條件本身。 下面是Python中常見的條件
    的頭像 發(fā)表于 09-12 16:47 ?1869次閱讀

    Golang為何舍棄三元運算符

    golang中不存在?:運算符的原因是因為語言設計者已經預見到三元運算符經常被用來構建一些極其復雜的表達式。雖然使用if進行替代會讓代碼顯得更長,但這毫無疑問可讀性更強。
    的頭像 發(fā)表于 04-03 15:13 ?693次閱讀

    c語言從右到左的運算符有哪些

    用在變量之后時,它們會先返回變量的原始值,然后再進行遞增或遞減。 三元條件運算符 ( ?: ):這個運算符的求值順序是從右到左。首先計算第
    的頭像 發(fā)表于 08-20 11:39 ?897次閱讀
    RM新时代网站-首页