RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

ARM+FPGA架構開發(fā)板PCIE2SCREEN示例分析與測試-米爾MYD-JX8MMA7

米爾MYIR ? 來源:米爾MYIR ? 作者:米爾MYIR ? 2023-02-24 16:56 ? 次閱讀

本篇測評由電子發(fā)燒友的優(yōu)秀測評者“zealsoft”提供。

本次測試內(nèi)容為米爾MYD-JX8MMA7開發(fā)板其ARM端的測試例程pcie2screen并介紹一下FPGA端程序的修改。
?
01.測試例程pcie2screen

例程pcie2screen是配合MYD-JX8MMA7開發(fā)板所帶的MYIR_PCIE_5T_CMOS 工程的測試例,它的作用是顯示FPGA所連接的攝像頭所采集的視頻。運行該程序后屏幕會顯示一個標題為demo的窗口。

pYYBAGPqCIKAd2JMAAMXyFfc8nk343.png


使用鼠標點擊 ready按鈕,demo 窗口會顯示連續(xù)的視頻,說明攝像頭、DDR、PCIE接口各部分正常。如果沒有接攝像頭,該程序會顯示雜亂無章的圖像。

該測試例的源碼沒有包括在SDK中,可以向米爾公司的技術人員索取。該實例程序是用Qt開發(fā)的,使用了OpenGL技術。程序包括以下幾個主要的類:

MainWindow:QMainWindow子類,是顯示窗口的。

uOpenglYuv:QOpenGLWidget子類,用于顯示采集到的圖像。該類的initializeGL函數(shù)用于初始化OpenGL。paintGL函數(shù)是用于繪制圖像的,其中最核心的語句是:

glTexImage2D(GL_TEXTURE_2D, 0, GL_RGBA, vW, vH, 0, GL_RGBA, GL_UNSIGNED_BYTE, pRGB);


其中的pRGB保存從FPGA讀取的數(shù)據(jù)。從這句我們可以看出該程序所要求的圖像的格式。

xdma_getImg:主線程類

xdma_programe:對RIFFA接口進行了封裝,其中的read_pack用于讀取FPGA數(shù)據(jù),被主線程循環(huán)調(diào)用。其函數(shù)定義如下:

int xdma_programe::read_pack(char *pData, int len)
{
   //int buffer[1920 * 1080];
   //int buffer[1024 * 768];
   int buffer[1280 * 720];
   int i;
   if(dev_fd != NULL)
   {
       fpga_send(dev_fd, 0, buffer, len / 4, 0, 1, 25000);
       fpga_recv(dev_fd, 0, buffer, len / 4, 25000);
       memcpy(pData, (char *)buffer, len);
       return len;
   }
   else
   {
       return 0;
   }
}

從函數(shù)中可以看出,在每次讀數(shù)據(jù)前,該函數(shù)先向FPGA寫一次數(shù)據(jù)(數(shù)據(jù)無意義,和FPGA的狀態(tài)機有關),每次讀入一整幀的數(shù)據(jù)。

02.
FPGA端程序的修改
FPGA端的邏輯控制在chnl_tester.v中,它定義了一個狀態(tài)機,用于對數(shù)據(jù)收發(fā)進行控制。狀態(tài)機定義如下:

always @(posedge CLK or posedge RST) begin
       if (RST) begin
               rLen <= #1 0;
               rCount <= #1 0;
               rState <= #1 0;
               rData <= #1 0;
               vout_vs_r <= #1 0;
       end
       else begin
         case (rState)
               3'd0: begin // Wait for start of RX, save length
                       if (CHNL_RX) begin
                               rLen <= #1 CHNL_RX_LEN;
                               rCount <= #1 0;
                               rState <= #1 3'd1;
                       end
               end
               3'd1: begin // Wait for last data in RX, save value
                       if (CHNL_RX_DATA_VALID) begin
                               rData <= #1 CHNL_RX_DATA;
                               rCount <= #1 rCount + (C_PCI_DATA_WIDTH/32);
                       end
                       if (rCount >= rLen)begin
                               rState <= #1 3'd2;
                               end
               end
               3'd2: begin // Prepare for TX
                       if (read_valid) begin                
                            rCount <= #1 0;
                            rState <= #1 3'd3;
                            end
               end
               3'd3: begin // Start TX with save length and data value
                       if (CHNL_TX_DATA_REN) begin
                               //rData <= #1 data_in;
                               rCount <= #1 rCount + (C_PCI_DATA_WIDTH/32);
                               if (rCount >= rLen)
                                       rState <= #1 3'd4;                
                       end
               end
               3'd4: begin
           if (vout_vs_r)         
               rState <= #1 3'd5;
           else begin                
                       vout_vs_r <= #1 1;
                       rState <= #1 3'd4;
                       rCount <= #1 0;
                       end
               end        
               3'd5: begin
            if (vs_flag) begin         
                rState <= #1 3'd0;
                vout_vs_r <= #1 0;
                end
            else                 
                rState <= #1 3'd5;
        end                                      
         endcase
       end
end


我們手頭沒有攝像頭進行測試,所以簡單修改該程序,使程序發(fā)送藍色漸變色帶信號
核心修改如下:

……
reg [31:0] rColor = 0;
……
assign CHNL_TX_DATA = (read_en)? {rColor, rColor}:64'd0;
……
               3'd3: begin // Start TX with save length and data value
                       if (CHNL_TX_DATA_REN) begin
                               //rData <= #1 data_in;
//                                if (rCount % 5 == 4)
               rColor <= #1 rColor + 1;
                               if(rColor >= 255)
                                   rColor <= #1 0;
                               rCount <= #1 rCount + (C_PCI_DATA_WIDTH/32);
                               if (rCount >= rLen)
                                       rState <= #1 3'd4;                
                       end
               end
……

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1629

    文章

    21729

    瀏覽量

    602986
  • ARM
    ARM
    +關注

    關注

    134

    文章

    9084

    瀏覽量

    367382
  • 開發(fā)板
    +關注

    關注

    25

    文章

    5032

    瀏覽量

    97371
  • 米爾
    +關注

    關注

    0

    文章

    51

    瀏覽量

    7931
收藏 人收藏

    評論

    相關推薦

    米爾MYD-JX8MMA7開發(fā)板-ARM+FPGA架構試用體驗】ARM開發(fā)環(huán)境搭建

    CPU,1.8GHz主頻。MYC-JX8MMA7核心開發(fā)板是基于ARM+FPGA處理架構,以ARM
    發(fā)表于 12-24 16:45

    米爾MYD-JX8MMA7開發(fā)板-ARM+FPGA架構試用體驗】PCIE傳輸框架RIFF分析

    、Artix-7 CPU,1.8GHz主頻。MYC-JX8MMA7核心開發(fā)板是基于ARM+FPGA處理
    發(fā)表于 01-30 14:14

    米爾MYD-JX8MMA7開發(fā)板-ARM+FPGA架構試用體驗】PCIE2SCREEN示例分析測試

    本帖最后由 zealsoft 于 2023-2-14 10:26 編輯 PCIE2SCREEN示例分析測試感謝“電子發(fā)燒友網(wǎng)”和
    發(fā)表于 02-13 17:57

    米爾MYD-JX8MMA7開發(fā)板-ARM+FPGA架構試用體驗】快速入門

    :root@myd-jx8mma7:~# sudo apt updateGet:1 http://ftp.debian.org/debian buster InRelease [122 kB]Get:2
    發(fā)表于 03-09 19:04

    米爾MYD-JX8MMA7開發(fā)板-ARM+FPGA架構試用體驗】編寫hello world!

    保存后退出。執(zhí)行gcc hello.c -o hello就可以編程在開發(fā)板上的程序了,編譯后執(zhí)行./hello就可以看到hello world輸出來。。root@myd-jx8mma7:/home
    發(fā)表于 03-17 16:05

    米爾MYD-JX8MMA7開發(fā)板-ARM+FPGA架構試用體驗】基于torando的hello world

    目的1、安裝tornado以及相關包。2、搭建第一個tornado的頁面服務程序步驟米爾MYD-JX8MMA7,已經(jīng)安裝好了python3.9:root@myd-jx8mma7:/op
    發(fā)表于 03-17 17:04

    米爾MYD-JX8MMA7開發(fā)板-ARM+FPGA架構試用體驗】1.從上電到連接和刷機過程

    米爾MYD-JX8MMA7開發(fā)板ARM+FPGA架構試用體驗】1.從上電到連接和刷機過程大信(QQ:8125036)感謝電子發(fā)燒友網(wǎng)與
    發(fā)表于 04-10 00:29

    米爾MYD-JX8MMA7開發(fā)板-ARM+FPGA架構試用體驗】2.搭建C/C++與QT開發(fā)環(huán)境

    米爾MYD-JX8MMA7開發(fā)板-ARM+FPGA架構試用體驗】2.搭建C/C++與QT
    發(fā)表于 04-10 01:11

    米爾MYD-JX8MMA7開發(fā)板-ARM+FPGA架構試用體驗】3.使用GStream開發(fā)高清視頻實時編碼與推流

    本帖最后由 ALSET 于 2023-4-10 10:40 編輯 【米爾MYD-JX8MMA7開發(fā)板-ARM+FPGA架構試用體驗】3
    發(fā)表于 04-10 01:58

    米爾MYD-JX8MMA7開發(fā)板-ARM+FPGA架構試用體驗】5.神經(jīng)網(wǎng)絡框架NCNN的移植與交通流量智能統(tǒng)計應用系統(tǒng)開發(fā)

    米爾MYD-JX8MMA7開發(fā)板-ARM+FPGA架構試用體驗】5.神經(jīng)網(wǎng)絡框架NCNN的移植與交通流量智能統(tǒng)計應用系統(tǒng)
    發(fā)表于 04-10 07:20

    米爾MYD-JX8MMA7開發(fā)板-ARM+FPGA架構試用體驗】九、QTDome大全

    ,并查看編譯結果是否成功和編譯后的輸出路徑。 最后將編譯后的文件,復制到IMX8MMA7開發(fā)板上,然后運行其代碼操作方法如下: 實際運行效果: 二、米爾開發(fā)板內(nèi)例程
    發(fā)表于 05-23 09:21

    ARM+FPGA架構開發(fā)板PCIE2SCREEN示例分析測試-米爾MYD-JX8MMA7

    本篇測評由電子發(fā)燒友的優(yōu)秀測評者“zealsoft”提供。本次測試內(nèi)容為米爾MYD-JX8MMA7開發(fā)板ARM端的
    的頭像 發(fā)表于 03-02 09:44 ?799次閱讀
    <b class='flag-5'>ARM+FPGA</b><b class='flag-5'>架構</b><b class='flag-5'>開發(fā)板</b><b class='flag-5'>PCIE2SCREEN</b><b class='flag-5'>示例</b><b class='flag-5'>分析</b>與<b class='flag-5'>測試</b>-<b class='flag-5'>米爾</b><b class='flag-5'>MYD-JX8MMA7</b>

    ARM+FPGA開發(fā)板上電體驗——米爾基于NXP i.MX 8M Mini+Artix-7處理器的開發(fā)板

    本篇測評由電子發(fā)燒友的優(yōu)秀測評者“qinyunti”提供。點擊觀看視頻米爾基于NXPi.MX8MMini和Artix-7處理器推出的MYD-JX8MMXA7
    的頭像 發(fā)表于 03-28 16:48 ?1182次閱讀
    <b class='flag-5'>ARM+FPGA</b><b class='flag-5'>開發(fā)板</b>上電體驗——<b class='flag-5'>米爾</b>基于NXP i.MX <b class='flag-5'>8</b>M Mini+Artix-<b class='flag-5'>7</b>處理器的<b class='flag-5'>開發(fā)板</b>

    米爾ARM+FPGA架構開發(fā)板PCIE2SCREEN示例分析測試

    本次測試內(nèi)容為基于ARM+FPGA架構米爾MYD-JX8MMA7開發(fā)板
    的頭像 發(fā)表于 07-08 14:38 ?733次閱讀
    <b class='flag-5'>米爾</b><b class='flag-5'>ARM+FPGA</b><b class='flag-5'>架構</b><b class='flag-5'>開發(fā)板</b><b class='flag-5'>PCIE2SCREEN</b><b class='flag-5'>示例</b><b class='flag-5'>分析</b>與<b class='flag-5'>測試</b>

    米爾ARM+FPGA架構開發(fā)板PCIE2SCREEN示例分析測試

    本次測試內(nèi)容為基于ARM+FPGA架構米爾MYD-JX8MMA7開發(fā)板
    的頭像 發(fā)表于 07-07 14:15 ?659次閱讀
    <b class='flag-5'>米爾</b><b class='flag-5'>ARM+FPGA</b><b class='flag-5'>架構</b><b class='flag-5'>開發(fā)板</b><b class='flag-5'>PCIE2SCREEN</b><b class='flag-5'>示例</b><b class='flag-5'>分析</b>與<b class='flag-5'>測試</b>
    RM新时代网站-首页