RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA學(xué)習(xí)之觸發(fā)器和鎖存器

jf_78858299 ? 來源:電子工程世界 ? 作者: 凔海 ? 2023-03-23 16:03 ? 次閱讀

大多數(shù)數(shù)字系統(tǒng)中,除了需要具有邏輯運算和算數(shù)功能的組合邏輯電路外,還需要具有存儲功能的電路,組合邏輯與時序邏輯可構(gòu)成時序邏輯電路,簡稱時序電路?,F(xiàn)在討論實現(xiàn)存儲功能的兩種邏輯單元電路,即鎖存器和觸發(fā)器。

雙穩(wěn)態(tài):電子電路中。其雙穩(wěn)態(tài)電路的特點是:在沒有外來觸發(fā)信號的作用下,電路始終處于原來的穩(wěn)定狀態(tài)。在外加輸入觸發(fā)信號作用下,雙穩(wěn)態(tài)電路從一個穩(wěn)定狀態(tài)翻轉(zhuǎn)到另一個穩(wěn)定狀態(tài)。由于它具有兩個穩(wěn)定狀態(tài),故稱為雙穩(wěn)態(tài)電路。

單穩(wěn)態(tài)電路只有一種穩(wěn)定狀態(tài),受到觸發(fā)以后,會自動轉(zhuǎn)到穩(wěn)定狀態(tài)。雙穩(wěn)態(tài)電路就兩種穩(wěn)定狀態(tài),受到觸發(fā)發(fā)后,就穩(wěn)定在那種狀態(tài),受到下一次觸發(fā)以后,再翻轉(zhuǎn)。

商店的彈簧門,就是一種“單穩(wěn)態(tài)”。人一推開門后,處在一種不穩(wěn)定狀態(tài),人一進入后就會自動回復(fù)到關(guān)門這種穩(wěn)定狀態(tài)。家中的普通門,就是“雙穩(wěn)態(tài)”,門一被打開,就停在那里了,是一種穩(wěn)態(tài);將它關(guān)上了,又是一種穩(wěn)態(tài)。

鎖存器:

鎖存器是構(gòu)成各種時序電路的基本元件,它的特點是具有0和1兩種穩(wěn)定的狀態(tài),一旦狀態(tài)被確定,就能自行保持,即長期存儲1位的二進制碼,直到有外部信號作用時才有可能改變。鎖存器是一種對電平敏感的存儲單元電路,它們可以在特定輸入電平作用下改變狀態(tài)。

圖片

鎖存器的當(dāng)前狀態(tài)與前一個狀態(tài)有關(guān)。 當(dāng)R為1,輸出被復(fù)位,即Q為0。不論前一個狀態(tài)是什么,即不論Q的值是1還是0。 當(dāng)S為1,R為0的情況下,Q即為0。不論前一個狀態(tài)是什么,即不論Q的值是1還是0, 當(dāng)S和R狀態(tài)相同時(不論是1還是0),Q的值為Q的值。即,保持狀態(tài),鎖存器。

圖片

圖片

代碼見1_latch

圖片

D鎖存器

邏輯門控D鎖存器: 由于當(dāng)R、S為1的時候,鎖存狀態(tài)不確定,故為了消除SR鎖存器的不確定狀態(tài),可在電路的S和R輸入端連接一個非門G5從而保證S和R不同時為1的條件。此外還有傳輸門控D鎖存器,

圖片

圖片

觸發(fā)器

RS觸發(fā)器(RS (Reset-Set) flip-flop)

圖片

RS觸發(fā)器是雙穩(wěn)態(tài)觸發(fā)器,倆個與非門交叉耦合構(gòu)成。由表可知它具有置“0”、置“1”和 “保持”三種功能。即在CP產(chǎn)生上升沿時才進行數(shù)據(jù)變化。RS觸發(fā)器分為上升沿觸發(fā)和下降沿觸發(fā)。注意Rd、Sd都是低電平有效。但我們到不需要注意這些,只需明白,cp上升沿時,R為0復(fù)位,這時輸出只和置位的S有關(guān)。如果R為1,則輸出均為0,根據(jù)電路結(jié)構(gòu)可知。當(dāng)RS均為1時會出現(xiàn)混亂,所以需要有約束條件來限制。

代碼見RS_regist

圖片

JK觸發(fā)器(JK (Jump-Key)flip-flop )

JK觸發(fā)器具有置0、置1、保持和翻轉(zhuǎn)功能,在各類集成觸發(fā)器中,JK觸發(fā)器的功能最為齊全。在實際應(yīng)用中,它不僅有很強的通用性,而且能靈活地轉(zhuǎn)換其他類型的觸發(fā)器。由JK觸發(fā)器可以構(gòu)成D觸發(fā)器和T觸發(fā)器。

D觸發(fā)器(data flip-flop)

圖片

D觸發(fā)器可以說是最常用的了。在寫Verilog時,觸發(fā)器均為D觸發(fā)器。雙穩(wěn)態(tài)多諧振蕩器(Bistable Multivibrator),是一種應(yīng)用在數(shù)字電路上具有記憶功能的循序邏輯組件,可記錄二進位制數(shù)字信號“1”和“0”。觸發(fā)器是構(gòu)成時序邏輯電路以及各種復(fù)雜數(shù)字系統(tǒng)的基本邏輯單元。觸發(fā)器的線路圖由邏輯門組合而成,其結(jié)構(gòu)均由SR鎖存器派生而來(廣義的觸發(fā)器包括鎖存器)。觸發(fā)器可以處理輸入、輸出信號和時鐘頻率之間的相互影響。

代碼:D_flip_flop

圖片

T觸發(fā)器 T (Toggle flip-flop)

圖片

T觸發(fā)器是一種使用較多的觸發(fā)器,將JK觸發(fā)器的J、K輸入端相連,接成一個輸入端T,即J = K = T,組成的觸發(fā)器就稱為T觸發(fā)器。圖5.5.1為T觸發(fā)器邏輯符號。在JK觸發(fā)器的基礎(chǔ)上可以得出T觸發(fā)器的特性方程為

圖片

當(dāng)T=0時,由其特性方程可得,即在時鐘信號的作用下,輸出端的狀態(tài)保持不變。

當(dāng)T=1時,由其特性方程可得,即在時鐘信號下降沿的作用下,輸出端的狀態(tài)翻轉(zhuǎn)為相反的狀態(tài)。在這種條件下,也稱為觸發(fā)器

代碼:T_flop_flip

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 二進制
    +關(guān)注

    關(guān)注

    2

    文章

    795

    瀏覽量

    41643
  • 時序電路
    +關(guān)注

    關(guān)注

    1

    文章

    114

    瀏覽量

    21696
  • 鎖存器
    +關(guān)注

    關(guān)注

    8

    文章

    906

    瀏覽量

    41495
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2000

    瀏覽量

    61132
  • 單元電路
    +關(guān)注

    關(guān)注

    4

    文章

    32

    瀏覽量

    19442
收藏 人收藏

    評論

    相關(guān)推薦

    FPGA的設(shè)計中為什么避免使用

    文章都對有個誤解,我們后面會詳細說明。 這篇文章,我們包含如下內(nèi)容: ①、
    的頭像 發(fā)表于 11-16 11:42 ?8463次閱讀
    <b class='flag-5'>FPGA</b>的設(shè)計中為什么避免使用<b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>

    觸發(fā)器、寄存和緩沖的區(qū)別

    時鐘脈沖的電平作用下改變狀態(tài)是電平觸發(fā)的存儲單元,數(shù)據(jù)存儲的動作取決于輸入時鐘(或者使能)信號的電平值,僅當(dāng)
    發(fā)表于 10-09 16:19

    凔海筆記FPGA(六):觸發(fā)器

    邏輯可構(gòu)成時序邏輯電路,簡稱時序電路?,F(xiàn)在討論實現(xiàn)存儲功能的兩種邏輯單元電路,即觸發(fā)器。雙穩(wěn)態(tài):電子電路中。其雙穩(wěn)態(tài)電路的特點是:在沒有外來
    發(fā)表于 05-21 06:50

    寄存、觸發(fā)器的區(qū)別

    寄存:register:latch觸發(fā)器:flipflop 一、
    發(fā)表于 07-03 11:50

    觸發(fā)器的工作原理是什么

    的工作原理是什么?的動態(tài)特性及其應(yīng)用有哪些?觸發(fā)
    發(fā)表于 11-03 06:48

    觸發(fā)器

    觸發(fā)器1.什么情況要用到?狀態(tài)不能保持
    發(fā)表于 03-10 17:52

    觸發(fā)器原理

      1、掌握、觸發(fā)器的電路結(jié)構(gòu)和工作原理;   2、熟練掌握SR觸發(fā)器、JK觸發(fā)器、D
    發(fā)表于 08-18 16:39 ?0次下載

    觸發(fā)器的分類, 觸發(fā)器的電路

    觸發(fā)器的分類, 觸發(fā)器的電路 雙穩(wěn)態(tài)器件有兩類:一類是觸發(fā)器,一類是。
    發(fā)表于 03-09 09:59 ?1671次閱讀

    Latch和觸發(fā)器Flip-flop有何區(qū)別

    本文首先介紹了Latch結(jié)構(gòu)和latch的優(yōu)缺點,其次介紹了
    的頭像 發(fā)表于 04-18 14:10 ?13.2w次閱讀
    <b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>Latch和<b class='flag-5'>觸發(fā)器</b>Flip-flop有何區(qū)別

    如何操作基本類型的觸發(fā)器

    (有時也稱為S/R)是最小的存儲塊。它
    的頭像 發(fā)表于 07-30 11:23 ?6390次閱讀
    如何操作基本類型的<b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>和<b class='flag-5'>觸發(fā)器</b>

    觸發(fā)器的區(qū)別

    ,有兩個輸入,一個是有效信號EN,一個是輸入數(shù)據(jù)信號DATA_IN,有一個輸出Q,它的功能就是在EN有效的時候把DATA_IN的值傳給Q,也就是
    的頭像 發(fā)表于 11-29 11:02 ?2.6w次閱讀

    、觸發(fā)器、寄存的關(guān)聯(lián)與區(qū)別及其相應(yīng)的verilog描述

    1:、觸發(fā)器、寄存的關(guān)聯(lián)與區(qū)別 首先應(yīng)該明確
    的頭像 發(fā)表于 12-19 12:25 ?1.2w次閱讀

    觸發(fā)器的概念及其區(qū)別

    請簡述觸發(fā)器的概念,并分析二者的區(qū)別。
    的頭像 發(fā)表于 08-15 09:24 ?6358次閱讀
    <b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>與<b class='flag-5'>觸發(fā)器</b>的概念及其區(qū)別

    觸發(fā)器的區(qū)別和聯(lián)系

    觸發(fā)器是數(shù)字邏輯電路中兩種重要的元件,它們在不同的應(yīng)用場景中發(fā)揮著關(guān)鍵作用。雖然觸發(fā)器
    的頭像 發(fā)表于 12-25 14:50 ?1794次閱讀

    電路通過什么觸發(fā)

    的電路,它可以在沒有時鐘信號的情況下保持輸出狀態(tài)不變。通常由一個或多個觸發(fā)器(Flip-Flop)組成,觸發(fā)器
    的頭像 發(fā)表于 07-23 11:31 ?507次閱讀
    RM新时代网站-首页