RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB Layout的設(shè)計(jì)要點(diǎn)及技巧

jf_78858299 ? 來(lái)源:電子工程師筆記 ? 作者:電子工程師筆記 ? 2023-04-27 15:16 ? 次閱讀

集成電路應(yīng)用設(shè)計(jì)中,項(xiàng)目原理圖設(shè)計(jì)完成之后,就需要進(jìn)行PCB布板的設(shè)計(jì)。PCB設(shè)計(jì)是一個(gè)至關(guān)重要的環(huán)節(jié)。設(shè)計(jì)結(jié)果的優(yōu)劣直接影響整個(gè)設(shè)計(jì)功能。因此,合理高效的PCB Layout是芯片電路設(shè)計(jì)調(diào)試成功中至關(guān)重要的一步。本次我們就來(lái)簡(jiǎn)單講一講PCB Layout的設(shè)計(jì)要點(diǎn)。

PCB Layout設(shè)計(jì)要點(diǎn)

圖片

元器件封裝選擇

電阻選擇: 所選電阻耐壓、最大功耗及溫度不能超出使用范圍。

圖片

圖片

電容選擇: 選擇時(shí)也需要考慮所選電容的耐壓與最大有效電流

圖片

電感選擇: 所選電感有效值電流、峰值電流必須大于實(shí)際電路中流過(guò)的電流。

電路設(shè)計(jì)常見(jiàn)干擾

串?dāng)_ : 設(shè)計(jì)線(xiàn)路平行走線(xiàn)距離過(guò)長(zhǎng)時(shí), 導(dǎo)線(xiàn)間的互容、互感將能量耦合至相鄰的傳輸線(xiàn)。可以通過(guò)以下方法減少串?dāng)_影響:

1.加入安全走線(xiàn)

圖片

2.實(shí)際時(shí)盡量讓相鄰走線(xiàn)互相垂直

圖片

3.每走一段距離的平行線(xiàn),增大兩者間的間距

圖片

反射 : 由于布線(xiàn)的彎角、分支太多造成傳輸線(xiàn)上阻抗不匹配,可以通過(guò)減少線(xiàn)路上的彎角及分支線(xiàn)或者避免直角走線(xiàn)及分支線(xiàn)補(bǔ)強(qiáng)來(lái)進(jìn)行改善。

圖片

確定接地方式

單點(diǎn)接地(適用于低頻電路):所有的電路接地線(xiàn)接到公共地線(xiàn)同一點(diǎn), 接線(xiàn)簡(jiǎn)單且減少地線(xiàn)回路相互干擾。

圖片

多點(diǎn)接地(適用于多層板電路/高頻電路):系統(tǒng)內(nèi)部各部分就近接地,提供較低的接地阻抗。

圖片

增加濾波、旁路電容

為保證輸入/輸出電壓穩(wěn)定,增加輸入/輸出電容。

圖片

電源IC間增加旁路電容,以保證輸入電壓穩(wěn)定并濾除高頻噪聲。

圖片

阻抗位置設(shè)計(jì)

相對(duì)來(lái)說(shuō)阻抗越高的位置, 越容易被干擾。如下為一同步降壓芯片的PCB阻抗位置設(shè)計(jì)。

圖片

圖片

PCB Layout設(shè)計(jì)技巧

電源/地線(xiàn)處理

既使在整個(gè)PCB板中的布線(xiàn)完成得都很好,但由于電源、 地線(xiàn)的考慮不周到而引起的干擾,會(huì)使產(chǎn)品的性能下降. 布線(xiàn)時(shí)盡量加寬電源、地線(xiàn)寬度,最好是地線(xiàn)比電源線(xiàn)寬,它們的關(guān)系是: 地線(xiàn)>電源線(xiàn)>信號(hào)線(xiàn) 。對(duì)數(shù)字電路的PCB可用寬的地導(dǎo)線(xiàn)組成一個(gè)回路, 即構(gòu)成一個(gè)地網(wǎng)來(lái)使用(模擬電路不能使用該方法)。用大面積敷銅層作地線(xiàn)用,在印制板上把沒(méi)被用上的地方都與地相連接作為地線(xiàn)用?;蚴亲龀啥鄬影澹娫?、地線(xiàn)各占用一層。

數(shù)字與模擬電路的共地處理

數(shù)字電路與模擬電路的共地處理: 數(shù)字電路與模擬電路共同存在時(shí),布線(xiàn)需要考慮之間互相干擾問(wèn)題,特別是地線(xiàn)上的噪音干擾。數(shù)字電路的頻率高,模擬電路的敏感度強(qiáng),對(duì)信號(hào)線(xiàn)來(lái)說(shuō),高頻的信號(hào)線(xiàn)盡可能遠(yuǎn)離敏感的模擬電路器件,對(duì)地線(xiàn)來(lái)說(shuō),整個(gè)PCB對(duì)外連接界只有一個(gè)端口,所以必須在PCB內(nèi)部進(jìn)行處理數(shù)、模共地的問(wèn)題,而在板內(nèi)部數(shù)字地和模擬地實(shí)際上是分開(kāi)的它們之間互不相連,只是在PCB與外界連接的端口處(如插頭等), 數(shù)字地與模擬地有一點(diǎn)短接,請(qǐng)注意,只有一個(gè)連接點(diǎn)。

信號(hào)線(xiàn)分布層

信號(hào)線(xiàn)布在電源(地)層上: 在多層印制板布線(xiàn)時(shí),由于在信號(hào)線(xiàn)層沒(méi)有布完的線(xiàn)剩下已經(jīng)不多,再多加層數(shù)就會(huì)造成浪費(fèi)也會(huì)給生產(chǎn)增加一定的工作量,成本也相應(yīng)增加了,為解決這個(gè)矛盾,可以考慮在電(地)層上進(jìn)行布線(xiàn)。首先應(yīng)考慮用電源層,其次才是地層。因?yàn)樽詈檬潜A舻貙拥耐暾浴?/p>

信號(hào)流向設(shè)計(jì)

PCB布局設(shè)計(jì)時(shí),應(yīng)充分遵守沿信號(hào)流向直線(xiàn)放置的設(shè)計(jì)原則,盡量避免來(lái)回環(huán)繞。

圖片

圖片

PCB Layout設(shè)計(jì)實(shí)例

圖片

Layout設(shè)計(jì)建議

  1. 驅(qū)動(dòng)芯片與功率MOSFET擺放盡可能靠近;
  2. VCC-GND(CVCC) / VB-VS(CBS)電容盡可能靠近芯片;
  3. 芯片散熱焊盤(pán)加一定數(shù)量過(guò)孔并且與GND相連接(增加散熱、減小寄生電感);
  4. GND布線(xiàn)直接與MOSFET 源極(source)相連接, 且避免與源極(source)-漏極(drain)間大電流路徑相重合, VS 同理GND布線(xiàn)原則(避免功率回路與驅(qū)動(dòng)回路重合);
  5. HO/LO布線(xiàn)盡量寬(60mil-100mil,驅(qū)動(dòng)電流比較高,降低寄生電感的影響);
  6. LIN/HIN 邏輯輸入端口盡量遠(yuǎn)離HS布線(xiàn)(避免過(guò)高的電壓擺動(dòng)干擾到輸入信號(hào))。

圖片

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5387

    文章

    11530

    瀏覽量

    361628
  • Layout
    +關(guān)注

    關(guān)注

    14

    文章

    403

    瀏覽量

    61738
  • 芯片電路
    +關(guān)注

    關(guān)注

    0

    文章

    10

    瀏覽量

    9027
  • PCB
    PCB
    +關(guān)注

    關(guān)注

    1

    文章

    1795

    瀏覽量

    13204
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    基于WLAN芯片的PCB layout的設(shè)計(jì)要點(diǎn)

    旁路電容的選取對(duì)各Buck輸入/輸出 noise,輸出電壓性能有重要影響?,F(xiàn)在的Buck DC regulator采用PFM (Pulse Frequency Modulation)方式的較多。
    的頭像 發(fā)表于 12-14 12:39 ?3414次閱讀

    DC-DC芯片應(yīng)用設(shè)計(jì)中的PCB Layout設(shè)計(jì)要點(diǎn)

    在DC-DC芯片的應(yīng)用設(shè)計(jì)中,PCB布板是否合理對(duì)于芯片能否表現(xiàn)出其最優(yōu)性能有著至關(guān)重要的影響。不合理的PCB布板會(huì)造成芯片性能變差如線(xiàn)性度下降(包括輸入線(xiàn)性度以及輸出線(xiàn)性度)、帶載能力下降、工作不穩(wěn)定、EMI輻射增加、輸出噪聲增加等,更嚴(yán)重的可能會(huì)直接造成芯片損壞。
    發(fā)表于 09-20 09:20 ?1020次閱讀

    PCB Layout的設(shè)計(jì)要點(diǎn)

    在集成電路應(yīng)用設(shè)計(jì)中,項(xiàng)目原理圖設(shè)計(jì)完成之后,就需要進(jìn)行PCB布板的設(shè)計(jì)。 PCB設(shè)計(jì)是一個(gè)至關(guān)重要的環(huán)節(jié)。 設(shè)計(jì)結(jié)果的優(yōu)劣直接影響整個(gè)設(shè)計(jì)功能。 因此,合理高效的PCB Layout
    發(fā)表于 05-22 10:59 ?1108次閱讀
    <b class='flag-5'>PCB</b> <b class='flag-5'>Layout</b>的設(shè)計(jì)<b class='flag-5'>要點(diǎn)</b>

    PCB Layout設(shè)計(jì)要點(diǎn)與技巧

    在集成電路應(yīng)用設(shè)計(jì)中,項(xiàng)目原理圖設(shè)計(jì)完成之后,就需要進(jìn)行PCB布板的設(shè)計(jì)。PCB設(shè)計(jì)是一個(gè)至關(guān)重要的環(huán)節(jié)。設(shè)計(jì)結(jié)果的優(yōu)劣直接影響整個(gè)設(shè)計(jì)功能。因此,合理高效的PCB Layout是芯片
    發(fā)表于 05-31 10:52 ?1206次閱讀
    <b class='flag-5'>PCB</b> <b class='flag-5'>Layout</b>設(shè)計(jì)<b class='flag-5'>要點(diǎn)</b>與技巧

    不可忽視的電源布局細(xì)節(jié),電源 IC 的 PCB layout要點(diǎn)

    我們的主題:1、找到我們所需要的 IC 電路的 PCB Layout 設(shè)計(jì)向?qū)?,逐條仔細(xì)看:2、接下來(lái)根據(jù)以上設(shè)計(jì)向?qū)нM(jìn)行正確的布局走線(xiàn),如下圖 PCB Layout 可供參考:3、需
    發(fā)表于 07-16 07:00

    簡(jiǎn)單講一講PCB Layout的設(shè)計(jì)要點(diǎn)

    如何進(jìn)行合理的PCB布板設(shè)計(jì)呢?簡(jiǎn)單講一講PCB Layout的設(shè)計(jì)要點(diǎn)
    發(fā)表于 02-22 06:16

    DCDC芯片中PCB Layout的設(shè)計(jì)要點(diǎn)

    關(guān)于Buck和Boost的,我已經(jīng)寫(xiě)了幾篇,不過(guò)很少提到PCB Layout,這篇就說(shuō)說(shuō)PCB Layout。 很多DCDC芯片的手冊(cè)都有對(duì)應(yīng)的PC
    的頭像 發(fā)表于 09-14 09:21 ?7842次閱讀
    DCDC芯片中<b class='flag-5'>PCB</b> <b class='flag-5'>Layout</b>的設(shè)計(jì)<b class='flag-5'>要點(diǎn)</b>

    干貨分享:PCB Layout的設(shè)計(jì)要點(diǎn)

    在集成電路應(yīng)用設(shè)計(jì)中,項(xiàng)目原理圖設(shè)計(jì)完成之后,就需要進(jìn)行PCB布板的設(shè)計(jì)。PCB設(shè)計(jì)是一個(gè)至關(guān)重要的環(huán)節(jié)。設(shè)計(jì)結(jié)果的優(yōu)劣直接影響整個(gè)設(shè)計(jì)功能。因此,合理高效的PCB Layout是芯片
    發(fā)表于 12-16 16:54 ?15次下載
    干貨分享:<b class='flag-5'>PCB</b> <b class='flag-5'>Layout</b>的設(shè)計(jì)<b class='flag-5'>要點(diǎn)</b>

    干貨分享:PCB Layout 的設(shè)計(jì)要點(diǎn)

    在集成電路應(yīng)用設(shè)計(jì)中,項(xiàng)目原理圖設(shè)計(jì)完成之后,就需要進(jìn)行PCB布板的設(shè)計(jì)。PCB設(shè)計(jì)是一個(gè)至關(guān)重要的環(huán)節(jié)。設(shè)計(jì)結(jié)果的優(yōu)劣直接影響整個(gè)設(shè)計(jì)功能。因此,合理高效的PCB Layout是芯片
    發(fā)表于 12-29 18:52 ?24次下載
    干貨分享:<b class='flag-5'>PCB</b> <b class='flag-5'>Layout</b> 的設(shè)計(jì)<b class='flag-5'>要點(diǎn)</b>

    DC-DC芯片應(yīng)用設(shè)計(jì)中的PCB Layout設(shè)計(jì)要點(diǎn)

    在DC-DC芯片的應(yīng)用設(shè)計(jì)中,PCB布板是否合理對(duì)于芯片能否表現(xiàn)出其最優(yōu)性能有著至關(guān)重要的影響。不合理的PCB布板會(huì)造成芯片性能變差如線(xiàn)性度下降(包括輸入線(xiàn)性度以及輸出線(xiàn)性度)、帶載能力下降、工作不穩(wěn)定、EMI輻射增加、輸出噪聲增加等,更嚴(yán)重的可能會(huì)直接造成芯片損壞。
    的頭像 發(fā)表于 06-12 14:51 ?2137次閱讀

    PCB Layout的設(shè)計(jì)要點(diǎn)

    既使在整個(gè)PCB板中的布線(xiàn)完成得都很好,但由于電源、 地線(xiàn)的考慮不周到而引起的干擾,會(huì)使產(chǎn)品的性能下降. 布線(xiàn)時(shí)盡量加寬電源、地線(xiàn)寬度,最好是地線(xiàn)比電源線(xiàn)寬,它們的關(guān)系是:地線(xiàn)>電源線(xiàn)>信號(hào)線(xiàn)。對(duì)數(shù)字電路的PCB可用寬的地導(dǎo)線(xiàn)組成一個(gè)回路
    的頭像 發(fā)表于 11-29 15:09 ?792次閱讀

    關(guān)于DC-DC芯片應(yīng)用設(shè)計(jì)中的PCB Layout設(shè)計(jì)要點(diǎn)

    DC-DC芯片布板需遵循一個(gè)非常重要的原則,即開(kāi)關(guān)大電流環(huán)路面積盡可能小。下圖所示的BUCK拓補(bǔ)結(jié)構(gòu)中可以看到芯片開(kāi)關(guān)過(guò)程中存在兩個(gè)大電流環(huán)路。
    發(fā)表于 12-28 09:52 ?846次閱讀

    PCB layout設(shè)計(jì)要點(diǎn)及技巧

    在集成電路應(yīng)用設(shè)計(jì)中,項(xiàng)目原理圖設(shè)計(jì)完成之后,就需要進(jìn)行PCB布板的設(shè)計(jì),PCB設(shè)計(jì)是一個(gè)至關(guān)重要的環(huán)節(jié),設(shè)計(jì)結(jié)果的優(yōu)劣直接影響整個(gè)設(shè)計(jì)功能。
    的頭像 發(fā)表于 04-03 10:51 ?2047次閱讀
    <b class='flag-5'>PCB</b> <b class='flag-5'>layout</b>設(shè)計(jì)<b class='flag-5'>要點(diǎn)</b>及技巧

    PCB Layout的設(shè)計(jì)要點(diǎn)及實(shí)例分享

    信號(hào)線(xiàn)布在電源(地)層上: 在多層印制板布線(xiàn)時(shí),由于在信號(hào)線(xiàn)層沒(méi)有布完的線(xiàn)剩下已經(jīng)不多,再多加層數(shù)就會(huì)造成浪費(fèi)也會(huì)給生產(chǎn)增加一定的工作量,成本也相應(yīng)增加了,
    發(fā)表于 04-29 11:14 ?972次閱讀
    <b class='flag-5'>PCB</b> <b class='flag-5'>Layout</b>的設(shè)計(jì)<b class='flag-5'>要點(diǎn)</b>及實(shí)例分享

    PCB Layout 的 9 個(gè)套路

    成功中至關(guān)重要的一步。本次我們就來(lái)簡(jiǎn)單講一講PCB Layout的設(shè)計(jì)要點(diǎn)。 PCB Layout設(shè)計(jì)
    的頭像 發(fā)表于 07-03 08:44 ?514次閱讀
    <b class='flag-5'>PCB</b> <b class='flag-5'>Layout</b> 的 9 個(gè)套路
    RM新时代网站-首页