RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA設計中如何防止信號被優(yōu)化

CHANBAEK ? 來源:硬碼農二毛哥 ? 作者:硬碼農二毛哥 ? 2023-05-25 11:25 ? 次閱讀

本文分別對quartus和vivado防止信號被優(yōu)化的方法進行介紹。

為什么要防止信號被優(yōu)化

FPGA開發(fā)調試階段,經(jīng)常遇到這樣的情況,需要臨時添加信號,觀察信號變化,用來定位代碼中存在的問題,很多時候這些臨時添加的信號會被綜合工具優(yōu)化掉,為了防止這種情況的發(fā)生,可以使用添加虛擬引腳(quartus)和代碼中添加屬性(vivado)。

下面分別對兩種方法進行說明,在原有代碼中加入如下代碼,觀察cnt信號是否被優(yōu)化,能否通過邏輯分析儀進行觀測。

reg [3:0] cnt;
always@(posedge clk,negedge locked)
begin
if(!locked)
cnt <= 4'd0;
else
cnt <= cnt + 1'b1;
end

Quartus中如何設置虛擬引腳

在quartus中加入上述代碼后,將cnt信號設置成輸出引腳。 下面將cnt信號設置為虛擬引腳。

方法1:

在qsf文件中添加如下內容:

set_instance_assignment -name VIRTUAL_PIN ON -to cnt[0]
set_instance_assignment -name VIRTUAL_PIN ON -to cnt[1]
set_instance_assignment -name VIRTUAL_PIN ON -to cnt[2]
set_instance_assignment -name VIRTUAL_PIN ON -to cnt[3]

編譯后,添加signal tap,cnt信號可以添加,說明沒有被優(yōu)化。

圖片

方法2:

將cnt信號設置成輸出后,打開Assignment Editor,進行如下設置。

圖片

Vivado中防止信號被優(yōu)化

在代碼中加入(* dont_touch = "true" *) 。

(* dont_touch = "true" *) reg [3:0] cnt;
always@(posedge clk,negedge locked)
begin
if(!locked)
cnt <= 4'd0;
else
cnt <= cnt + 1'b1;
end

重新編譯后,使用ila觀測cnt,ila中有信號,證明信號沒有被優(yōu)化。

圖片

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1629

    文章

    21729

    瀏覽量

    602966
  • 信號
    +關注

    關注

    11

    文章

    2789

    瀏覽量

    76727
  • 引腳
    +關注

    關注

    16

    文章

    1193

    瀏覽量

    50409
  • quartus
    +關注

    關注

    16

    文章

    171

    瀏覽量

    74622
  • Vivado
    +關注

    關注

    19

    文章

    812

    瀏覽量

    66470
收藏 人收藏

    評論

    相關推薦

    FPGA的I_O時序優(yōu)化設計

    FPGA的I_O時序優(yōu)化設計在數(shù)字系統(tǒng)的同步接口設計, 可編程邏輯器件的輸入輸出往往需要和周圍新片對接,此時IPO接口的時序問題顯得尤為重要。介紹了幾種
    發(fā)表于 08-12 11:57

    STM32F745通過FMC訪問FPGA順序優(yōu)化

    有人嗎?有沒有人使用STM32F745,通過FMC訪問FPGA,但是相鄰的訪問的操作的順序優(yōu)化
    發(fā)表于 04-15 01:05

    今日說“法”:如何防止reg、wire型信號在使用邏輯分析儀時優(yōu)化

    )對于reg型信號,為了防止Altera自帶綜合器將其優(yōu)化掉,可以添加noprune屬性。這樣就可以防止某些寄存器信號
    發(fā)表于 05-16 17:48

    如何有效防止FPGA設計克?。?/a>

    如何有效防止FPGA設計克??? 據(jù)估計,目前盛行的假冒電子產品已經(jīng)占到整個市場份額的10%,這一數(shù)據(jù)得到了美國反灰色市場和反假冒聯(lián)盟(AGMA)的支持。AGMA是由惠普
    發(fā)表于 01-04 15:32 ?1402次閱讀
    如何有效<b class='flag-5'>防止</b><b class='flag-5'>FPGA</b>設計<b class='flag-5'>被</b>克隆?

    防止Wi-Fi信號截獲的墻紙(英國開發(fā))

    防止Wi-Fi信號截獲的墻紙(英國開發(fā)) 近日英國一家公司開發(fā)出了一種特殊的墻紙,可以有效的防止 Wi-Fi網(wǎng)絡信號
    發(fā)表于 01-14 17:05 ?1487次閱讀

    FPGA信號處理算法設計、實現(xiàn)以及優(yōu)化(南京)

    利用FPGA實現(xiàn)信號處理算法是一個難度頗高的應用,不僅涉及到對信號處理算法、FPGA芯片和開發(fā)工具的學習,還意味著要改變傳統(tǒng)利用軟件在DSP上實現(xiàn)算法的習慣,從面向硬件實現(xiàn)的算法設計、
    發(fā)表于 12-26 17:26 ?12次下載

    Vivado防止信號綜合掉的三種方法

    = “{TRUE|FALSE |SOFT}” *),可以防止信號綜合掉,但是無法防止在布局布線的時候優(yōu)化掉。3、
    的頭像 發(fā)表于 06-01 16:59 ?1.3w次閱讀
    Vivado<b class='flag-5'>防止</b><b class='flag-5'>信號</b><b class='flag-5'>被</b>綜合掉的三種方法

    信號管腳任務可進行多個FPGA的I/O優(yōu)化

    信號銷任務之間可以自動優(yōu)化PCB上的多個fpga同時尊重pin-specific規(guī)則和約束。減少路由層,減少跨界車和整體跟蹤PCB上的長度,并減少信號完整性問題較高的畢業(yè)率和更短的
    的頭像 發(fā)表于 10-14 07:06 ?3053次閱讀

    如何使用Xilinx的FPGA對高速PCB信號實現(xiàn)優(yōu)化設計

    本文檔的主要內容詳細介紹的是如何使用Xilinx的FPGA對高速PCB信號實現(xiàn)優(yōu)化設計。
    發(fā)表于 01-13 17:00 ?26次下載
    如何使用Xilinx的<b class='flag-5'>FPGA</b>對高速PCB<b class='flag-5'>信號</b>實現(xiàn)<b class='flag-5'>優(yōu)化</b>設計

    PCB設計的高速信號傳輸優(yōu)化技巧

    在現(xiàn)代電子設計,高速信號的傳輸已成為不可避免的需求。高速信號傳輸?shù)某晒εc否,直接影響整個電子系統(tǒng)的性能和穩(wěn)定性。因此,PCB設計的高速信號
    的頭像 發(fā)表于 05-08 09:48 ?1844次閱讀

    FPGA在線調試信號優(yōu)化原因分析及防止優(yōu)化方法總結

    而我們常常會使用代碼信號名來抓取信號,后期布局布線階段,無法找到對應的電路信號,可能會導致無法抓取信號或者布局布線失敗。
    發(fā)表于 06-20 10:32 ?2201次閱讀
    <b class='flag-5'>FPGA</b>在線調試<b class='flag-5'>信號</b><b class='flag-5'>被</b><b class='flag-5'>優(yōu)化</b>原因分析及<b class='flag-5'>防止</b><b class='flag-5'>優(yōu)化</b>方法總結

    介紹FPGA在線調試的一大利器—VIO

    之前的文章介紹了FPGA在線調試的方法,包括選定抓取信號防止信號優(yōu)化的方法等等。
    發(fā)表于 06-20 10:38 ?7041次閱讀
    介紹<b class='flag-5'>FPGA</b>在線調試的一大利器—VIO

    Artix-7 FPGA:成本優(yōu)化器件的性能和帶寬

    電子發(fā)燒友網(wǎng)站提供《Artix-7 FPGA:成本優(yōu)化器件的性能和帶寬.pdf》資料免費下載
    發(fā)表于 09-18 10:07 ?0次下載
    Artix-7 <b class='flag-5'>FPGA</b>:成本<b class='flag-5'>優(yōu)化</b>器件<b class='flag-5'>中</b>的性能和帶寬

    淺談寄存器優(yōu)化的原因

    在項目初期,在使用FPGA工具quartus或者vivado生成版本燒入開發(fā)板進行調試時(DC開啟優(yōu)化選項后同樣會優(yōu)化掉寄存器),我們有時會發(fā)現(xiàn)部分寄存器
    的頭像 發(fā)表于 09-26 09:47 ?1237次閱讀
    淺談寄存器<b class='flag-5'>被</b><b class='flag-5'>優(yōu)化</b>的原因

    深圳特信電子 車載車庫GPS信號屏蔽器:防止車輛追蹤

    深圳特信電子|車載車庫GPS信號屏蔽器:防止車輛追蹤
    的頭像 發(fā)表于 07-24 09:13 ?402次閱讀
    RM新时代网站-首页