RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何搭建硬件仿真加速環(huán)境

英諾達(dá)EnnoCAD ? 來(lái)源:英諾達(dá)EnnoCAD ? 2023-06-02 15:18 ? 次閱讀

SoC設(shè)計(jì)驗(yàn)證趨勢(shì)

近幾十年,芯片設(shè)計(jì)復(fù)雜度的提升讓驗(yàn)證成為IC設(shè)計(jì)中的技術(shù)瓶頸,而工藝節(jié)點(diǎn)的演進(jìn)與設(shè)計(jì)和驗(yàn)證能力的鴻溝也有待業(yè)內(nèi)創(chuàng)新方法學(xué)和解決方案去彌補(bǔ)和追趕。 當(dāng)前數(shù)字芯片硅前驗(yàn)證的主要手段有三個(gè)——邏輯仿真Simulation)、硬件加速仿真(Emulation)驗(yàn)證和原型驗(yàn)證(Prototyping)。 邏輯仿真是傳統(tǒng)驗(yàn)證手段,通過(guò)對(duì)模塊級(jí)邏輯的行為進(jìn)行建模,芯片設(shè)計(jì)團(tuán)隊(duì)可以利用仿真軟件分區(qū)塊對(duì)SoC進(jìn)行驗(yàn)證,以此確認(rèn)芯片功能是否符合確定指標(biāo)。然而單靠軟件仿真在當(dāng)下的SoC設(shè)計(jì)中的局限性日益明顯,主要是因?yàn)檐浖抡嬖谶\(yùn)行速度和容量方面的局限性,所以在SoC驗(yàn)證階段啟用硬件加速仿真和原型驗(yàn)證也漸漸成為業(yè)界的主流。 硬件加速仿真是將RTL導(dǎo)入到專門的硬件系統(tǒng)中進(jìn)行仿真加速,通過(guò)加速器以及專門的外接設(shè)備,這個(gè)過(guò)程比仿真要快幾百甚至上千倍。因此設(shè)計(jì)團(tuán)隊(duì)可以對(duì)整體SoC及系統(tǒng)進(jìn)行功能驗(yàn)證,快速定位SoC和系統(tǒng)設(shè)計(jì)中的缺陷。 原型驗(yàn)證是將RTL映射到由FPGA搭建的原型驗(yàn)證系統(tǒng)上進(jìn)行功能仿真。雖然FPGA原型驗(yàn)證系統(tǒng)更接近真實(shí)芯片的使用環(huán)境,可以配合軟件開發(fā)者進(jìn)行最后調(diào)試,但是由于FPGA的利用率不高,同時(shí)受限于FPGA架構(gòu),原型驗(yàn)證平臺(tái)的查錯(cuò)和錯(cuò)誤定位功能比不上硬件加速器,所以原型證往往是在RTL比較成熟之后進(jìn)行軟硬件的協(xié)同驗(yàn)證。

上述的三種驗(yàn)證環(huán)境各有不同的應(yīng)用場(chǎng)景和特色,廠家在驗(yàn)證過(guò)程應(yīng)該各取所長(zhǎng),利用各類工具特性在IC設(shè)計(jì)不同階段中發(fā)揮最大作用。現(xiàn)在芯片規(guī)模越來(lái)越大,硬件和軟件的交互變得越來(lái)越復(fù)雜,單一的硬件或軟件驗(yàn)證方法已難以滿足要求。隨著更多的系統(tǒng)廠家進(jìn)入芯片領(lǐng)域,軟硬件協(xié)同仿真在驗(yàn)證活動(dòng)中的占比越來(lái)越大,軟件團(tuán)隊(duì)的介入點(diǎn)更加提前。在這一階段RTL code和軟件聯(lián)合迭代的需求,快速構(gòu)建硬件加速仿真和原型驗(yàn)證環(huán)境的需求也日益旺盛。

硬件和軟件協(xié)同驗(yàn)證已成為新趨勢(shì),但也帶來(lái)了新的問(wèn)題:

硬件仿真器價(jià)格昂貴,機(jī)房建設(shè)周期長(zhǎng),維護(hù)成本高;

驗(yàn)證需要搭建軟件、硬件加速及FPGA原型驗(yàn)證等多個(gè)環(huán)境,如何提高流程效率?

如何縮短每個(gè)驗(yàn)證環(huán)境bring up時(shí)間,提高仿真加速硬件資源的利用率?

芯片設(shè)計(jì)人才緊缺,如何搭建硬件仿真加速環(huán)境?需要哪些團(tuán)隊(duì)配合?

仿真與原型驗(yàn)證上云 現(xiàn)代社會(huì)云無(wú)處不在,它早已滲入我們生活的每個(gè)角落。越來(lái)越多的企業(yè)也選擇上云,云已是公認(rèn)的趨勢(shì)。云可以為企業(yè)降低采購(gòu)和維護(hù)成本,可以為企業(yè)帶來(lái)更多計(jì)算資源,甚至是遠(yuǎn)程及靈活性。2020年,德勤對(duì)500位企業(yè)IT負(fù)責(zé)人進(jìn)行了訪問(wèn),統(tǒng)計(jì)了企業(yè)上云的動(dòng)機(jī),調(diào)查顯示,有接近58%的IT負(fù)責(zé)人將“安全與數(shù)據(jù)保護(hù)”列為企業(yè)上云排名第一和第二的動(dòng)機(jī),其次是“數(shù)據(jù)的現(xiàn)代化”,有三成負(fù)責(zé)人將“成本與IT運(yùn)行性能”列為上云動(dòng)機(jī)。由此可見,云服務(wù)經(jīng)過(guò)幾年的發(fā)展已經(jīng)得到了大部分企業(yè)用戶的認(rèn)可,尤其是當(dāng)下網(wǎng)絡(luò)攻擊復(fù)雜難防,企業(yè)的IT運(yùn)維的壓力陡增,企業(yè)也希望將這部分工作移交給云平臺(tái)或第三方來(lái)維護(hù)。 6f8a446c-fc1e-11ed-90ce-dac502259ad0.png上云遷移的驅(qū)動(dòng)力調(diào)查,Source: Deloitte Insights EDA的設(shè)計(jì)流程復(fù)雜,其中每一個(gè)步驟都需要特殊工具完成。像硬件仿真/原型驗(yàn)證這種需要批量作業(yè)、對(duì)算力要求較高的工具是天然適合上云的領(lǐng)域。設(shè)計(jì)團(tuán)隊(duì)可以按需、按時(shí)使用,那么就能幫助到這些團(tuán)隊(duì)以很小的成本使用硬件仿真資源,幫助企業(yè)縮短設(shè)計(jì)周期,提高驗(yàn)證的效率。 英諾達(dá)SVS系統(tǒng)驗(yàn)證平臺(tái) 英諾達(dá)EnCitius System VerificationStudio (SVS)系統(tǒng)驗(yàn)證平臺(tái)是集成電路系統(tǒng)級(jí)芯片(SoC)及系統(tǒng)相關(guān)驗(yàn)證的一站式全棧解決方案,通過(guò)英諾達(dá)自主研發(fā)的驗(yàn)證流程和云平臺(tái),SVS可以幫助芯片設(shè)計(jì)廠商加速驗(yàn)證仿真流程、降低研發(fā)成本、提高流片良率、縮短time-to-market。 英諾達(dá)的系統(tǒng)驗(yàn)證云平臺(tái)的核心集通用高性能服務(wù)器、硬件仿真加速器和原型驗(yàn)證加速器的異構(gòu)算力中心。云平臺(tái)整體算力充足,單就硬件仿真加速器而言,單個(gè)設(shè)計(jì)容量支持從3200萬(wàn)門到23億門,整體硬件仿真加速器容量達(dá)46億門,可以滿足國(guó)內(nèi)大部分芯片設(shè)計(jì)規(guī)模要求。此外,圍繞硬件對(duì)環(huán)境苛刻要求,云平臺(tái)采用了國(guó)內(nèi)最高機(jī)房建設(shè)標(biāo)準(zhǔn),以及雙路市電供電+柴油供電等多個(gè)措施,保證機(jī)房環(huán)境安全、穩(wěn)定。 此外依托系統(tǒng)驗(yàn)證硬件資源,SVS系統(tǒng)驗(yàn)證平臺(tái)為客戶提供從子系統(tǒng)/SoC仿真, 硬件仿真加速驗(yàn)證,到大規(guī)模設(shè)計(jì)原型驗(yàn)證的驗(yàn)證環(huán)境搭建、切換的一站式解決方案,客戶可以根據(jù)實(shí)際需求選擇其中一個(gè)和多個(gè)產(chǎn)品

硬件仿真器價(jià)格昂貴,機(jī)房建設(shè)周期長(zhǎng),維護(hù)成本高?

英諾達(dá)提供硬件仿真所需的所有基礎(chǔ)設(shè)施及配件,芯片公司無(wú)需承擔(dān)前期的建設(shè)成本,亦無(wú)運(yùn)維的后顧之憂,更加聚焦于芯片的開發(fā)工作中。直接減少了前期構(gòu)建基礎(chǔ)設(shè)施和后期運(yùn)維的時(shí)間,進(jìn)一步縮短芯片整體開發(fā)周期。英諾達(dá)的AE和IT技術(shù)團(tuán)隊(duì)可為客戶提供支持服務(wù),包括幫助客戶搭建驗(yàn)證環(huán)境,配置輔助設(shè)備,維持?jǐn)?shù)據(jù)中心的高效運(yùn)轉(zhuǎn),維護(hù)機(jī)房及設(shè)備等。

驗(yàn)證需要搭建多個(gè)環(huán)境,如何提高流程效率?

英諾達(dá)SVS系統(tǒng)驗(yàn)證平臺(tái)具備成熟的硬件仿真驗(yàn)證流程,結(jié)合硬件云平臺(tái)給予客戶硬件仿真全流程的賦能,無(wú)論是零經(jīng)驗(yàn)還是有經(jīng)驗(yàn)客戶,英諾達(dá)都可以提供完善的流程指導(dǎo)和解決方案,芯片公司可以快速上手,低成本嘗試先進(jìn)的硬件仿真技術(shù)。

如何縮短bring up時(shí)間,提高仿真加速硬件資源的利用率?

SVS平臺(tái)通過(guò)統(tǒng)一和簡(jiǎn)化組件集成接口,實(shí)現(xiàn)不同驗(yàn)證平臺(tái)組件快速集成,結(jié)合易用的集成工具和轉(zhuǎn)換腳本,提升了平臺(tái)之間組件切換的效率,減少了驗(yàn)證環(huán)境構(gòu)建的時(shí)間。通過(guò)SVS工具可以生成golden的各類接口組件,實(shí)現(xiàn)硬件仿真加速環(huán)境和FPGA原型驗(yàn)證環(huán)境的快速移植,可以有效縮短bring up的時(shí)間,將寶貴的驗(yàn)證人力資源投入到驗(yàn)證執(zhí)行階段而非環(huán)境搭建及調(diào)試階段。

如何搭建硬件仿真加速環(huán)境?需要哪些團(tuán)隊(duì)配合?

硬件仿真加速和原型驗(yàn)證環(huán)境的構(gòu)建過(guò)程包括驗(yàn)證策略制定,環(huán)境方案制定,RTL代碼移植,環(huán)境組件集成開發(fā),軟硬件聯(lián)合調(diào)試等環(huán)節(jié)。涉及設(shè)計(jì)、驗(yàn)證、軟件、測(cè)試多團(tuán)隊(duì)之間配合,需要建立一個(gè)高效的流程來(lái)保證驗(yàn)證環(huán)境的質(zhì)量。在驗(yàn)證高峰期,軟硬件迭代的次數(shù)會(huì)很多,快速的版本迭代對(duì)驗(yàn)證效率的提升幫助很大,SVS可以快速?gòu)牧汩_始構(gòu)建開發(fā)環(huán)境,并高效進(jìn)行database的迭代和管理。 驗(yàn)證過(guò)程中遇到難題和瓶頸遠(yuǎn)不止于此,英諾達(dá)SVS系統(tǒng)驗(yàn)證平臺(tái)自上線以來(lái),已幫助多名用戶解決了驗(yàn)證難題,提高了驗(yàn)證效率和流片良率,英諾達(dá)亦希望通過(guò)線上交流等方式將此經(jīng)驗(yàn)分享給更多有需求的客戶。 5月30日1030鎖定直播間,英諾達(dá)將為大家分享最新的硬件加速技術(shù)和一站式SoC及系統(tǒng)驗(yàn)證解決方案,解答觀眾提出的相關(guān)問(wèn)題;在產(chǎn)品演示環(huán)節(jié),英諾達(dá)將演示如何使用EnCitius SVS系統(tǒng)驗(yàn)證平臺(tái)幫助客戶在云端實(shí)現(xiàn)驗(yàn)證加速。
責(zé)任編輯:彭菁

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5387

    文章

    11530

    瀏覽量

    361630
  • 加速器
    +關(guān)注

    關(guān)注

    2

    文章

    796

    瀏覽量

    37838
  • 硬件仿真
    +關(guān)注

    關(guān)注

    1

    文章

    30

    瀏覽量

    19290

原文標(biāo)題:云端驗(yàn)證時(shí)代來(lái)臨,如何應(yīng)對(duì)全新挑戰(zhàn)

文章出處:【微信號(hào):gh_387c27f737c1,微信公眾號(hào):英諾達(dá)EnnoCAD】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    如何搭建企業(yè)AI開發(fā)環(huán)境

    搭建企業(yè)AI開發(fā)環(huán)境是一個(gè)復(fù)雜而細(xì)致的過(guò)程,涉及硬件選擇、操作系統(tǒng)配置、軟件安裝、工具選用以及實(shí)踐等多個(gè)方面。下面,AI部落小編將詳細(xì)介紹如何搭建企業(yè)AI開發(fā)
    的頭像 發(fā)表于 12-20 10:37 ?73次閱讀

    Verilog 電路仿真常見問(wèn)題 Verilog 在芯片設(shè)計(jì)中的應(yīng)用

    。然而,在實(shí)際應(yīng)用中,設(shè)計(jì)師可能會(huì)遇到各種問(wèn)題,這些問(wèn)題可能會(huì)影響仿真的準(zhǔn)確性和設(shè)計(jì)的可靠性。 Verilog電路仿真常見問(wèn)題 仿真環(huán)境搭建
    的頭像 發(fā)表于 12-17 09:53 ?112次閱讀

    【MM32F5270】Keil開發(fā)環(huán)境搭建

    本文是對(duì)MM32F5270相關(guān)的靈動(dòng)官網(wǎng)資料和社區(qū)現(xiàn)有幾篇環(huán)境搭建帖的整理和總結(jié)。詳細(xì)且完整的記錄了——如何從零搭建MM32F5270 Keil開發(fā)環(huán)境以及如何編譯運(yùn)行MM32F527
    的頭像 發(fā)表于 11-06 16:14 ?2747次閱讀
    【MM32F5270】Keil開發(fā)<b class='flag-5'>環(huán)境</b><b class='flag-5'>搭建</b>

    【干貨分享】硬件在環(huán)仿真(HiL)測(cè)試

    技術(shù),通過(guò)接入真實(shí)的控制器,采用或者部分采用實(shí)時(shí)仿真模型來(lái)模擬被控對(duì)象和系統(tǒng)運(yùn)行環(huán)境,實(shí)現(xiàn)整個(gè)系統(tǒng)的仿真測(cè)試。實(shí)時(shí)仿真硬件(也稱HIL測(cè)試機(jī)
    的頭像 發(fā)表于 09-19 17:15 ?885次閱讀
    【干貨分享】<b class='flag-5'>硬件</b>在環(huán)<b class='flag-5'>仿真</b>(HiL)測(cè)試

    TI RF Transceiver EVM自動(dòng)化環(huán)境搭建方法

    電子發(fā)燒友網(wǎng)站提供《TI RF Transceiver EVM自動(dòng)化環(huán)境搭建方法.pdf》資料免費(fèi)下載
    發(fā)表于 09-04 09:35 ?0次下載
    TI RF Transceiver EVM自動(dòng)化<b class='flag-5'>環(huán)境</b><b class='flag-5'>搭建</b>方法

    用TINA如何搭建仿真模型?

    使用TINA仿真單極運(yùn)放的環(huán)路,仿真模型知道怎么搭建,現(xiàn)在要仿真由兩級(jí)TL082搭建的兩級(jí)運(yùn)放的環(huán)路穩(wěn)定性,請(qǐng)教,用TINA如何
    發(fā)表于 08-15 08:10

    pytorch環(huán)境搭建詳細(xì)步驟

    PyTorch作為一個(gè)廣泛使用的深度學(xué)習(xí)框架,其環(huán)境搭建對(duì)于從事機(jī)器學(xué)習(xí)和深度學(xué)習(xí)研究及開發(fā)的人員來(lái)說(shuō)至關(guān)重要。以下將介紹PyTorch環(huán)境搭建的詳細(xì)步驟,包括安裝Anaconda、配
    的頭像 發(fā)表于 08-01 15:38 ?797次閱讀

    PyTorch深度學(xué)習(xí)開發(fā)環(huán)境搭建指南

    PyTorch作為一種流行的深度學(xué)習(xí)框架,其開發(fā)環(huán)境搭建對(duì)于深度學(xué)習(xí)研究者和開發(fā)者來(lái)說(shuō)至關(guān)重要。在Windows操作系統(tǒng)上搭建PyTorch環(huán)境,需要綜合考慮多個(gè)方面,包括軟件安裝、
    的頭像 發(fā)表于 07-16 18:29 ?995次閱讀

    蜂鳥E203怎么搭建flash啟動(dòng)的仿真環(huán)境?

    問(wèn)題:下載的tb文件中只提供了直接初始化ITCM仿真的辦法,沒有提供flash xip模式的仿真代碼 胡老師能否解答一下我該怎么搭建flash啟動(dòng)的仿真
    發(fā)表于 05-28 07:04

    亞科鴻禹推出更大規(guī)模驗(yàn)證容量的融合硬件仿真加速器HyperSemu2.0

    國(guó)產(chǎn)數(shù)字前端仿真驗(yàn)證EDA工具領(lǐng)域的佼佼者——無(wú)錫亞科鴻禹電子有限公司,近日驕傲地宣布其全新力作——HyperSemu2.0融合硬件仿真加速器的正式發(fā)布。這款新產(chǎn)品經(jīng)過(guò)一年的精心研發(fā)與
    的頭像 發(fā)表于 05-09 15:22 ?690次閱讀

    什么是電路仿真 數(shù)字電路仿真軟件哪個(gè)好用

    電路仿真是指借助計(jì)算機(jī)軟件模擬電路的工作原理和性能的過(guò)程。通過(guò)電路仿真,可以在不實(shí)際進(jìn)行硬件搭建的情況下,預(yù)測(cè)和分析電路的功能、穩(wěn)定性、可靠性以及各種參數(shù)。 電路
    的頭像 發(fā)表于 04-21 10:26 ?3429次閱讀

    TLT507-Android開發(fā)環(huán)境搭建

    TLT507-Android開發(fā)環(huán)境搭建
    的頭像 發(fā)表于 01-26 17:03 ?590次閱讀
    TLT507-Android開發(fā)<b class='flag-5'>環(huán)境</b><b class='flag-5'>搭建</b>

    湯谷智能發(fā)布全棧RISC-V硬件仿真加速系統(tǒng)方案

    面向高性能計(jì)算、IoT、無(wú)線接入、音頻、多媒體、消費(fèi)類電子、邊緣計(jì)算等迅速擴(kuò)展的RISC-V使用場(chǎng)景,湯谷智能發(fā)布了基于自研Logic Giant原型驗(yàn)證硬件平臺(tái)的全棧RISC-V硬件仿真加速
    的頭像 發(fā)表于 01-25 10:29 ?1325次閱讀
    湯谷智能發(fā)布全棧RISC-V<b class='flag-5'>硬件</b><b class='flag-5'>仿真</b><b class='flag-5'>加速</b>系統(tǒng)方案

    使用VeriStand搭建MIL測(cè)試環(huán)境

    MIL(Model In The Loop)模型在環(huán)仿真測(cè)試用于在實(shí)際系統(tǒng)搭建完成之前進(jìn)行模型測(cè)試,使用VeriStand搭建MIL測(cè)試環(huán)境,可以在不需要
    的頭像 發(fā)表于 01-05 10:42 ?4569次閱讀
    使用VeriStand<b class='flag-5'>搭建</b>MIL測(cè)試<b class='flag-5'>環(huán)境</b>

    自動(dòng)化仿真系統(tǒng)搭建實(shí)踐

    今天我們分享TIAV17+PLCSIM+PS+SIMIT:自動(dòng)化仿真系統(tǒng)搭建實(shí)踐。
    的頭像 發(fā)表于 01-04 11:28 ?2175次閱讀
    自動(dòng)化<b class='flag-5'>仿真</b>系統(tǒng)<b class='flag-5'>搭建</b>實(shí)踐
    RM新时代网站-首页