RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何最大限度減小電源設(shè)計(jì)中輸出電容的數(shù)量和尺寸

星星科技指導(dǎo)員 ? 來(lái)源:ADI ? 作者:Frederik Dostal ? 2023-06-16 10:25 ? 次閱讀

電源輸出電容一般是100 nF至100 μF的陶瓷電容,它們耗費(fèi)資金,占用空間,而且,在遇到交付瓶頸的時(shí)候還會(huì)難以獲得。所以,如何最大限度減小輸出電容的數(shù)量和尺寸,這個(gè)問(wèn)題反復(fù)被提及。

輸出電容造成的影響

論及此問(wèn)題,輸出電容的兩種影響至關(guān)重要:對(duì)輸出電壓紋波的影響,以及在負(fù)載瞬變后對(duì)輸出電壓的影響。

首先,我們來(lái)看一看輸出電容這個(gè)詞。這些電容一般安裝在電源的輸出端。但是,許多電力負(fù)載(電力消耗對(duì)象),例如FPGA,都需要使用一定數(shù)量的輸入電容。圖1顯示的是一種典型的包含負(fù)載和FPGA的電源設(shè)計(jì)。如果在電路板上,電壓生成電路和耗電電路之間的距離非常短,那么電源輸出電容和負(fù)載輸入電容之間的界限就會(huì)變得非常模糊。

wKgZomSLyAqAOfJrAADAfyv0D5s496.jpg

圖1. LTC3311開(kāi)關(guān)穩(wěn)壓器,包含所連接的FPGA對(duì)應(yīng)的輸出電容和輸入電容。

通常需要利用某種物理分隔方法來(lái)加以區(qū)分,而這會(huì)導(dǎo)致產(chǎn)生大量寄生電感(Llayout)。

電源輸出端的電容形成決定了降壓型(降壓)開(kāi)關(guān)穩(wěn)壓器的電壓紋波。此時(shí),經(jīng)驗(yàn)法則適用:輸出紋波電壓等于電感紋波電流 X 輸出電容的電阻。

wKgaomSLyAuABlyPAACNErkKlyE797.jpg

這個(gè)電阻ZCout由電容的大小和數(shù)量,以及等效串聯(lián)電阻(ESR)和等效串聯(lián)電感(ESL)組成。如果電源輸出端只有一個(gè)電容,此公式高度適用。如果是更為復(fù)雜的情況(參見(jiàn)圖1),其中包含多個(gè)并聯(lián)電容,且因?yàn)椴季?Llayout)的原因產(chǎn)生了串聯(lián)電感,那么計(jì)算不會(huì)如此簡(jiǎn)單。

在這種情況下,非常適合使用LTspice?這樣的模擬工具。圖2所示為針對(duì)圖1提到的情況快速創(chuàng)建的電路圖。可以將不同值(包括ESR和ESL)設(shè)置給單個(gè)電容。也可以考慮板布局(例如Llayout)可能產(chǎn)生的影響。然后,會(huì)仿真開(kāi)關(guān)穩(wěn)壓器輸出端和負(fù)載輸入端的電壓紋波。

wKgZomSLyA2ATBAbAACu7jAIm5M592.jpg

圖2. 使用LTspice評(píng)估系統(tǒng)電源輸出端的不同電容。

輸出電容也會(huì)影響負(fù)載瞬變后的輸出電壓失調(diào)。我們也可以使用LTspice仿真這一影響。此時(shí),特別需要注意的是,在某些限制范圍內(nèi),電源控制環(huán)路的控制速度和輸出電容的電感是相互關(guān)聯(lián)的。電源控制環(huán)路的速度如果更快,那么在負(fù)載瞬變之后,只需要更少數(shù)量的輸出電容即可保持在特定的輸出控制窗口之內(nèi)。

最后但同樣重要的一點(diǎn)是,LTC3311-1具有自適應(yīng)電壓定位(AVP)。AVP可以利用輸入誤差電壓預(yù)算并減少輸出電容器的數(shù)量,此外,設(shè)計(jì)人員還可以通過(guò)增加環(huán)路帶寬來(lái)實(shí)現(xiàn)減少輸出電容的數(shù)量。

AVP在低負(fù)載條件下稍微增大輸出電壓,在高負(fù)載條件下稍微降低輸出電壓。然后,如果發(fā)生負(fù)載瞬變,則更多動(dòng)態(tài)輸出電壓偏差都發(fā)生在允許的輸出電壓范圍內(nèi)。

建議使用ADI公司的LTpowerCAD?來(lái)找出哪些控制環(huán)路可以?xún)?yōu)化,以及可以減少多少個(gè)輸出電容。圖3所示為計(jì)算控制速度的屏幕截圖。其中顯示了在負(fù)載瞬變后計(jì)算得出的電壓過(guò)沖??梢酝ㄟ^(guò)改變輸出電容、調(diào)節(jié)開(kāi)關(guān)穩(wěn)壓器控制環(huán)路的速度來(lái)進(jìn)行優(yōu)化。

wKgaomSLyA6AWko8AABdrVPwyiI998.jpg

圖3. 使用LTpowerCAD優(yōu)化開(kāi)關(guān)穩(wěn)壓器的控制環(huán)路,以及減少輸出電容的數(shù)量。

確定正確的參數(shù)后,即可減少電源中輸出電容的數(shù)量,如此可以節(jié)省資金和板空間,我們建議大家使用這個(gè)開(kāi)發(fā)步驟。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電源
    +關(guān)注

    關(guān)注

    184

    文章

    17704

    瀏覽量

    249956
  • 電容
    +關(guān)注

    關(guān)注

    100

    文章

    6036

    瀏覽量

    150260
  • 穩(wěn)壓器
    +關(guān)注

    關(guān)注

    24

    文章

    4223

    瀏覽量

    93760
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    如何最大限度減小電源設(shè)計(jì)輸出電容數(shù)量尺寸

    電源輸出電容一般是100 nF至100 μF的陶瓷電容,它們耗費(fèi)資金,占用空間,而且,在遇到交付瓶頸的時(shí)候還會(huì)難以獲得。所以,如何最大限度
    發(fā)表于 03-18 11:14 ?2757次閱讀
    如何<b class='flag-5'>最大限度</b><b class='flag-5'>減小</b><b class='flag-5'>電源</b>設(shè)計(jì)<b class='flag-5'>中</b><b class='flag-5'>輸出</b><b class='flag-5'>電容</b>的<b class='flag-5'>數(shù)量</b>和<b class='flag-5'>尺寸</b>

    LTC1628-SYNC最大限度地減少多輸出,大電流電源的輸入電容

    DN249-LTC1628-SYNC最大限度地減少多輸出,大電流電源的輸入電容
    發(fā)表于 06-17 08:42

    雙相高效移動(dòng)CPU電源,可最大限度減小尺寸和熱應(yīng)力

    DN247- 雙相高效移動(dòng)CPU電源,可最大限度減小尺寸和熱應(yīng)力
    發(fā)表于 07-29 11:00

    優(yōu)化的DC/DC轉(zhuǎn)換器環(huán)路補(bǔ)償最大限度地減少了大輸出電容器的數(shù)量

    DN186- 優(yōu)化的DC / DC轉(zhuǎn)換器環(huán)路補(bǔ)償最大限度地減少了大輸出電容器的數(shù)量
    發(fā)表于 08-06 07:09

    布局電源板以最大限度地降低EMI

    布局電源板以最大限度地降低EMI:第3部分
    發(fā)表于 08-16 06:13

    最大限度減小在汽車(chē)環(huán)境的EMI,有什么好的實(shí)現(xiàn)辦法嗎?

    請(qǐng)問(wèn)如何最大限度減小在汽車(chē)環(huán)境的EMI?
    發(fā)表于 04-13 06:57

    如何最大限度的去實(shí)現(xiàn)LTE潛力?

    如何最大限度的去實(shí)現(xiàn)LTE潛力?
    發(fā)表于 05-25 06:12

    如何最大限度減小電源設(shè)計(jì)輸出電容數(shù)量尺寸?

    電源輸出電容一般是100 nF至100 μF的陶瓷電容,它們耗費(fèi)資金,占用空間,而且,在遇到交付瓶頸的時(shí)候還會(huì)難以獲得。所以,如何最大限度
    發(fā)表于 03-21 14:42

    如何最大限度減小電源設(shè)計(jì)輸出電容數(shù)量尺寸

    電源輸出電容一般是100 nF至100 μF的陶瓷電容,它們耗費(fèi)資金,占用空間,而且,在遇到交付瓶頸的時(shí)候還會(huì)難以獲得。所以,如何最大限度
    發(fā)表于 06-14 10:19

    最大限度減小汽車(chē) DDR 電源的待機(jī)電流

    最大限度減小汽車(chē) DDR 電源的待機(jī)電流
    發(fā)表于 03-20 17:22 ?1次下載
    <b class='flag-5'>最大限度</b>地<b class='flag-5'>減小</b>汽車(chē) DDR <b class='flag-5'>電源</b><b class='flag-5'>中</b>的待機(jī)電流

    DN186優(yōu)化的DC/DC變換器環(huán)路補(bǔ)償最大限度地減少了大輸出電容器的數(shù)量

    DN186優(yōu)化的DC/DC變換器環(huán)路補(bǔ)償最大限度地減少了大輸出電容器的數(shù)量
    發(fā)表于 04-30 09:20 ?3次下載
    DN186優(yōu)化的DC/DC變換器環(huán)路補(bǔ)償<b class='flag-5'>最大限度</b>地減少了大<b class='flag-5'>輸出</b><b class='flag-5'>電容</b>器的<b class='flag-5'>數(shù)量</b>

    如何最大限度減小輸出電容數(shù)量尺寸

    電源輸出電容一般是100 nF至100 μF的陶瓷電容,它們耗費(fèi)資金,占用空間,而且,在遇到交付瓶頸的時(shí)候還會(huì)難以獲得。所以,如何最大限度
    的頭像 發(fā)表于 11-16 10:38 ?1873次閱讀
    如何<b class='flag-5'>最大限度</b><b class='flag-5'>減小輸出</b><b class='flag-5'>電容</b>的<b class='flag-5'>數(shù)量</b>和<b class='flag-5'>尺寸</b>

    如何最大限度減少線纜設(shè)計(jì)的串?dāng)_

    如何最大限度減少線纜設(shè)計(jì)的串?dāng)_
    發(fā)表于 11-07 08:07 ?1次下載
    如何<b class='flag-5'>最大限度</b>減少線纜設(shè)計(jì)<b class='flag-5'>中</b>的串?dāng)_

    多相能力降壓型控制器最大限度減小解決方案尺寸和成本

    LTC?3883/-1 是一款具有數(shù)字電源系統(tǒng)管理、高性能模擬控制環(huán)路、片內(nèi)驅(qū)動(dòng)器、遠(yuǎn)端輸出電壓檢測(cè)和電感器溫度檢測(cè)功能的通用、單通道、多相能力降壓型控制器。為了最大限度減小解決方案
    的頭像 發(fā)表于 04-14 11:25 ?973次閱讀
    多相能力降壓型控制器<b class='flag-5'>最大限度</b>地<b class='flag-5'>減小</b>解決方案<b class='flag-5'>尺寸</b>和成本

    如何最大限度減小電源設(shè)計(jì)輸出電容數(shù)量尺寸?

    如何最大限度減小電源設(shè)計(jì)輸出電容數(shù)量
    的頭像 發(fā)表于 12-15 09:47 ?483次閱讀
    如何<b class='flag-5'>最大限度</b><b class='flag-5'>減小</b><b class='flag-5'>電源</b>設(shè)計(jì)<b class='flag-5'>中</b><b class='flag-5'>輸出</b><b class='flag-5'>電容</b>的<b class='flag-5'>數(shù)量</b>和<b class='flag-5'>尺寸</b>?
    RM新时代网站-首页