RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

什么是阻抗?影響阻抗的因素有哪些?

華秋電子 ? 2023-04-28 11:36 ? 次閱讀

什么是阻抗?

在具有電阻、電感和電容的電路里,對電路中的電流所起的阻礙作用叫做阻抗。

什么是阻抗匹配?

阻抗匹配是指信號(hào)源或者傳輸線跟負(fù)載之間達(dá)到一種適合的搭配。阻抗匹配主要有兩點(diǎn)作用,調(diào)整負(fù)載功率和抑制信號(hào)反射。

圖片

影響阻抗的因素

相對于阻抗變化的關(guān)系(其中一個(gè)參數(shù)變化,假設(shè)其余條件不變),影響阻抗因素如下:

阻抗線寬

阻抗線寬與阻抗成反比,線寬越細(xì),阻抗越大,線寬越粗,阻抗越低。

介質(zhì)厚度

介質(zhì)厚度與阻抗成正比,介質(zhì)越厚,阻抗越大,介質(zhì)越薄,阻抗越低。

阻抗介電常數(shù)

介電常數(shù)與阻抗成反比,介電常數(shù)越高,阻抗越小,介電常數(shù)越低,阻抗越大。

防焊厚度

防焊厚度與阻抗成反比,在一定厚度范圍內(nèi),防焊厚度越厚,阻抗越低,防焊厚度越薄,阻抗越大。

銅箔厚度

銅箔厚度與阻抗成反比,銅厚越厚,阻抗越低,銅厚越薄,阻抗越大。

差動(dòng)阻抗

間距與阻抗成正比,間距越大,阻抗越大,其余影響因素則與特性阻抗相同。

共面阻抗

阻抗線距導(dǎo)體的間距與阻抗成正比,間距越大,阻抗越大,其它影響因素則與特性阻抗相同。

圖片

阻抗計(jì)算神器驗(yàn)證影響因素

疊層圖制作

這里推薦一款免費(fèi)的國產(chǎn)工具:華秋DFM軟件,它可以自動(dòng)生成疊層圖,也可以手動(dòng)填寫層數(shù)、板厚、銅厚,用疊層圖的介質(zhì)厚度匹配阻抗。

如需調(diào)整疊層結(jié)構(gòu),軟件里面有自帶板材、半固化片及銅箔的庫,可根據(jù)需要自行選擇。在疊層結(jié)構(gòu)需要更改的參數(shù)位置,點(diǎn)擊右鍵添加、替換或刪除。彈出的窗口是軟件自帶的物料庫,芯板、光板、PP、銅箔可供選擇。

圖片

介質(zhì)厚度變化對阻抗的影響

疊層結(jié)構(gòu)的參數(shù)要保證正確性,半固化片、板材及銅厚參數(shù)不可出錯(cuò),若板材及半固化片厚度用錯(cuò),即便是總板厚能夠達(dá)到,疊層結(jié)構(gòu)不對稱生產(chǎn)的成品板子,也會(huì)導(dǎo)致板翹無法使用,計(jì)算阻抗時(shí),介質(zhì)厚度如果跟實(shí)際生產(chǎn)有差異,會(huì)導(dǎo)致阻抗值偏大或者偏小,超出要求的公差。

圖片圖片

More

銅箔厚度變化對阻抗的影響

疊層結(jié)構(gòu)的銅厚一定選擇準(zhǔn)確,如果銅厚錯(cuò)誤,會(huì)導(dǎo)致差分阻抗相差20ohm左右,單端阻抗相差10ohm左右,因此而達(dá)不到實(shí)際設(shè)計(jì)要求的阻抗值。例如:要求銅厚1oz,制作疊層是0.5oz,生產(chǎn)按照疊層生產(chǎn)板子,會(huì)導(dǎo)致成品銅厚不夠,線寬載流不夠,導(dǎo)致產(chǎn)品燒板報(bào)廢。

圖片圖片

More

參考屏蔽層變化對阻抗的影響

計(jì)算阻抗時(shí),模板不能選錯(cuò),需要根據(jù)實(shí)際設(shè)計(jì)選擇模板,比如單端共面阻抗,直接使用單端模板,阻抗會(huì)相差10ohm左右,導(dǎo)致阻抗超公差,如果是隔層參考的,沒有使用隔層參考的模板,阻抗會(huì)相差幾十個(gè)ohm,導(dǎo)致板子直接報(bào)廢。

圖片圖片

More

阻抗模板參數(shù)

以下基于華秋的工藝制造說明:

H1:半固化片的介質(zhì)厚度,要填寫殘銅留膠后的介質(zhì)厚度。

Erl:華秋的板材常規(guī)是4.2,如果是特殊板材要填寫板材的介電常數(shù)。

W2:線面寬度在線底寬度W1-0.5mil。

T1:內(nèi)層H/Hoz,銅厚按0.6mil計(jì)算,內(nèi)層1/1oz,銅厚按1.2mil計(jì)算,外層成品銅厚1/1oz,銅厚按1.4mil計(jì)算,外層成品銅厚2/2oz,銅厚按2.4mil計(jì)算。

C1:基材上的阻焊厚度0.8mil。

C2:銅面上的阻焊厚度0.5mil。

C3:差分阻抗線之間的阻焊厚度0.8mil。

CEr:阻焊的介電常數(shù)3.5mil。

殘銅率默認(rèn)是70%,如默認(rèn)的參數(shù)需要調(diào)整,可以在參數(shù)配置里面填寫修改,保存即可。

圖片

使用阻抗計(jì)算神器高效生產(chǎn)

文件預(yù)審

1、接收客戶文件后,進(jìn)行文件預(yù)審。檢查客戶文件里面的阻抗線對應(yīng)的阻抗控制要求參數(shù)是否一致,如發(fā)現(xiàn)不一致的阻抗異常,需要提出異常給客戶確認(rèn),比如第一層阻抗控制要求6/6/6mil的差分阻抗線,然而在Gerber文件第一層找不到對應(yīng)的阻抗線,對于此異常需要與客戶確認(rèn),并提出建議:①是否忽略阻抗控制要求;②阻抗線跟控制要求是否有偏差,并說明實(shí)際的gerber的阻抗線。

2、核對gerber文件里面的疊層結(jié)構(gòu),檢查板厚、銅厚、半固化片的參數(shù)是否能夠?qū)?yīng)華秋DFM里面的物料庫。如疊層結(jié)構(gòu)的芯板厚度在DFM里面找不到,則需要與客戶確認(rèn),建議更改板厚調(diào)整疊層結(jié)構(gòu)。

3、預(yù)審阻抗線對應(yīng)的控制要求是否滿足,例如:同層的阻抗線控制要求一樣,介質(zhì)厚度一樣,線寬不一樣,導(dǎo)致兩組阻抗線只能控制一組,此時(shí)需要客戶確認(rèn),阻抗同層、同介質(zhì)厚度的阻抗下是否能夠統(tǒng)一。

圖片

阻抗線挑選及調(diào)整

1、首先需要按照客戶提高的阻抗控制要求,去挑選板內(nèi)對應(yīng)的阻抗線,挑選阻抗線時(shí)需注意,寧可多選卻不可漏選阻抗線。

2、把挑選的阻抗線移到另外一層,待阻抗計(jì)算完畢,按照計(jì)算的結(jié)果調(diào)整阻抗線,阻抗線按照生產(chǎn)制成能力補(bǔ)償后,再移回板內(nèi)正常制作出生產(chǎn)所需的工具菲林。

圖片

匹配疊層結(jié)構(gòu)

1、按照客戶要求的疊層厚度及所用的物料參數(shù)制作疊層圖,計(jì)算阻抗線時(shí),華秋DFM自動(dòng)讀取疊層圖里面的參數(shù),使用疊層圖里面的介質(zhì)厚度,計(jì)算線寬線距所需要的介質(zhì)厚度。

2、疊層圖的參數(shù)一定要正確,結(jié)構(gòu)要對稱,如果參數(shù)錯(cuò)誤,會(huì)導(dǎo)致阻抗偏差很大,疊層不對稱會(huì)導(dǎo)致無法生產(chǎn)。

3、輸入每層的銅面積,華秋DFM可以自動(dòng)計(jì)算無銅區(qū)域的填膠量,精確計(jì)算阻抗及成品板厚的總厚度。

圖片

線寬線距計(jì)算阻抗值

選擇阻抗層,找到阻抗對應(yīng)的模板,再輸入原始線寬線距,如參考層特別,如隔層參考,需要手動(dòng)選擇參考層,參數(shù)輸入完畢后,點(diǎn)擊全部計(jì)算,計(jì)算結(jié)果為綠色則計(jì)算正確,為紅色則需要調(diào)整線寬線距或者介質(zhì)厚度。右上角可以更改單位,mil/mm,左下角則可以添加多組阻抗。

圖片

保存阻抗計(jì)算參數(shù)文檔

保存阻抗計(jì)算圖,阻抗計(jì)算合格后,“點(diǎn)擊”導(dǎo)出壓合結(jié)構(gòu)/阻抗參數(shù),把計(jì)算的壓合結(jié)構(gòu)圖及阻抗計(jì)算合格參數(shù)保存為PDF檔,方便以后查詢阻抗計(jì)算的結(jié)果。

圖片

阻抗計(jì)算這么多知識(shí)點(diǎn),肯定很多工程師會(huì)覺得難學(xué)的同時(shí)也記不全吧?所以,強(qiáng)烈推薦使用華秋DFM軟件,可以一鍵計(jì)算阻抗,超簡單實(shí)用,并且還是免費(fèi)的哦!

在沒有華秋DFM軟件前,工程師們都是用Polar SI9000計(jì)算阻抗,但它不能制作疊層圖,需要先畫好后,再按照介質(zhì)厚度模擬阻抗,非常的不方便。

但是,用了華秋DFM軟件后,計(jì)算阻抗只需幾個(gè)步驟,輸入相關(guān)參數(shù),就能得到想要的結(jié)果,直接提升幾倍的工作效率!

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 阻抗
    +關(guān)注

    關(guān)注

    17

    文章

    957

    瀏覽量

    45912
  • DFM
    DFM
    +關(guān)注

    關(guān)注

    8

    文章

    463

    瀏覽量

    28191
收藏 人收藏

    評論

    相關(guān)推薦

    阻抗對音頻設(shè)備的影響 靜態(tài)阻抗和動(dòng)態(tài)阻抗的區(qū)別

    阻抗對音頻設(shè)備的影響 功率傳輸效率 : 阻抗對功率傳輸效率有直接影響。在理想情況下,音頻設(shè)備的輸出阻抗應(yīng)與揚(yáng)聲器的輸入阻抗相匹配,以實(shí)現(xiàn)最大功率傳輸。如果
    的頭像 發(fā)表于 12-10 09:57 ?175次閱讀

    影響ADS1298輸入阻抗的外圍電路/因素有哪些?

    請問您能幫忙分享一下影響ADS1298輸入阻抗的外圍電路/因素嗎,多謝!
    發(fā)表于 12-09 07:15

    ISO1430功耗該如何計(jì)算?與哪些因素有關(guān)?

    請教各位同仁以及IT的工作人員,ISO1430功耗該如何計(jì)算?與哪些因素有關(guān)(比如供電?速率?總線側(cè)阻抗?)?
    發(fā)表于 12-04 07:57

    影響PCB阻抗的三大因素

    影響PCB阻抗的三大因素主要包括:介質(zhì)厚度、導(dǎo)線寬度和介電常數(shù)。 以下是詳細(xì)解釋: 1、介質(zhì)厚度(H): 介質(zhì)厚度與阻抗成正比,即介質(zhì)越厚,阻抗越大;介質(zhì)越薄,
    的頭像 發(fā)表于 11-22 17:23 ?358次閱讀
    影響PCB<b class='flag-5'>阻抗</b>的三大<b class='flag-5'>因素</b>

    影響共模電感阻抗大小的因素

    共模電感的阻抗大小是一個(gè)復(fù)雜的問題,它取決于多種因素,包括電路的具體要求、噪聲的頻率范圍、磁芯材料、線圈繞制長度和匝數(shù)、電感溫度以及電路中的電流等。因此,無法給出一個(gè)具體的阻抗值作為共模電感的統(tǒng)一標(biāo)準(zhǔn)。
    的頭像 發(fā)表于 10-17 14:55 ?349次閱讀

    電容液位測量中阻抗多少正常

    在電容液位測量中,阻抗值的正常范圍并不是一個(gè)固定的數(shù)值,而是與多種因素有關(guān),包括液位高度、電極間距、液體性質(zhì)以及傳感器的具體設(shè)計(jì)等。因此,無法給出一個(gè)統(tǒng)一的“正?!?b class='flag-5'>阻抗值范圍。 然而,可以通過理解
    的頭像 發(fā)表于 09-19 09:42 ?287次閱讀

    影響INA129輸入阻抗因素有哪些?

    按照圖連接,進(jìn)行INA129的輸入阻抗測試,計(jì)算輸入阻抗測試結(jié)果,計(jì)算結(jié)果只有0.65M歐姆,而以前也是相同電路,相同測試方法,測試結(jié)果可以達(dá)到5M歐姆以上,在此想問,影響輸入阻抗因素有
    發(fā)表于 09-09 06:08

    差分阻抗與單端阻抗的關(guān)系是什么

    差分阻抗與單端阻抗是電子電路設(shè)計(jì)中非常重要的概念,它們在信號(hào)傳輸、信號(hào)完整性、電磁兼容性等方面起著關(guān)鍵作用。 差分阻抗與單端阻抗的概念 1.1 差分
    的頭像 發(fā)表于 07-15 11:09 ?2416次閱讀

    PDN 元件對阻抗的影響

    在數(shù)字系統(tǒng)中,PCB的電源分配網(wǎng)絡(luò)(powerdeliverynetwork,即PDN)需要在較寬的頻率范圍內(nèi)具有較低的阻抗值,以確保在數(shù)字器件運(yùn)行時(shí),電壓波動(dòng)能保持在較低水平。決定PDN阻抗因素有
    的頭像 發(fā)表于 07-13 08:13 ?582次閱讀
    PDN 元件對<b class='flag-5'>阻抗</b>的影響

    PCB阻抗匹配過孔的多個(gè)因素你知道哪些?

    在高速PCB設(shè)計(jì)中,阻抗匹配是至關(guān)重要的。過孔作為連接不同層信號(hào)的關(guān)鍵元素,也需要進(jìn)行阻抗匹配以確保信號(hào)的完整性。捷多邦小編今天就與大家聊聊PCB阻抗匹配過孔~ 過孔是PCB上用于連接不同層信號(hào)線
    的頭像 發(fā)表于 07-04 17:39 ?1309次閱讀

    PCB阻抗控制是什么?PCB阻抗控制原理?

    一站式PCBA智造廠家今天為大家講講PCBA線路板中的阻抗特性與受控阻抗是什么?PCB阻抗特性與受控阻抗原理。在PCBA線路板中,阻抗特性和
    的頭像 發(fā)表于 06-26 09:20 ?926次閱讀
    PCB<b class='flag-5'>阻抗</b>控制是什么?PCB<b class='flag-5'>阻抗</b>控制原理?

    PCB特性阻抗-影響特性阻抗因素V3.0

    PCB特性阻抗-影響特性阻抗因素V3.0 圖文說明 ? ? ? ? ? 審核編輯 黃宇
    的頭像 發(fā)表于 06-03 15:41 ?519次閱讀
    PCB特性<b class='flag-5'>阻抗</b>-影響特性<b class='flag-5'>阻抗</b><b class='flag-5'>因素</b>V3.0

    FPC做阻抗控制的目的是什么呢?有哪些因素會(huì)影響FPC的阻抗?

    FPC做阻抗控制的目的是什么呢?有哪些因素會(huì)影響FPC的阻抗,又如何來控制呢? FPC是一種柔性印刷電路板,廣泛應(yīng)用于電子設(shè)備中。在FPC的設(shè)計(jì)與制造過程中,阻抗控制是一個(gè)非常重要的方
    的頭像 發(fā)表于 01-18 11:43 ?2517次閱讀

    阻抗知識(shí)問答?12招搞定阻抗設(shè)計(jì)

    與波導(dǎo)的幾何形狀、導(dǎo)體寬度、介質(zhì)參數(shù)等因素有關(guān),通過調(diào)整這些因素可以控制電磁波在共面波導(dǎo)中的傳播特性。共面阻抗的大小決定了電磁波在共面波導(dǎo)中的傳播特性。 05 問:單端阻抗為什么控
    發(fā)表于 01-05 10:52

    PCB阻抗設(shè)計(jì)12問,輕松帶你搞懂阻抗!

    阻抗,工程師們都接觸過,但能把阻抗說清楚的工程師少之又少。阻抗看似簡單,實(shí)則難以言表。 ? 下面我們用快問快答的方式,輕松幫你搞懂阻抗! 0 1 ?? 問:什么是
    的頭像 發(fā)表于 01-03 08:40 ?1169次閱讀
    PCB<b class='flag-5'>阻抗</b>設(shè)計(jì)12問,輕松帶你搞懂<b class='flag-5'>阻抗</b>!
    RM新时代网站-首页