在過去的幾篇博客中,我們一直在評估如何獲取時(shí)鐘源的相位噪聲,并將其轉(zhuǎn)換為抖動,最終得出ADC的最終SNR。我們查看了一個使用低抖動時(shí)鐘發(fā)生器AD9523為9643位14 MSPS ADC提供時(shí)鐘的示例電路。通過利用一些數(shù)學(xué)方法,我們能夠根據(jù)AD250的預(yù)期相位噪聲性能和AD68數(shù)據(jù)手冊中規(guī)定的SNR確定763.9523 dBFS的預(yù)期SNR值?;叵胍幌?,實(shí)際測量值為9643.68 dBFS,如下圖848所示。
圖1.AD9523 時(shí)鐘頻率為AD9643,頻率為245.76 MHz,fIN = 140.1 MHz。
作為一名工程師,當(dāng)一個人能夠計(jì)算出預(yù)期結(jié)果并在實(shí)驗(yàn)室中看到與該計(jì)算一致的測量結(jié)果時(shí),總是有益的。我收到的一個問題促使我決定花點(diǎn)時(shí)間,了解一下我是如何想出圖 1 中的繪圖的。
使用了AD9643評估板,該評估板可以配置為使用AD9523驅(qū)動AD9643的時(shí)鐘輸入。如圖2所示,我們有AD9643評估板、HSC-ADC-EVALZ數(shù)據(jù)采集板、墻上電源、羅德施瓦茨SMA100信號發(fā)生器和PC。
配置AD9643評估板后,我們可以如圖所示連接所有內(nèi)容。我們使用一個SMA100驅(qū)動AD9643的模擬輸入,使用另一個SMA100驅(qū)動AD9523的基準(zhǔn)輸入。這些 SMA100 信號發(fā)生器為我們提供了非常低的相位噪聲信號源,這對于從這些器件獲得良好的性能至關(guān)重要。畢竟,我們想知道組件的性能,而不是驅(qū)動組件的信號源。這些信號發(fā)生器提供足夠低的相位噪聲,因此它不是信號鏈中的主要貢獻(xiàn)者。
圖中的PC加載了ADI公司的SPIController和Visual Analog軟件包。SPIController軟件為AD9643和AD9523器件的SPI端口提供接口,以便可以根據(jù)我們要測試的條件配置器件的各個設(shè)置。視覺模擬軟件控制數(shù)據(jù)采集板并處理來自ADC的輸入數(shù)字?jǐn)?shù)據(jù),以創(chuàng)建圖1所示的FFT。這不是一個非常復(fù)雜的設(shè)置,但我認(rèn)為值得訪問它,以更深入地了解我們?nèi)绾潍@得我之前介紹的數(shù)據(jù)。
圖2.使用AD9523與AD9643時(shí)鐘測量SNR的測試設(shè)置
審核編輯:郭婷
-
adc
+關(guān)注
關(guān)注
98文章
6495瀏覽量
544457 -
信號發(fā)生器
+關(guān)注
關(guān)注
28文章
1472瀏覽量
108739 -
評估板
+關(guān)注
關(guān)注
1文章
537瀏覽量
29304
發(fā)布評論請先 登錄
相關(guān)推薦
評論