RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

用CMOS傳輸門實現(xiàn)一個異或門電路

冬至子 ? 來源:半導體技術人 ? 作者:半導體技術人 ? 2023-07-06 15:02 ? 次閱讀

1、用CMOS傳輸門實現(xiàn)一個異或門電路。

(1)

圖片

圖片

圖片

(2)

圖片

圖片

圖片

圖片

2、用CMOS傳輸門實現(xiàn)一個雙路開關電路,在電路上標明輸入端和輸出端,并寫出輸出的邏輯表達式。

圖片

3、說明采用CMOS傳輸門比采用單獨的PMOS管或NMOS管的優(yōu)勢是什么?

利用PMOS管對高電平的傳輸性能好,而NMOS管對低電平的傳輸性能好,從而使信號可以獲得全擺幅的傳送而沒有電平損失。

CMOS傳輸門:

CMOS傳輸門(Transmission Gate)是一種既可以傳送數(shù)字信號又可以傳輸模擬信號的可控開關電路。CMOS傳輸門由一個PMOS和一個NMOS管并聯(lián)構成,其具有很低的導通電阻(幾百歐)和很高的截止電阻(大于10^9歐)。

TP和TN是結構對稱的器件,它們的漏極和源極是可互換的。設它們的開啟電壓|VT|=2V且輸入模擬信號的變化范圍為-5V到+5V。

為使襯底與漏源極之間的PN結任何時刻都不致正偏,故TP的襯底接+5V電壓,而TN的襯底接-5V電壓。兩管的柵極由互補的信號電壓(+5V和-5V)來控制,分別用C和!C表示。傳輸門的工作情況如下:當C端接低電壓-5V時TN的柵壓即為-5V,vI取-5V到+5V范圍內的任意值時,TN不導通。同時、TP的柵壓為+5V,TP亦不導通。可見,當C端接低電壓時,開關是斷開的。

為使開關接通,可將C端接高電壓+5V。此時TN的柵壓為+5V,vI在-5V到+3V的范圍內,TN導通。同時TP的棚壓為-5V,vI在-3V到+5V的范圍內TP將導通。由上分析可知,當vI<-3V時,僅有TN導通,而當vI>+3V時,僅有TP導通當vI在-3V到+3V的范圍內,TN和TP兩管均導通。

進一步分析還可看到,一管導通的程度愈深,另一管的導通程度則相應地減小。當一管的導通電阻減小,則另一管的導通電阻就增加。由于兩管系并聯(lián)運行,可近似地認為開關的導通電阻近似為一常數(shù)。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • CMOS
    +關注

    關注

    58

    文章

    5710

    瀏覽量

    235407
  • 門電路
    +關注

    關注

    7

    文章

    199

    瀏覽量

    40160
  • 模擬器
    +關注

    關注

    2

    文章

    874

    瀏覽量

    43208
  • NMOS管
    +關注

    關注

    2

    文章

    121

    瀏覽量

    5407
  • PMOS管
    +關注

    關注

    0

    文章

    83

    瀏覽量

    6632
收藏 人收藏

    評論

    相關推薦

    CMOS傳輸門電路的設計實驗

    CMOS傳輸門電路的設計實驗
    發(fā)表于 12-23 16:13

    門電路是什么?是門里的電路嗎?

      “電路是什么?是門里的電路嗎?  并不是哦,門電路種邏輯關系電路,用來
    發(fā)表于 04-13 17:44

    電子技術--門電路與邏輯代數(shù)

    電子技術--門電路與邏輯代數(shù)了解數(shù)字電路的特點以及數(shù)制和編碼的概念掌握與門、或、與非門、異或門的邏輯符號、邏輯功能和表示方法了解TTL和CMOS
    發(fā)表于 04-12 17:50 ?0次下載

    異或門電路

    異或門電路   上圖為CMOS異或門電路。它由級或非門和級與或非門組成?;蚍情T的輸出
    發(fā)表于 04-06 23:29 ?3.6w次閱讀
    <b class='flag-5'>異或門電路</b>圖

    TTL異或門電路

    TTL異或門電路
    發(fā)表于 07-15 18:58 ?5207次閱讀
    TTL<b class='flag-5'>異或門電路</b>

    異或門符號,異或門邏輯符號

    異或門電路 異或門和同或的邏輯符號如下圖所示。
    發(fā)表于 07-16 07:55 ?2.2w次閱讀
    <b class='flag-5'>異或門</b>符號,<b class='flag-5'>異或門</b>邏輯符號

    邏輯門電路符號圖(與門或非門異或門同或)

    邏輯門電路符號圖(與門或非門異或門同或)
    發(fā)表于 07-16 08:17 ?14w次閱讀
    邏輯<b class='flag-5'>門電路</b>符號圖(與門或<b class='flag-5'>門</b>非門<b class='flag-5'>異或門</b>同或<b class='flag-5'>門</b>)

    OD(漏極開路的門電路

    OD(漏極開路的門電路) 如同TTL OC,CMOS OD,可用來“線與”。
    發(fā)表于 02-28 19:15 ?1.7w次閱讀
    OD<b class='flag-5'>門</b>(漏極開路的<b class='flag-5'>門電路</b>)

    CMOS傳輸門電路的設計實驗

    CMOS傳輸門電路的設計實驗
    發(fā)表于 01-13 16:03 ?0次下載

    CMOS門電路設計振蕩器

    CMOS門電路設計振蕩器
    發(fā)表于 01-24 16:54 ?29次下載

    cmos傳輸如何傳輸cmos傳輸工作原理及作用_真值表)

    本文主要介紹了cmos傳輸如何傳輸cmos傳輸
    發(fā)表于 04-08 14:06 ?7.4w次閱讀
    <b class='flag-5'>cmos</b><b class='flag-5'>傳輸</b><b class='flag-5'>門</b>如何<b class='flag-5'>傳輸</b>(<b class='flag-5'>cmos</b><b class='flag-5'>傳輸</b><b class='flag-5'>門</b>工作原理及作用_真值表)

    晶體管搭建常見的邏輯門電路

    常見的晶體管有二極管、三極管和MOS管,主要的邏輯門電路:與門、或、非門、與非門、或非門、異或門等,這篇文章介紹晶體管搭建常見的邏輯門電路
    的頭像 發(fā)表于 11-01 11:03 ?1.6w次閱讀
    <b class='flag-5'>用</b>晶體管搭建常見的邏輯<b class='flag-5'>門電路</b>

    邏輯門電路的概念 幾種常見門電路實現(xiàn)

    邏輯門電路電路設計,用于處理數(shù)字信號(僅包括0和1)。 它們使用邏輯來執(zhí)行不同的邏輯操作,如與門、或、非門、
    的頭像 發(fā)表于 03-23 11:45 ?6001次閱讀
    邏輯<b class='flag-5'>門電路</b>的概念 幾種常見<b class='flag-5'>門電路</b>的<b class='flag-5'>實現(xiàn)</b>

    CMOS邏輯電路、傳輸XOR

    本實驗活動的目標是進步強化上一個實驗活動 “使用CD4007陣列構建CMOS邏輯功能” 中探討的CMOS邏輯基本原理,并獲取更多使用復雜CMOS
    的頭像 發(fā)表于 05-29 14:17 ?3629次閱讀
    <b class='flag-5'>CMOS</b>邏輯<b class='flag-5'>電路</b>、<b class='flag-5'>傳輸</b><b class='flag-5'>門</b>XOR

    怎么判斷cmos門電路的輸出狀態(tài)

    CMOS(互補金屬氧化物半導體)是種廣泛使用的集成電路技術,它利用了兩種類型的晶體管:N型和P型。CMOS門電路是數(shù)字邏輯
    的頭像 發(fā)表于 07-30 14:52 ?1312次閱讀
    RM新时代网站-首页