RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

MIPI dsi TX移植注意事項

XL FPGA技術(shù)交流 ? 來源:XL科技 ? 作者:XL科技 ? 2023-07-08 10:20 ? 次閱讀

MIPI Dsi的使用相比于CSI多了一些寄存器控制,生成的example直接仿真是可以的,但是修改了參數(shù),一些參數(shù)也要做相應(yīng)的調(diào)整。這里我們來做個簡單總結(jié) 。

(1)BANK電壓要配置成1.2V

(2)輸出要接相應(yīng)bank的REF_RES管腳。

(3)IP設(shè)置關(guān)鍵信號說明

名稱 參數(shù) 說明
MIPI Parallel Clock frequency 50~187.5 指clk_byte_HS的時鐘頻率。
IP core frequency 100 指mipi_clk的時鐘頻率,指定100MHz
Pack Type 48 Enable,Disable 使能表示打開48位的數(shù)據(jù)類型,比如RGB888,
Packe Type64 Enable,Disable 使能表示打開64位的數(shù)據(jù)類型,比如RGB565.
如果要全部支持可以同時打開Pack Type48和Packe Type 64
MaximumHorizontalResolution 行像素的最大個數(shù)。一定要注意hactive的長度,如果設(shè)置不正確可能無畫面或者畫面偏移。
FIFOPixelDepthSize 最大4096 FIFO的data width是64-bit, MIPIIP里面會緩存2~3行才發(fā)出去.所以注意這個值要大于一行的一行數(shù)據(jù)的2倍或者3倍。
videoTransmission Packet Sequences Non-burst mode
with SyncPulses,
Burst mode,
Non-burst mode
with Sync Events
?Non-Burst Mode with Sync Pulses – 讓外設(shè)可以精確的重構(gòu)原始的視頻時序,包括同步脈沖寬度。 ?Non-Burst Mode with Sync Events –與上述類似,但精確重建同步脈沖寬度不是必需的。 ?Burst mode – RGB像素包在時間上有壓縮,留出更多的時間用于LP模式,或者用于復(fù)用別的傳輸。

(4)修改配置參數(shù)

視頻格式如下,可能根據(jù)實際的需要進(jìn)行修改。

parameter MAX_HRES = 16'd1920;
parameter MAX_VRES = 12'd4;
parameter HSP = 10'd2;
parameter HBP = 10'd2;
parameter HFP = 10'd246;
parameter VSP = 6'd5;
parameter VBP = 6'd8;
parameter VFP = 6'd32;

修改參數(shù)后要在Tianium-mipi-utility文件中驗證,確保文件沒有錯誤提示。

46fa3ea2-1d35-11ee-962d-dac502259ad0.png

另外要把Tianium-mipi-utility文件中input fields中的信息替換Panel_1080p_reg.mem中的相應(yīng)信息。這是IP需要的視頻格式信息。

471729ae-1d35-11ee-962d-dac502259ad0.png

(5)注意修改相應(yīng)的時鐘

在下面,i_pclk是單像素的時鐘。o_pclk對應(yīng)MIPI接口的像素時鐘。

i_sys_clk是MIPI AXI接口的配置時鐘。i_mipi_tx_pclk是MIPI發(fā)送8位HS數(shù)據(jù)的并行時鐘。

在使用中可能根據(jù)設(shè)置參數(shù)修改i_pclk,o_pclk和i_mipi_tx_pclk;一般不用修改i_sys_clk。

//video生成時鐘是125M
initial
begin
 i_pclk <= 1'b1;
 forever
 #4.00 i_pclk <= ~i_pclk;
end
//轉(zhuǎn)換成MIPI接口的pixel clock是62.5M
initial begin
 o_pclk <= 1'b1;
 forever #8.00 o_pclk <= ~o_pclk;
end
//MIPI配置接口時鐘是50M
initial begin
 i_sys_clk <= 1'b1;
 forever #10 i_sys_clk <= ~i_sys_clk;
end
//MIPI時是100M
initial begin
 mipi_clk <= 1'b1;
 forever #5 mipi_clk <= ~mipi_clk;
end
//數(shù)據(jù)速率是1000M
initial begin
 i_mipi_tx_pclk <= 1'b1;
 forever #4 i_mipi_tx_pclk <= ~i_mipi_tx_pclk;
end

(6)所設(shè)置的參數(shù)既要在Tianium-mipi-utility在評估通過,還要滿足公式

PIX_CLK_MHZ < (DATARATE_MPBS * NUM_DATA_LANE) / PACK_BIT

1)這里的PIX_CLK_MHZ就是指MIPI IP接口的pixel_clk

2)DATARATE_MPBS是指MIPI的數(shù)據(jù)速率,并非video的帶寬。

3)NUM_DATA_LANE是指傳輸所用的lane數(shù)

4) PACK_BIT如下,詳細(xì)信息請參考MIPI DSI ds。

474ada4c-1d35-11ee-962d-dac502259ad0.png

(7)復(fù)位處理

4786b18e-1d35-11ee-962d-dac502259ad0.png

復(fù)位timing

47a861ee-1d35-11ee-962d-dac502259ad0.png

關(guān)于DSI_TX復(fù)位處理:

1)reset_n,reset_byte_HS_n和axi_reset_n先釋放;

2)在reset_n釋放之后,等待tINIT時間之后

47c12792-1d35-11ee-962d-dac502259ad0.png

3)通過panel_config來配置panel寄存器。

4)等待panel_config的o_confdone拉高,也就是panel_config配置完成

5)通過confdone拉高來釋放video_stream的復(fù)位

6)confdone可以用于reset_pixel_n,也可以通過video_stream的輸出的vs信號,在vs為blank時釋放復(fù)位。

parameterFRAME_NUM = 5
reg vs_r;
reg     [10:0]  r_vs_cnt;
wire neg_vs;
always@(negedge sys_rst_n or posedge i_sysclk_div_2)
begin
if(!sys_rst_n)
        vs_r    <= 1'b0;
    else 
????????vs_r????<=?vs;
end 
assign neg_vs = {vs_r,vs} == 2'b10;
always@(negedge sys_rst_n or posedge i_sysclk_div_2)
begin
????if(?!sys_rst_n?)
        r_vs_cnt    <= 16'b0;
    else if (neg_vs && r_vs_cnt <= FRAME_NUM )
????????r_vs_cnt????<=?r_vs_cnt?+?1'b1;
end 
always@(negedge sys_rst_n or posedge i_sysclk_div_2)
begin
????if?(!sys_rst_n)
        reset_pixel_n    <= 1'b0;
????else?if?(neg_vs?&&?r_vs_cnt?==?FRAME_NUM-1??)?//??
        reset_pixel_n    <= 1'b1;
end     

(8) MIPI IP接口的timing時序要求如下:

47e2da18-1d35-11ee-962d-dac502259ad0.png

(9)video接口數(shù)據(jù)類型格式

視頻格式的順序請參考AN015。

=========================================

example

=========================================

時鐘方案

480c2eb8-1d35-11ee-962d-dac502259ad0.png

復(fù)位方案

48309a82-1d35-11ee-962d-dac502259ad0.png

更新說明:

update5:更新復(fù)位處理。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5336

    瀏覽量

    120229
  • 電壓
    +關(guān)注

    關(guān)注

    45

    文章

    5598

    瀏覽量

    115701
  • MIPI
    +關(guān)注

    關(guān)注

    11

    文章

    310

    瀏覽量

    48613
收藏 人收藏

    評論

    相關(guān)推薦

    1.5G MIPI dsi TX移植注意事項及demo - update8

    硬件平臺 軟件平臺: 使用注意事項 MIPI Dsi的使用相比于CSI多了一些寄存器控制,生成的example直接仿真是可以的,但是修改了參數(shù),一些參數(shù)也要做相應(yīng)的調(diào)整。這里我們來做個簡單總結(jié)
    的頭像 發(fā)表于 06-27 08:43 ?957次閱讀
    1.5G <b class='flag-5'>MIPI</b> <b class='flag-5'>dsi</b> <b class='flag-5'>TX</b><b class='flag-5'>移植</b><b class='flag-5'>注意事項</b>及demo - update8

    MIPI解決方案 ICN6202:MIPI DSI轉(zhuǎn)LVDS轉(zhuǎn)換芯片

    通過IIC總線給芯片寫相應(yīng)的寄存器配置。注意事項: A、ICN6202設(shè)計的時候要特別注意MIPI DSI和LVDS的走線問題,要做好屏蔽以免信號受到干擾。 B、
    發(fā)表于 12-26 09:32

    MIPI DSI 轉(zhuǎn) LVDS 單路, ZA7783

    TX(此功能一般不用)輸入:MIPI DSI輸出:Single link LVDS/TTL輸出信號格式:TTL支持RGB888/666/565通信方式:IICI/O電壓:1.8/3.3V工作溫度范圍
    發(fā)表于 05-25 15:00

    應(yīng)用從傳統(tǒng)的RTOS移植到Linux有哪些注意事項

    應(yīng)用從傳統(tǒng)的RTOS移植到Linux有哪些注意事項?
    發(fā)表于 04-26 07:00

    移植STM32F有哪些注意事項

    怎樣去移植STM32F工程?移植STM32F有哪些注意事項?
    發(fā)表于 10-15 06:01

    移植LWIP的注意事項有哪些

    在stm32+enc28j60板子上如何去移植LWIP呢?有哪些注意事項?
    發(fā)表于 11-03 06:44

    ICN6202 MIPI DSI轉(zhuǎn)LVDS的橋接芯片

    的寄存器配置。6. 設(shè)計注意事項:A、ICN6202設(shè)計的時候要特別注意MIPI DSI和LVDS的走線問題,要做好屏蔽以免信號受到干擾。B、注意
    發(fā)表于 05-24 10:09

    GD32大容量產(chǎn)品軟件的移植注意事項

    本文檔的主要內(nèi)容詳細(xì)介紹的是GD32大容量產(chǎn)品軟件的移植注意事項。
    發(fā)表于 11-14 16:14 ?17次下載
    GD32大容量產(chǎn)品軟件的<b class='flag-5'>移植</b><b class='flag-5'>注意事項</b>

    MIPI dsi TX移植注意事項簡單總結(jié)

    MIPI Dsi的使用相比于CSI多了一些寄存器控制,生成的example直接仿真是可以的,但是修改了參數(shù),一些參數(shù)也要做相應(yīng)的調(diào)整。
    的頭像 發(fā)表于 02-06 14:20 ?1728次閱讀
    <b class='flag-5'>MIPI</b> <b class='flag-5'>dsi</b> <b class='flag-5'>TX</b><b class='flag-5'>移植</b><b class='flag-5'>注意事項</b>簡單總結(jié)

    MIPI2.5G DPHY TX demo移植教程

    最近陸續(xù)有客戶在評估易靈思的Ti180。Ti180的MIPI 2.5G是硬核。今天做一個簡單的移植來試驗下MIPI DSI 驅(qū)屏。
    的頭像 發(fā)表于 04-18 10:07 ?1947次閱讀
    <b class='flag-5'>MIPI</b>2.5G DPHY <b class='flag-5'>TX</b> demo<b class='flag-5'>移植</b>教程

    MIPI dsi TX移植注意事項

    MIPI Dsi的使用相比于CSI多了一些寄存器控制,生成的example直接仿真是可以的,但是修改了參數(shù),一些參數(shù)也要做相應(yīng)的調(diào)整。這里我們來做個簡單總結(jié) 。
    的頭像 發(fā)表于 05-14 10:04 ?725次閱讀
    <b class='flag-5'>MIPI</b> <b class='flag-5'>dsi</b> <b class='flag-5'>TX</b><b class='flag-5'>移植</b><b class='flag-5'>注意事項</b>

    MIPI dsi TX移植注意事項

    MIPI Dsi的使用相比于CSI多了一些寄存器控制,生成的example直接仿真是可以的,但是修改了參數(shù),一些參數(shù)也要做相應(yīng)的調(diào)整。這里我們來做個簡單總結(jié) 。
    的頭像 發(fā)表于 05-22 10:01 ?876次閱讀
    <b class='flag-5'>MIPI</b> <b class='flag-5'>dsi</b> <b class='flag-5'>TX</b><b class='flag-5'>移植</b><b class='flag-5'>注意事項</b>

    MIPI dsi TX移植注意事項-update4

    MIPI Dsi的使用相比于CSI多了一些寄存器控制,生成的example直接仿真是可以的,但是修改了參數(shù),一些參數(shù)也要做相應(yīng)的調(diào)整。
    的頭像 發(fā)表于 05-23 09:51 ?1154次閱讀
    <b class='flag-5'>MIPI</b> <b class='flag-5'>dsi</b> <b class='flag-5'>TX</b><b class='flag-5'>移植</b><b class='flag-5'>注意事項</b>-update4

    MIPI2.5G DPHY TX demo移植指南

    最近陸續(xù)有客戶在評估易靈思的Ti180。Ti180的MIPI 2.5G是硬核。今天做一個簡單的移植來試驗下MIPI DSI 驅(qū)屏。
    的頭像 發(fā)表于 07-14 10:21 ?2158次閱讀
    <b class='flag-5'>MIPI</b>2.5G DPHY <b class='flag-5'>TX</b> demo<b class='flag-5'>移植</b>指南

    MIPI dsi TX移植注意事項 - update7

    MIPI Dsi的使用相比于CSI多了一些寄存器控制,生成的example直接仿真是可以的,但是修改了參數(shù),一些參數(shù)也要做相應(yīng)的調(diào)整。這里我們來做個簡單總結(jié) 。 (1)BANK電壓要配置成1.2V
    的頭像 發(fā)表于 12-12 09:52 ?719次閱讀
    <b class='flag-5'>MIPI</b> <b class='flag-5'>dsi</b> <b class='flag-5'>TX</b><b class='flag-5'>移植</b><b class='flag-5'>注意事項</b> - update7
    RM新时代网站-首页