RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于FPGA+SRAM實現(xiàn)超聲視頻圖像采集系統(tǒng)的設計

FPGA設計論壇 ? 來源:未知 ? 2023-07-25 11:55 ? 次閱讀
wKgaomToFGeAGuAkAAADSuj10fw255.pngwKgaomToFGeAT_HhAAACQEF_XE0641.png

點擊上方藍字關注我們

醫(yī)學超聲診斷成像技術大多數(shù)采用超聲脈沖回波法,即利用探頭產(chǎn)生超聲波進入人體,由人體組織反射產(chǎn)生的回波經(jīng)換能器接收后轉換為電信號,經(jīng)過提取、放大、處理,再由數(shù)字掃描變換器轉換為標準視頻信號, 由顯示器進行顯示。在基于FPGA+ARM 9硬件平臺的全數(shù)字化B超診斷儀中,前端探頭返回的回波電信號需由實時采集系統(tǒng)進行波束合成、相關處理、采集并傳輸至ARM嵌入式處理系統(tǒng),視頻信號數(shù)據(jù)量大,實時性要求高,因此選用FPGA+SRAM構成實時采集系統(tǒng),在速度和容量上都能滿足上述要求。主要介紹B超成像系統(tǒng)中應用FPGA進行邏輯控制進行超聲視頻圖像采集的原理和實現(xiàn)。

2 系統(tǒng)構成工作原理

如圖1所示,采集系統(tǒng)首先由數(shù)字波束合成器對多通道超聲回波信號進行波束合成,數(shù)字波束合成器對不同通道信號進行延時,使同一點的信號同相相加,同時對多個通道的回波信號進行空間域上的加窗,類似匹配濾波,可以提高信號的信噪比。然后對合成后的超聲視頻信號做一個幀相關的預處理,即圖像幀與幀之間對應象素灰度上的平滑處理。因為疊加在圖像上的噪聲是非相關且具有零均值的隨機噪聲,如果在相同條件下取若干幀的平均值來代替原圖,則可減弱噪聲強度。在幀相關過程中,F(xiàn)PGA要控制數(shù)據(jù)的讀取、處理以及存儲。在為了滿足視頻顯示的實時性,該采集系統(tǒng)采用雙幀存結構的乒乓機制,由FPGA實現(xiàn)讀寫互鎖控制。經(jīng)幀相關處理完后的視頻數(shù)據(jù)交替寫入幀存A和幀存B,幀存讀控制器根據(jù)后端處理速度讀取幀存中的數(shù)據(jù),送往DMA控制器,DMA控制器開啟DMA通道進行數(shù)據(jù)傳輸。FPGA實現(xiàn)讀寫控制時,為了避免同時對一個幀存進行讀寫操作,需要設置讀寫互斥鎖進行存儲器狀態(tài)切換。

wKgaomToFGeAZV--AABiXyUCdoM514.png

3 系統(tǒng)設計與實現(xiàn)

3.1 數(shù)字波束合成

對于具有128陣元和32收發(fā)通道的超聲探頭,在進行32路AD轉換后,將其分為4組,每組8路接收通道,每組用一片F(xiàn)PGA實現(xiàn),在該FPGA內首先進行接收延時和動態(tài)聚焦再進行加權求和,其后再進行組間的求和產(chǎn)生超聲數(shù)字視頻信號。每一組的系統(tǒng)框圖如圖2所示:

對不同通道的回波信號進行不同的延時是達到波束聚焦的關鍵,延時按 可分為粗延時和細延時:粗延時用于控制A/D采樣的開始時間, 為32 ns,延時參數(shù)由FPGA的片內RAM中讀出,更換探頭時系統(tǒng)控制器將相應數(shù)據(jù)寫入這些RAM;細延時由采樣時鐘發(fā)生器根據(jù)不同的通道產(chǎn)生不同的A/D采樣時鐘,這些時鐘的相位互相錯開,其錯開的值剛好等于各陣元傳播延遲之差??紤]到系統(tǒng)的實時性以及探測過程中深度的變化,需要采用動態(tài)聚焦。動態(tài)聚焦是在A/D采樣開始后,通過讀取動態(tài)聚焦參數(shù),在采樣的過程中控制采樣時鐘發(fā)生器實現(xiàn)。

wKgaomToFGeANVl1AAB8jVdniJo797.png

8個通道的回波信號經(jīng)過A/D采樣后,送入FPGA,緩沖之后同步讀出進入加權模塊,加權模塊由8個無符號為數(shù)字乘法器組成?;夭ㄐ盘柗謩e與加權參數(shù)相乘后得到具有動態(tài)聚焦和加權特性的數(shù)據(jù)。8組數(shù)據(jù)再經(jīng)過3級加法器就得到波束合成之后的超聲數(shù)字視頻數(shù)據(jù)。

3.2 幀相關處理

幀相關模塊如圖3所示,由幀相關控制器和一片存儲器組成,進行幀相關的存儲器采用大小為256 kB的靜態(tài)存儲器(SRAM)。幀相關控制器由FPGA實現(xiàn),完成地址產(chǎn)生、存儲器讀寫控制、幀相關計算功能,因為實時性的要求,即保證送往后端雙幀存的數(shù)據(jù)不能中斷,所以考慮到對逐個象素數(shù)據(jù)讀寫的同時就進行相關處理,而且需要在同一個象素時鐘周期內完成。讀寫控制器在1個象素時鐘周期的前半段需要讀出存儲器中的數(shù)據(jù)和當前幀數(shù)據(jù)進行相關處理;時鐘周期的后半段再將相關處理完的數(shù)據(jù)寫入存儲器以備后用,這樣送往后端雙幀存的數(shù)據(jù)依然是和象素時鐘對應的連續(xù)象素數(shù)據(jù)。

幀相關的工作流程如下:

(1)地址產(chǎn)生。地址的產(chǎn)生由一個象索計數(shù)器實現(xiàn),輸入信號為幀同步信號VS和象素時鐘CLK。前端提供的幀同步信號VS為該計數(shù)器的復位信號,在每一幀的開始,計數(shù)器清零,然后根據(jù)象素時鐘CLK計數(shù)生成地址,每個象素時鐘周期內地址不變,依據(jù)此地址進行存儲器的讀寫。

(2)讀取已有數(shù)據(jù)及相關處理。在一個象素時鐘周期的前半段,也就是CLK跳變?yōu)楦唠娖綍r,讀寫控制器輸出的讀信號OEl為有效,讀出前幀中一個象素的數(shù)據(jù),送到FPGA內部實現(xiàn)的加法器的A口,與同時到達B口的當前幀的對應象素數(shù)據(jù)相加平均。

(3)數(shù)據(jù)保存及傳輸。在同一個象素時鐘周期的后半段,也就是CLK跳變?yōu)榈碗娖綍r,讀寫控制器輸出的寫信號WEl為有效,相關處理完的數(shù)據(jù)寫回原來的地址,同時該數(shù)據(jù)也送往幀存寫控制模塊。

wKgaomToFGeAUjGGAABt3N2yvfw943.png

3.3 幀存乒乓讀寫控制機制

超聲視頻圖像需要實時地采集并在處理后在顯示器上重建,圖像存儲器就必須不斷地寫入數(shù)據(jù),同時又要不斷地從存儲器讀出數(shù)據(jù)送往后端處理和顯示。另外,為了滿足這種要求,可以在采集系統(tǒng)中設置2片容量一樣的幀存,通過乒乓讀寫機制來管理,結構如圖3所示。為了確保任何時刻,只能有1片幀存處于寫狀態(tài),設置1個寫互斥鎖;同時,只能有1片幀存處于讀狀態(tài),設置一個讀互斥鎖。在系統(tǒng)初始時,1片幀存為等待寫狀態(tài),另1片為等待讀狀態(tài);開始工作后,2片都處于讀寫狀態(tài)輪流轉換的過程,轉換的過程相同,但是2片狀態(tài)相錯開,這樣就能夠保證數(shù)據(jù)能連續(xù)地寫入和讀出幀存。該機制如圖4所示,工作流程為:

wKgaomToFGiAdUHHAACcOwNjvXk009.png

(1)采集過程未開始,幀存A為等待寫狀態(tài),獲得寫互斥鎖;幀存B為等待讀狀態(tài),獲得讀互斥鎖;

(2)幀存寫控制器收到一幀開始信號,判斷為采集開始,設置幀存A寫信號WE2 A有效,幀存A開始寫入當前幀數(shù)據(jù);同時幀存讀控制器設置幀存B讀信號OE2_B有效,幀存B則開始讀出所存數(shù)據(jù);

(3)一幀結束,幀存A寫結束,釋放寫互斥鎖;幀存B讀結束,釋放讀讀斥鎖;

(4)等待另一幀開始,幀存A獲得讀互斥鎖;幀存B獲得寫讀斥鎖;

(5)另一幀開始,寫控制器設置幀存B寫信號WE2B有效,幀存B開始寫入數(shù)據(jù);讀控制器設置幀存A讀信號OE2 A有效,幀存A則開始讀出數(shù)據(jù)。

3.4 DMA傳輸

對整個B超診斷儀來說,系統(tǒng)要完成視頻圖像數(shù)據(jù)的實時采集和指定的處理,高性能ARM處理器的處理能力可達每秒數(shù)百萬條指令,因此數(shù)據(jù)的傳輸設計是提高系統(tǒng)速度的關鍵環(huán)節(jié)。ARM處理系統(tǒng)與外部的數(shù)據(jù)傳輸可以通過CPU訪問外部存儲器的方法實現(xiàn),但是效率低下,不能滿足系統(tǒng)實時性的要求,而DMA數(shù)據(jù)傳輸以不占用CPU時間和單周期吞吐率進行數(shù)據(jù)傳輸?shù)膬?yōu)點在實時視頻圖像采集系統(tǒng)中得到廣泛的應用。但是因為DMA的傳輸速率和前端視頻圖像數(shù)據(jù)的輸入速率不匹配,很難發(fā)揮出DMA數(shù)據(jù)傳輸?shù)膬?yōu)勢。由可編程的FPGA控制SRAM組成的雙幀存可以很好地解決這個問題;此外,F(xiàn)PGA內部嵌入了一定數(shù)量的RAM,可以經(jīng)過配置成緩沖存儲器,通過靈活的邏輯結構可以方便地實現(xiàn)對輸入輸出數(shù)據(jù)流的控制,成為連接ARM處理系統(tǒng)和SRAM的紐帶和橋梁。

4 結 語

在B超數(shù)字視頻圖像實時采集系統(tǒng)中采用FPGA作為采集控制部分,首先可以提高系統(tǒng)處理的速度及系統(tǒng)的靈活性和適應性:由于在FPGA和ARM處理系統(tǒng)之間采用SRAM做數(shù)據(jù)緩沖,并用DMA方式進行傳輸,大大提高系統(tǒng)的性能;由于采用FPGA可編程邏輯器件,對于不同的超聲視頻信號,只要在FPGA內對控制邏輯稍做修改,便可實現(xiàn)信號采集;FPGA的外圍硬件電路簡單,因而在硬件設計中,可以大大減小硬件設計的復雜程度。而FPGA的時序邏輯調試可在軟件上仿真實現(xiàn),因而降低硬件調試難度。

wKgaomToFGiANY7fAAAJM7aZU1A183.png

有你想看的精彩 至芯科技-FPGA就業(yè)培訓來襲!你的選擇開啟你的高薪之路!7月12號北京中心開課、歡迎咨詢! 薦讀:Altera OpenCL 入門 基于FPGA的千兆以太網(wǎng)ARP和UDP的實現(xiàn)

wKgaomToFGiATXBSAABUdafP6GM831.jpg

掃碼加微信邀請您加入FPGA學習交流群

wKgaomToFGiAAR7hAAACXWrmhKE022.png

歡迎加入至芯科技FPGA微信學習交流群,這里有一群優(yōu)秀的FPGA工程師、學生、老師、這里FPGA技術交流學習氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點個在看你最好看


原文標題:基于FPGA+SRAM實現(xiàn)超聲視頻圖像采集系統(tǒng)的設計

文章出處:【微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1629

    文章

    21729

    瀏覽量

    602986

原文標題:基于FPGA+SRAM實現(xiàn)超聲視頻圖像采集系統(tǒng)的設計

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    如何使用圖像采集

    在現(xiàn)代數(shù)字技術的不斷發(fā)展中,圖像采集卡作為一種重要的硬件設備,越來越普遍地應用于各類領域,包括視頻監(jiān)控、醫(yī)療影像、影視制作及游戲直播等。圖像采集
    的頭像 發(fā)表于 12-13 15:03 ?105次閱讀
    如何使用<b class='flag-5'>圖像</b><b class='flag-5'>采集</b>卡

    FPGA的多通道數(shù)據(jù)采集傳輸系統(tǒng)

    一、系統(tǒng)總體方案設計 為了滿足油田增壓站對數(shù)據(jù)采集的需求,我們設計了一套基于FPGA的多通道數(shù)據(jù)采集與傳輸系統(tǒng)。
    的頭像 發(fā)表于 12-09 10:45 ?186次閱讀
    <b class='flag-5'>FPGA</b>的多通道數(shù)據(jù)<b class='flag-5'>采集</b>傳輸<b class='flag-5'>系統(tǒng)</b>

    圖像采集卡的保養(yǎng)和維護

    圖像采集卡是計算機和數(shù)字圖像處理系統(tǒng)中不可或缺的組件,它將外部視頻信號轉換為計算機可以理解和處理的格式。隨著數(shù)字化進程的加速,越來越多的行業(yè)
    的頭像 發(fā)表于 11-21 13:05 ?140次閱讀
    <b class='flag-5'>圖像</b><b class='flag-5'>采集</b>卡的保養(yǎng)和維護

    FPGA圖像處理領域的優(yōu)勢有哪些?

    語言編程的,因此可以根據(jù)圖像處理的實際需求,動態(tài)地調整硬件資源的使用。這使得FPGA在處理圖像時能夠實現(xiàn)更高的能效比,從而降低系統(tǒng)的功耗。這
    發(fā)表于 10-09 14:36

    圖像采集卡:增強視覺數(shù)據(jù)采集

    。什么是圖像采集卡?圖像采集卡,是一種專門用于捕獲和處理來自不同來源的視頻信號或圖像的硬件組件。
    的頭像 發(fā)表于 09-24 11:06 ?299次閱讀
    <b class='flag-5'>圖像</b><b class='flag-5'>采集</b>卡:增強視覺數(shù)據(jù)<b class='flag-5'>采集</b>

    基于VDMA的遠程圖像采集系統(tǒng)參考設計

    本文參考設計基于 AMD ZYNQ 7000 Device, 使用 VDMA 做原始圖像采集系統(tǒng),在 Petalinux 下做服務器,通過 Socket 發(fā)送圖像至 Windows 或
    的頭像 發(fā)表于 09-18 10:11 ?414次閱讀
    基于VDMA的遠程<b class='flag-5'>圖像</b><b class='flag-5'>采集</b><b class='flag-5'>系統(tǒng)</b>參考設計

    基于RK3588J的6路MIPI CSI視頻采集案例分享,多路視頻系統(tǒng)必看!

    之類的操作。 RK3588J典型應用領域圖5 6路視頻采集案例演示案例說明本案例實現(xiàn)6路攝像頭的圖像采集,并對
    發(fā)表于 08-22 11:51

    基于FPGA圖像采集與顯示系統(tǒng)設計

    源和固有的并行處理能力,在數(shù)字信號處理、硬件加速、汽車電子等領域得到了廣泛應用。在圖像采集與顯示系統(tǒng)中,FPGA能夠實現(xiàn)高速、并行的數(shù)據(jù)處理
    的頭像 發(fā)表于 07-17 10:58 ?1837次閱讀

    基于FPGA的實時邊緣檢測系統(tǒng)設計,Sobel圖像邊緣檢測,FPGA圖像處理

    摘要 :本文設計了一種 基于 FPGA 的實時邊緣檢測系統(tǒng) ,使用OV5640 攝像頭模塊獲取實時的視頻圖像數(shù)據(jù),提取圖像邊緣信息并通過 V
    發(fā)表于 05-24 07:45

    機器視覺中圖像采集卡的功能與應用

    視覺系統(tǒng)中,圖像采集部分主要由工業(yè)相機、工業(yè)鏡頭以及光源組合而成,而圖像處理部分則是由圖像處理軟件來實現(xiàn)
    的頭像 發(fā)表于 04-04 08:33 ?951次閱讀
    機器視覺中<b class='flag-5'>圖像</b><b class='flag-5'>采集</b>卡的功能與應用

    FPGA圖像處理—VESA標準與視頻流介紹

    VESA 視頻標準同步信號產(chǎn)生器,是從事FPGA圖像領域工程師經(jīng)常使用到的模塊。
    的頭像 發(fā)表于 02-29 09:56 ?3593次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>圖像</b>處理—VESA標準與<b class='flag-5'>視頻</b>流介紹

    V4L2視頻采集,基于PCIe的多路視頻采集與顯示子系統(tǒng)

    實時訪問視頻顯示隊列,按照顯示定時脈沖輸出視頻幀。在外部顯示定時模式和超帶寬顯示情況下,支持顯示復制幀操作,后續(xù)視頻可以正常顯示。 對于多路視頻
    的頭像 發(fā)表于 02-22 20:05 ?948次閱讀
    V4L2<b class='flag-5'>視頻</b><b class='flag-5'>采集</b>,基于PCIe的多路<b class='flag-5'>視頻</b><b class='flag-5'>采集</b>與顯示子<b class='flag-5'>系統(tǒng)</b>

    如何使用超低噪聲電源提高超聲系統(tǒng)圖像質量

    是由于引入了數(shù)字超聲技術。雖然這些進步提高了超聲成像的有效性和通用性,但同樣重要的是,這些系統(tǒng)借助在頭端超聲探頭、用于驅動探頭并捕捉返回信號的模擬前端 (AFE) 方面的進步,可提供質
    的頭像 發(fā)表于 02-13 17:09 ?1312次閱讀
    如何使用超低噪聲電源提高<b class='flag-5'>超聲</b><b class='flag-5'>系統(tǒng)</b>的<b class='flag-5'>圖像</b>質量

    人工視覺仍然需要圖像采集

    最初,圖像采集卡被用作模擬視頻數(shù)字轉換器和圖像緩沖器,但如今它們能夠執(zhí)行復雜的任務,例如圖像處理。圖像
    的頭像 發(fā)表于 01-30 14:42 ?354次閱讀
    人工視覺仍然需要<b class='flag-5'>圖像</b><b class='flag-5'>采集</b>卡

    高速視頻采集卡設計方案:620-基于PCIe的高速視頻采集

    實驗室數(shù)據(jù)采集 , FPGA邏輯視頻采集 , 高速視頻采集卡 , PCIe
    的頭像 發(fā)表于 01-05 09:44 ?836次閱讀
    高速<b class='flag-5'>視頻</b><b class='flag-5'>采集</b>卡設計方案:620-基于PCIe的高速<b class='flag-5'>視頻</b><b class='flag-5'>采集</b>卡
    RM新时代网站-首页