RM新时代网站-首页

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計必備:31條布線技巧!

華秋DFM ? 來源:華秋DFM ? 作者:華秋DFM ? 2023-07-28 14:25 ? 次閱讀
e438b5de-2c55-11ee-b9c7-dac502259ad0.gif

相信大家在做PCB設(shè)計時,都會發(fā)現(xiàn)布線這個環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達到最優(yōu)等。

在上篇內(nèi)容中,小編主要分享了PCB線寬線距的一些設(shè)計規(guī)則,那么本篇內(nèi)容,將針對PCB的布線方式,做個全面的總結(jié)給到大家,希望能夠?qū)︷B(yǎng)成良好的設(shè)計習(xí)慣有所幫助。

1

走線長度應(yīng)包含過孔和封裝焊盤的長度。

2

布線角度優(yōu)選135°角出線方式,任意角度出線會導(dǎo)致制版出現(xiàn)工藝問題。

e4440722-2c55-11ee-b9c7-dac502259ad0.png

3

布線避免直角或者銳角布線,導(dǎo)致轉(zhuǎn)角位置線寬變化,阻抗變化,造成信號反射,如下圖所示。

e468e650-2c55-11ee-b9c7-dac502259ad0.png

4

布線應(yīng)從焊盤的長方向出線,避免從寬方向或者焊盤四角出線,布線的拐角離焊盤位置6mil以上為宜,如下圖所示。

e478b33c-2c55-11ee-b9c7-dac502259ad0.png

5

如下圖所示,相鄰焊盤是同網(wǎng)絡(luò)的,不能直接相連,需要先連接出焊盤之后再進行連接,直接連接容易在手工焊接時連錫。

e48dae90-2c55-11ee-b9c7-dac502259ad0.png

6

對于小CHIP器件,要注意布線的對稱性,保持2端布線線寬一致,如一個管腳鋪銅,另一管腳也盡量鋪銅處理,減少元件貼片后器件漂移旋轉(zhuǎn),如下圖所示。

e4a55928-2c55-11ee-b9c7-dac502259ad0.png

7

對于有包地要求的信號,須保證包地的完整性,盡量保證在包地線上進行打GND孔處理,兩個GND孔間距不能過遠(yuǎn),盡量保持在50-150mil左右,如下圖所示。

e4ad566e-2c55-11ee-b9c7-dac502259ad0.png

8

走線應(yīng)有完整且連續(xù)的參考層平面,避免高速信號跨區(qū),建議高速信號距離參考平面的邊沿至少有 40mil,如下圖所示。

e4bdbb44-2c55-11ee-b9c7-dac502259ad0.png

9

由于表貼器件焊盤會導(dǎo)致阻抗降低,為減小阻抗突變的影響,建議在表貼焊盤的正下方按焊盤大小挖去一層參考層。常用的表貼器件有:電容、ESD、共模抑制電感、連接器等等,如下圖所示。

e4da586c-2c55-11ee-b9c7-dac502259ad0.png

10

如下圖所示,信號線與其回路構(gòu)成的環(huán)路面積要盡可能小,環(huán)路面積小,對外輻射小,接收外界的干擾也小。

e4f968ec-2c55-11ee-b9c7-dac502259ad0.png

11

如下圖(上)所示,布線不允許出現(xiàn)STUB,布線盡量減小殘樁長度,建議殘樁長度為零。并且避免過孔殘樁效應(yīng),尤其是殘樁長度超過 12mil 時,建議通過仿真來評估過孔殘樁對信號完整性的影響,如下圖(下)所示。

e50fc844-2c55-11ee-b9c7-dac502259ad0.pnge51919c6-2c55-11ee-b9c7-dac502259ad0.png

12

盡量避免走線在不同層形成自環(huán)。在多層板設(shè)計中容易出現(xiàn)此類問題,自環(huán)將引起輻射干擾。如下圖所示。

e529c38e-2c55-11ee-b9c7-dac502259ad0.png

13

建議不要在高速信號上放置測試點。

14

對于會產(chǎn)生干擾或者敏感的信號(如射頻信號),須規(guī)劃屏蔽罩,屏蔽罩寬度常規(guī)為40mil(一般保持30mil以上,可與客戶生產(chǎn)廠家確認(rèn)),屏蔽罩上盡量多打GND過孔,增加其焊接效果。

e535d6c4-2c55-11ee-b9c7-dac502259ad0.png

15

同一網(wǎng)絡(luò)的布線寬度應(yīng)保持一致,線寬的變化會造成線路特性阻抗的不均勻,當(dāng)傳輸?shù)乃俣容^高時會產(chǎn)生反射。在某些條件下,如接插件引出線,BGA封裝的引出線類似的結(jié)構(gòu)時,因間距過小可能無法避免線寬的變化,應(yīng)該盡量減少中間不一致部分的有效長度,如下圖所示。

e570739c-2c55-11ee-b9c7-dac502259ad0.png

16

IC管腳出線的線寬要小于或者等于焊盤寬度,出線寬度不能比焊盤寬度大,部分信號因載流等要求,線寬較寬的,布線可先保持與管腳寬度一致,布線引出焊盤后6-10mil左右再把線寬加粗處理,如下圖所示。

e5807846-2c55-11ee-b9c7-dac502259ad0.png

17

布線必須連接到焊盤、過孔中心

18

高壓信號,須保證其爬電間距,具體參數(shù)如下圖所示。

e5899f98-2c55-11ee-b9c7-dac502259ad0.png

19

設(shè)計中包含多片DDR或者其他存儲器芯片的,須向客戶確認(rèn)布線拓?fù)浣Y(jié)構(gòu),確認(rèn)是否有參考文檔。

20

金手指區(qū)域需要開整窗處理,多層板設(shè)計時,金手指下方所有層的銅應(yīng)作挖空處理,挖空銅皮的距離板框一般3mm以上。

e59c0444-2c55-11ee-b9c7-dac502259ad0.png

21

布線應(yīng)提前規(guī)劃好瓶頸位置的通道情況,合理規(guī)劃好通道最窄處的布線能力。

e5b1d2e2-2c55-11ee-b9c7-dac502259ad0.png

22

耦合電容盡量靠近連接器放置。

23

串接電阻應(yīng)靠近發(fā)送端器件放置,端接電阻靠近末端放置,如eMMC時鐘信號上的串接電阻,推薦放在靠近 CPU 側(cè)(400mil以內(nèi))。

24

建議在IC(如eMMC 顆粒、FLASH顆粒等)的地焊盤各打1個地通孔,有效縮短回流路徑, 如下圖所示。

e5dcb764-2c55-11ee-b9c7-dac502259ad0.png

25

建議ESD器件的每個地焊盤都打一個地通孔,且通孔要盡量靠近焊盤,如下圖所示。

e6195b92-2c55-11ee-b9c7-dac502259ad0.png

26

避免在時鐘器件(如晶體、晶振、時鐘發(fā)生器、時鐘分發(fā)器)、開關(guān)電源、磁類器件、插件過孔等周邊布線。

27

走線換層,且換層前后參考層為地平面時,需要在信號過孔旁邊放一個伴隨過孔,以保證回流路徑的連續(xù)性。對于差分信號,信號過孔、回流過孔均應(yīng)對稱放置,如下圖(上)所示;對于單端信號,建議在信號過孔旁邊放置一個回流過孔以降低過孔之間的串?dāng)_,如下圖(下)所示。

e622c84e-2c55-11ee-b9c7-dac502259ad0.pnge63acca0-2c55-11ee-b9c7-dac502259ad0.png

28

連接器的地銅皮距離信號 PAD至少要大等于3倍線寬,如下圖所示。

e64bc730-2c55-11ee-b9c7-dac502259ad0.png

29

在BGA區(qū)域平面斷開處用走線連接,或者進行削盤處理,以免破壞平面完整性,如下圖所示。

e6745150-2c55-11ee-b9c7-dac502259ad0.png

30

PCB布線需要包地處理時,推薦包地方式如下,如下圖所示,L為包地線地過孔間隔;D為包地線距離信號線之間的間距,建議≥4*W。

e69cd47c-2c55-11ee-b9c7-dac502259ad0.png

31

有些重要的高速單端信號,比如時鐘信號、復(fù)位信號等(如emmc_clk、emmc_datastrobe、RGMII_CLK 等等)建議包地。包地線每隔500mil至少要打一個地孔,如下圖所示。

e6a6ce28-2c55-11ee-b9c7-dac502259ad0.png

設(shè)計完P(guān)CB后,一定要做分析檢查,才能讓生產(chǎn)更順利,這里推薦一款可以一鍵智能檢測PCB布線布局最優(yōu)方案的工具:華秋DFM軟件,只需上傳PCB/Gerber文件后,點擊一鍵DFM分析,即可根據(jù)生產(chǎn)的工藝參數(shù)對設(shè)計的PCB板進行可制造性分析。

華秋DFM軟件是國內(nèi)首款免費PCB可制造性和裝配分析軟件,擁有300萬+元件庫,可輕松高效完成裝配分析。其PCB裸板的分析功能,開發(fā)了19大項,52細(xì)項檢查規(guī)則,PCBA組裝的分析功能,開發(fā)了10大項,234細(xì)項檢查規(guī)則。

基本可涵蓋所有可能發(fā)生的制造性問題,能幫助設(shè)計工程師在生產(chǎn)前檢查出可制造性問題,且能夠滿足工程師需要的多種場景,將產(chǎn)品研制的迭代次數(shù)降到最低,減少成本。

e7301278-2c55-11ee-b9c7-dac502259ad0.jpg

華秋DFM軟件下載地址(復(fù)制到電腦瀏覽器打開):

https://dfm.elecfans.com/uploads/software/promoter/HQDFM%20V3.7.0_DFMGZH.zip

專屬福利

上方鏈接下載還可享多層板首單立減50元

每月1次4層板免費打樣

并領(lǐng)取多張無門檻元器件+打板+貼片”優(yōu)惠券


審核編輯 黃宇


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    394

    文章

    4683

    瀏覽量

    85546
  • 布線
    +關(guān)注

    關(guān)注

    9

    文章

    771

    瀏覽量

    84322
收藏 人收藏

    評論

    相關(guān)推薦

    PCB設(shè)計必備31布線技巧!

    相信大家在做PCB設(shè)計時,都會發(fā)現(xiàn)布線這個環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達到
    的頭像 發(fā)表于 07-25 18:00 ?1905次閱讀
    <b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>必備</b>:<b class='flag-5'>31</b><b class='flag-5'>條</b><b class='flag-5'>布線</b>技巧!

    31PCB設(shè)計布線技巧!

    相信大家在做PCB設(shè)計時,都會發(fā)現(xiàn)布線這個環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達到
    的頭像 發(fā)表于 12-05 19:40 ?1496次閱讀
    <b class='flag-5'>31</b><b class='flag-5'>條</b><b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>布線</b>技巧!

    EMC大揭秘 PCB設(shè)計必備指南

    EMC大揭秘 PCB設(shè)計必備指南
    的頭像 發(fā)表于 06-15 16:29 ?3061次閱讀
    EMC大揭秘 <b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>必備</b>指南

    PCB設(shè)計必備31布線技巧!

    相信大家在做PCB設(shè)計時,都會發(fā)現(xiàn)布線這個環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達到
    發(fā)表于 12-25 11:56

    PCB設(shè)計必備31布線技巧

    相信大家在做PCB設(shè)計時,都會發(fā)現(xiàn)布線這個環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達到
    發(fā)表于 12-25 11:58

    PCB自動布線與流水燈PCB設(shè)計

    PCB自動布線與流水燈PCB設(shè)計,很實用的實例。
    發(fā)表于 06-17 14:59 ?0次下載

    解析高速PCB設(shè)計中的布線策略

    PCB設(shè)計,布線設(shè)計非常詳細(xì),轉(zhuǎn)需
    發(fā)表于 02-28 15:09 ?0次下載

    PCB設(shè)計過程和提高布線效率的步驟

    布線PCB設(shè)計中非常重要的一部分,會直接影響PCB的性能。在PCB設(shè)計過程中,不同的布局工程師對PCB布局有自己的理解,但所有布局工程師都
    的頭像 發(fā)表于 08-02 09:19 ?3507次閱讀

    15高速PCB布線經(jīng)驗分享

    讓你布線少走彎道的15高速PCB布線經(jīng)驗分享
    發(fā)表于 03-04 06:24 ?31次下載
    15<b class='flag-5'>條</b>高速<b class='flag-5'>PCB</b><b class='flag-5'>布線</b>經(jīng)驗分享

    PCB設(shè)計-設(shè)置布線約束條件

    PCB設(shè)計-設(shè)置布線約束條件說明。
    發(fā)表于 04-13 09:54 ?0次下載

    PCB設(shè)計必備31布線技巧

    相信大家在做PCB設(shè)計時,都會發(fā)現(xiàn)布線這個環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達到
    的頭像 發(fā)表于 08-03 08:09 ?1332次閱讀
    【<b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>必備</b>】<b class='flag-5'>31</b><b class='flag-5'>條</b><b class='flag-5'>布線</b>技巧

    7實用的PCB布線規(guī)則

    7實用的PCB布線規(guī)則
    發(fā)表于 09-30 11:48 ?41次下載

    pcb設(shè)計元器件布局布線基本規(guī)則是什么

    一站式PCBA智造廠家今天為大家講講 pcb設(shè)計常見布線規(guī)則有哪些?PCB設(shè)計常見布線規(guī)則。
    的頭像 發(fā)表于 11-14 09:17 ?1287次閱讀
    <b class='flag-5'>pcb設(shè)計</b>元器件布局<b class='flag-5'>布線</b>基本規(guī)則是什么

    PCB設(shè)計必備31布線技巧

    相信大家在做PCB設(shè)計時,都會發(fā)現(xiàn)布線這個環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達到
    的頭像 發(fā)表于 12-29 08:07 ?731次閱讀
    <b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>必備</b>:<b class='flag-5'>31</b><b class='flag-5'>條</b><b class='flag-5'>布線</b>技巧

    pcb設(shè)計布局布線原則及規(guī)則

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計布局布線原則及規(guī)則有哪些?PCB設(shè)計六大布線規(guī)則。在PCB設(shè)計中,
    的頭像 發(fā)表于 01-22 09:23 ?2097次閱讀
    RM新时代网站-首页