RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Clock時鐘電路PCB設(shè)計布局布線要求

凡億PCB ? 來源:未知 ? 2023-07-28 07:35 ? 次閱讀

時鐘電路就是類似像時鐘一樣準確運動的震蕩電路,任何工作都是依照時間順序,那么產(chǎn)生這個時間的電路就是時鐘電路,時鐘電路一般是由晶體振蕩器、晶振、控制芯片以及匹配電容組成,如圖1所示。

298f1616-2cd6-11ee-815d-dac502259ad0.png

圖1 時鐘電路

針對時鐘電路PCB設(shè)計有以下注意事項:

1、晶體電路布局需要優(yōu)先考慮,布局整體緊湊,布局時應(yīng)與芯片在同一層并盡量靠近放置,以避免打過孔,晶體走線盡可能的短,遠離干擾源,盡量遠離板邊緣;

2、如果出現(xiàn)晶體電路在布局過程中與芯片放置在不同層的情況,應(yīng)盡可能的讓靠近芯片,讓走線變短,并需要將晶體走線全程進行包地處理,以避免被干擾;

3、晶體以及時鐘信號走線需要全程包地處理,包地線每隔200-300mil至少添加一個GND過孔,并且必須保證鄰層的地參考面完整,如圖2所示;

4、晶體的當前層可圍繞其進行GND走線形成地環(huán),在地環(huán)放置GND過孔,連接到相鄰的GND平面層,用以隔離噪聲,如圖3所示。

29a36fee-2cd6-11ee-815d-dac502259ad0.png

圖2 晶體布局布線

29e7fed4-2cd6-11ee-815d-dac502259ad0.png

圖3 晶振布局布線

4、時鐘走線Xin與Xout以及晶體下方投影區(qū)域禁止任何走線,避免噪聲耦合進入時鐘電路;

6、晶體下面相鄰層必須保證完整的參考平面,避免出現(xiàn)跨分割現(xiàn)象,有助于隔離噪聲,保持晶體輸出,如下圖4所示。

2a1fdd40-2cd6-11ee-815d-dac502259ad0.png

圖4 第二層為完整的參考平面

聲明: 本文凡億教育原創(chuàng)文章,轉(zhuǎn)載請注明來源!投稿/招聘/廣告/課程合作/資源置換請加微信:13237418207

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23080

    瀏覽量

    397494

原文標題:Clock時鐘電路PCB設(shè)計布局布線要求

文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    串行接口PCB設(shè)計指南:優(yōu)化布局布線策略

    所提供的表格僅供參考,實際引腳定義可能會因不同的串行接口實現(xiàn)而有所不同。 具體引腳定義應(yīng)參考相關(guān)硬件文檔或電路圖 。 三、串行接口PCB設(shè)計 1、串口一般用到的信號只有 RXD,TXD,GND 。 2
    發(fā)表于 09-18 12:02

    pcb設(shè)計布局的要點是什么

    PCB設(shè)計中,布局是一個非常重要的環(huán)節(jié),它直接影響到電路的性能、可靠性和成本。以下是關(guān)于PCB布局的一些要點,這些要點將幫助您設(shè)計出高質(zhì)量
    的頭像 發(fā)表于 09-02 14:48 ?392次閱讀

    PCB設(shè)計PCB制板的緊密關(guān)系

    。以下是它們之間的關(guān)系: PCB設(shè)計PCB制板的關(guān)系 1. PCB設(shè)計PCB設(shè)計是指在電子產(chǎn)品開發(fā)過程中,設(shè)計工程師使用專業(yè)的電子設(shè)計軟件創(chuàng)建
    的頭像 發(fā)表于 08-12 10:04 ?494次閱讀

    晶體振蕩器 PCB 布局設(shè)計指南

    一站式PCBA智造廠家今天為大家講講晶振在PCB板上如何布局?PCB時鐘晶振及相關(guān)元件布線原則。晶振
    的頭像 發(fā)表于 07-08 09:45 ?502次閱讀

    PCB設(shè)計的EMC有哪些注意事項

    是否滿足ESD或者EMI防護設(shè)計要求,撇開原理圖設(shè)計,PCB設(shè)計一般需要我們從PCB布局PCB布線
    的頭像 發(fā)表于 06-12 09:49 ?608次閱讀

    Clock時鐘電路PCB設(shè)計布局布線要求

    針對時鐘電路PCB設(shè)計有以下注意事項:1、晶體電路布局需要優(yōu)先考慮,布局整體緊湊,
    發(fā)表于 06-11 10:24 ?0次下載

    pcb電源布線規(guī)則分享 PCB電源布線的六大技巧

    PCB電源布線是印刷電路板設(shè)計中非常重要的一環(huán)。電源布線的好壞直接影響到電路的穩(wěn)定性和性能。本文將介紹幾個
    發(fā)表于 05-16 11:50 ?1915次閱讀

    高頻高密度PCB布局設(shè)計注意事項

    清寶PCB抄板今天為大家講講PCB設(shè)計高頻電路布線要注意什么?高頻電路PCB
    的頭像 發(fā)表于 03-04 14:01 ?464次閱讀

    PCB設(shè)計優(yōu)化丨布線布局必須掌握的檢查項

    制造缺陷,提高產(chǎn)品的穩(wěn)定性和可靠性。 而在PCB設(shè)計中,布局布線是決定整個電路板性能、可靠性及制造成本的關(guān)鍵環(huán)節(jié)之一,所以本文將重點介紹其相關(guān)檢查項概述。 ? 一、
    的頭像 發(fā)表于 02-27 18:22 ?1762次閱讀
    <b class='flag-5'>PCB設(shè)計</b>優(yōu)化丨<b class='flag-5'>布線</b><b class='flag-5'>布局</b>必須掌握的檢查項

    PCB設(shè)計優(yōu)化丨布線布局必須掌握的檢查項

    缺陷,提高產(chǎn)品的穩(wěn)定性和可靠性。 而在PCB設(shè)計中,布局布線是決定整個電路板性能、可靠性及制造成本的關(guān)鍵環(huán)節(jié)之一,所以本文將重點介紹其相關(guān)檢查項概述。 一、
    發(fā)表于 02-27 18:19

    pcb設(shè)計布局布線原則及規(guī)則

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計布局布線原則及規(guī)則有哪些?PCB設(shè)計六大布線規(guī)則。在PCB
    的頭像 發(fā)表于 01-22 09:23 ?2097次閱讀

    PCB電路布局布線設(shè)計交流

    PCB電路布局布線設(shè)計交流
    發(fā)表于 01-19 22:27

    關(guān)于PCB布局布線技巧的104的問題

    現(xiàn)在,雖然有很多軟件可以實現(xiàn)PCB自動布局布線。但是隨著信號頻率不斷提升,很多時候,工程師需要了解有關(guān)PCB布局布線的基本的原則和技巧,才可
    發(fā)表于 01-02 15:58 ?716次閱讀

    用這份PCB設(shè)計實戰(zhàn)手冊,輕松搞定RK3588

    峰值電流表進行知悉,供PCB Layout時評估線寬作用等。 RK3588 接口的PCB設(shè)計 PCB電路接口設(shè)計一直屬于PCB設(shè)計中的重難
    發(fā)表于 12-25 14:38

    用這份PCB設(shè)計實戰(zhàn)手冊輕松搞定RK3588

    峰值電流表進行知悉,供PCB Layout時評估線寬作用等。 RK3588 接口的PCB設(shè)計 PCB電路接口設(shè)計一直屬于PCB設(shè)計中的重難
    發(fā)表于 12-25 14:32
    RM新时代网站-首页