RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在Cadence IC中使用ADE GXL優(yōu)化電路設(shè)計(jì)

CHANBAEK ? 來(lái)源:云白山清 ? 作者:云白山清 ? 2023-09-11 16:07 ? 次閱讀

本篇文章將講述如何在Cadence IC中使用ADE GXL對(duì)電路進(jìn)行優(yōu)化設(shè)計(jì)。

按照慣例,首先講述一下大致的操作流程:

  1. 繪制電路并進(jìn)行初始仿真
  2. 選擇要優(yōu)化的參數(shù)和目標(biāo)
  3. 優(yōu)化完成后更新參數(shù)再次仿真

詳細(xì)步驟

這次優(yōu)化的例子是一個(gè)阻抗匹配電路,50Ω到100Ω,用電感和電容網(wǎng)絡(luò)進(jìn)行匹配。

使用analogLib中的元件搭建電路圖,兩個(gè)PORT的阻抗分別設(shè)置為50Ω和100Ω,匹配網(wǎng)絡(luò)的具體參數(shù)如下:

圖片

初始電路(未匹配)

運(yùn)行仿真(Launch>ADE L),運(yùn)行S參數(shù)仿真,頻率為100M-500M,僅查看S11參數(shù),設(shè)置如下(注意保存仿真設(shè)置):

圖片

仿真設(shè)置

運(yùn)行仿真后發(fā)現(xiàn)S11在部分范圍大于-10dB,說(shuō)明匹配效果不好(這里以小于-10dB表示匹配良好),需要修改參數(shù)。

圖片

初始電路仿真后的S11

要對(duì)電路進(jìn)行優(yōu)化,在原理圖編輯窗口中打開(kāi)ADE GXL。

image.png

打開(kāi)ADE GXL

打開(kāi)后顯示歡迎界面,在Outputs處點(diǎn)擊鏈接以打開(kāi)Outputs Setup標(biāo)簽。之后添加Tests。

圖片

添加Tests

在ADE L窗口中加載剛才保存的仿真設(shè)置,Outputs Setup標(biāo)簽自動(dòng)添加優(yōu)化目標(biāo)參數(shù)。

image.png

添加優(yōu)化目標(biāo)參數(shù)

接下來(lái)需要設(shè)置優(yōu)化目標(biāo)參數(shù)的目標(biāo)值,在Details欄中修改剛剛導(dǎo)入的目標(biāo)參數(shù)為ymax(db(spm('sp 1 1))),這是因?yàn)槟繕?biāo)參數(shù)不能是波形,必須是點(diǎn),所以修改為S11的最大值,在spec欄中選擇<-10,Weight表示權(quán)重,這里填寫1.這些設(shè)置表示優(yōu)化目標(biāo)是 S11的最大值小于-10dB。

圖片

設(shè)置優(yōu)化目標(biāo)

通過(guò)上圖所示標(biāo)號(hào)4添加要優(yōu)化的元件參數(shù)。

圖片

創(chuàng)建參數(shù)

設(shè)置參數(shù)的范圍

圖片

修改參數(shù)的范圍

選擇Global Optimization,設(shè)置參考態(tài)。對(duì)電路進(jìn)行優(yōu)化需要設(shè)置一個(gè)參考態(tài),目的是給優(yōu)化提供一個(gè)起始狀態(tài)。

image.png

設(shè)置參考態(tài)

點(diǎn)擊綠色按鈕運(yùn)行優(yōu)化,當(dāng)達(dá)到要求后會(huì)自動(dòng)停止。

圖片

優(yōu)化完成

可以右擊某一參數(shù)點(diǎn)擊Backannotate將參數(shù)值返回到原理圖。

圖片

優(yōu)化后的電路

對(duì)優(yōu)化后的電路進(jìn)行仿真,發(fā)現(xiàn)達(dá)到要求(在目標(biāo)頻段內(nèi)均小于-10dB)。

圖片

最終仿真結(jié)果

說(shuō)明:

  1. 本例子在Cadence IC618上完成,不同版本可能有差異。
  2. 電路優(yōu)化過(guò)程相比ADS比較慢。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • IC
    IC
    +關(guān)注

    關(guān)注

    36

    文章

    5944

    瀏覽量

    175473
  • 電路設(shè)計(jì)
    +關(guān)注

    關(guān)注

    6673

    文章

    2451

    瀏覽量

    204151
  • Cadence
    +關(guān)注

    關(guān)注

    65

    文章

    921

    瀏覽量

    142069
  • 仿真
    +關(guān)注

    關(guān)注

    50

    文章

    4070

    瀏覽量

    133552
  • ade
    ade
    +關(guān)注

    關(guān)注

    0

    文章

    29

    瀏覽量

    15454
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    Cadence_高速電路設(shè)計(jì)與仿真(第三版)

    Cadence_高速電路設(shè)計(jì)與仿真(第三版)
    發(fā)表于 05-12 16:25

    ALLEGRO PCB SI GXL

    Cadence Allegro PCB SI GXL provides a virtual prototyping environment fordesigns with signals
    發(fā)表于 10-16 09:30 ?0次下載

    基于CadenceIC設(shè)計(jì)

    本章是Cadence IC 5.1.41 是設(shè)計(jì) 的簡(jiǎn)明入門教程,目的是讓讀者剛接觸該軟件的時(shí)候?qū)λ幕竟δ苡幸粋€(gè)總體的了解。本章主要內(nèi)容如下:[1] 啟動(dòng)Cadence
    發(fā)表于 12-02 16:56 ?158次下載
    基于<b class='flag-5'>Cadence</b>的<b class='flag-5'>IC</b>設(shè)計(jì)

    Cadence教程:基于CadenceIC設(shè)計(jì)

    Cadence教程:基于CadenceIC設(shè)計(jì)
    發(fā)表于 04-07 15:46 ?0次下載

    ADE7752/ADE7752A具有脈沖輸出的多相電能計(jì)量ic

    The ADE7752 is a high accuracy polyphase electrical energy measurement IC. The ADE7752A is a pin-to-pin compatible
    發(fā)表于 10-18 09:01 ?28次下載
    <b class='flag-5'>ADE</b>7752/<b class='flag-5'>ADE</b>7752A具有脈沖輸出的多相電能計(jì)量<b class='flag-5'>ic</b>

    Cadence小技巧:利用lib功能免除新ADE的設(shè)置

    Cadence小技巧有很多,今天就來(lái)介紹一種利用lib功能免除新ADE的設(shè)置的辦法。詳細(xì)的內(nèi)容請(qǐng)看文章。
    的頭像 發(fā)表于 02-18 15:00 ?8268次閱讀
    <b class='flag-5'>Cadence</b>小技巧:利用lib功能免除新<b class='flag-5'>ADE</b>的設(shè)置

    ADE7854/ADE7858/ADE7868/ADE7878:集成諧波和基波信息的多相多功能電能計(jì)量IC

    ADE7854/ADE7858/ADE7868/ADE7878:集成諧波和基波信息的多相多功能電能計(jì)量IC
    發(fā)表于 03-22 08:48 ?5次下載
    <b class='flag-5'>ADE</b>7854/<b class='flag-5'>ADE</b>7858/<b class='flag-5'>ADE</b>7868/<b class='flag-5'>ADE</b>7878:集成諧波和基波信息的多相多功能電能計(jì)量<b class='flag-5'>IC</b>

    ADE5166/ADE5169/ADE5566/ADE5569:帶8052 MCU、RTC和LCD驅(qū)動(dòng)器數(shù)據(jù)表的單相電能測(cè)量IC

    ADE5166/ADE5169/ADE5566/ADE5569:帶8052 MCU、RTC和LCD驅(qū)動(dòng)器數(shù)據(jù)表的單相電能測(cè)量IC
    發(fā)表于 04-26 18:46 ?5次下載
    <b class='flag-5'>ADE</b>5166/<b class='flag-5'>ADE</b>5169/<b class='flag-5'>ADE</b>5566/<b class='flag-5'>ADE</b>5569:帶8052 MCU、RTC和LCD驅(qū)動(dòng)器數(shù)據(jù)表的單相電能測(cè)量<b class='flag-5'>IC</b>

    ADE7854A/ADE7858A/ADE7868A/ADE7878A:多相多功能電能計(jì)量IC數(shù)據(jù)表

    ADE7854A/ADE7858A/ADE7868A/ADE7878A:多相多功能電能計(jì)量IC數(shù)據(jù)表
    發(fā)表于 05-08 13:12 ?2次下載
    <b class='flag-5'>ADE</b>7854A/<b class='flag-5'>ADE</b>7858A/<b class='flag-5'>ADE</b>7868A/<b class='flag-5'>ADE</b>7878A:多相多功能電能計(jì)量<b class='flag-5'>IC</b>數(shù)據(jù)表

    ADE7763:?jiǎn)蜗嘤泄鸵?b class='flag-5'>在電能計(jì)量IC數(shù)據(jù)表

    ADE7763:?jiǎn)蜗嘤泄鸵?b class='flag-5'>在電能計(jì)量IC數(shù)據(jù)表
    發(fā)表于 05-08 21:20 ?4次下載
    <b class='flag-5'>ADE</b>7763:?jiǎn)蜗嘤泄鸵?b class='flag-5'>在</b>電能計(jì)量<b class='flag-5'>IC</b>數(shù)據(jù)表

    UG-545:評(píng)估ADE7854A/ADE7858A/ADE7868A/ADE7878A電能計(jì)量IC

    UG-545:評(píng)估ADE7854A/ADE7858A/ADE7868A/ADE7878A電能計(jì)量IC
    發(fā)表于 05-16 11:38 ?2次下載
    UG-545:評(píng)估<b class='flag-5'>ADE</b>7854A/<b class='flag-5'>ADE</b>7858A/<b class='flag-5'>ADE</b>7868A/<b class='flag-5'>ADE</b>7878A電能計(jì)量<b class='flag-5'>IC</b>

    EVAL-ADE7754:ADE7754電能計(jì)量IC的評(píng)估板文檔

    EVAL-ADE7754:ADE7754電能計(jì)量IC的評(píng)估板文檔
    發(fā)表于 05-17 10:24 ?3次下載
    EVAL-<b class='flag-5'>ADE</b>7754:<b class='flag-5'>ADE</b>7754電能計(jì)量<b class='flag-5'>IC</b>的評(píng)估板文檔

    基于CadenceIC設(shè)計(jì)

    基于CadenceIC設(shè)計(jì)
    發(fā)表于 05-31 17:11 ?0次下載

    CADENCE電路設(shè)計(jì)案例精解.zip

    CADENCE電路設(shè)計(jì)案例精解
    發(fā)表于 12-30 09:19 ?16次下載

    基于CadenceIC設(shè)計(jì).zip

    基于CadenceIC設(shè)計(jì)
    發(fā)表于 12-30 09:21 ?6次下載
    RM新时代网站-首页