RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

使用mailbox和MUTEX的處理器間通信解決方案

jf_EksNQtU6 ? 來源:TrustZone ? 2023-09-21 15:23 ? 次閱讀

現(xiàn)在業(yè)界的許多解決方案都包含多個處理器,或者是硬核處理器,如Arm A9、A53或R5,軟核如MicroBlaze、Arm Cortex-M1/M3,或者是兩者的組合。

Arm Cortex-M1被稱為軟核處理器,這主要是因為它在設計和應用上具有更大的靈活性。首先,軟核處理器是可以根據(jù)需要進行定制的。在設計上,Arm Cortex-M1可以根據(jù)特定應用的需求進行定制。例如,在硬件資源有限的情況下,如FPGA設備,Cortex-M1能通過優(yōu)化設計來滿足面積預算要求。它采用了三階段32位RISC處理器架構(gòu),并且使用了高效的指令集,例如Thumb-2指令集,這樣就可以在有限的硬件資源下實現(xiàn)更高的性能。其次,軟核處理器在應用上也更加靈活。它們可以集成到各種不同的硬件平臺中,比如FPGA、ASIC等。同時,軟核處理器可以使用不同的編程語言進行編程和控制,這樣就可以適應更多的應用場景和需求。由于其靈活性和適應性,軟核處理器在各種應用領(lǐng)域中更加受歡迎。

21d1618c-56d3-11ee-939d-92fbcf53809c.png

當我們實施多處理器解決方案時,通常我們會在可用的內(nèi)核之間劃分任務,利用每個內(nèi)核來最大限度地提高其性能屬性。例如,在PL中使用MicroBlaze或Cortex內(nèi)核來執(zhí)行專用的實時卸載任務,同時使用硬核應用程序處理器來執(zhí)行更高級別的功能。

如果你做過復雜Soc相關(guān)的項目,應該對于這個肯定有所了解,用一個客制化的小核去協(xié)助主處理器做很多的事情,或者是多核SMP架構(gòu)中,都會??吹竭@種核間通信的機制。

當然,要正確實施多處理器解決方案應用程序,解決方案中的所有處理器都需要能夠安全可靠地通信和共享可用的系統(tǒng)資源。

這就是處理器間通信(IPC)的作用所在;如果正確實施,它可以實現(xiàn)處理器之間的安全可靠通信,同時也允許多個處理器共享公共資源,例如UART,而不會導致?lián)p壞的沖突。

mailbox和MUTEX在我們的IPC解決方案中扮演不同的角色:

這個字母一大寫一小寫突然看的我好難受但是又不想改哈哈哈

mailbox-允許使用基于FIFO的消息傳遞方法在多個處理器之間進行雙向通信。

MUTEX-實現(xiàn)互斥鎖,這允許處理器鎖定共享資源,防止同時進行多次訪問。

無論我們使用異構(gòu)SoC還是FPGA,mailbox和MUTEX都在可編程邏輯(PL)中實現(xiàn)。

異構(gòu)SoC(System on Chip)處理器是一種集成多個不同架構(gòu)處理單元核心的SoC處理器。例如,TI的OMAP-L138(DSP C674x + ARM9)和AM5708(DSP C66x + ARM Cortex-A15)SoC處理器,以及Xilinx的ZYNQ(ARM Cortex-A9 + Artix-7/Kintex-7可編程邏輯架構(gòu))SoC處理器等。異構(gòu)多核SoC處理器結(jié)合了不同類型處理器的優(yōu)點。例如,ARM處理器廉價且耗能低,擅長進行控制操作和多媒體顯示;DSP天生為數(shù)字信號處理而生,擅長進行專用算法運算;FPGA則擅長高速、多通道數(shù)據(jù)采集和信號傳輸。同時,核間通過各種通信方式,快速進行數(shù)據(jù)的傳輸和共享,使得異構(gòu)多核SoC處理器能實現(xiàn)1+1>2的效果。

我們可以直接從Xilinx IP庫在設計中實現(xiàn)mailbox和MUTEX。由于兩者都用于兩個處理器之間的通信,因此它們有兩個從AXI輸入。

使用mailbox或MUTEX,為每個處理器提供一個從AXI接口。

在本示例中,我們將使用Zynq與PL中的MicroBlaze通信和共享資源。

MicroBlaze將連接到驅(qū)動LED的GPIO。

要創(chuàng)建框圖,我們首先需要添加Zynq處理系統(tǒng)IP,并運行塊自動化以配置選定主板的Zynq。

21e07488-56d3-11ee-939d-92fbcf53809c.png

這是添加的一個處理系統(tǒng)。對于第二個,使用IP目錄添加MicroBlaze。一旦MicroBlaze IP出現(xiàn)在框圖中,雙擊重新自定義IP,選擇微控制器預設,保持所有其他選項不變。

21f232fe-56d3-11ee-939d-92fbcf53809c.png

配置MicroBlaze IP后,下一步是運行其塊自動化以創(chuàng)建MicroBlaze解決方案。這將添加到塊RAM中,MicroBlaze將從中運行和調(diào)試設施。

21fc78cc-56d3-11ee-939d-92fbcf53809c.png

現(xiàn)在有了我們的兩個處理系統(tǒng)解決方案,我們已經(jīng)準備好添加到mailbox和MUTEX中-這兩個解決方案都可以從Xilinx IP目錄中添加。

完成后,我們可以使用連接自動化向?qū)⑺鼈冞B接到兩個處理器系統(tǒng)AXI連接。

22194826-56d3-11ee-939d-92fbcf53809c.png

2230a458-56d3-11ee-939d-92fbcf53809c.png

mailbox使用FIFO傳輸消息,其深度可以通過重復使用mailbox IP來配置。為確保在接收處理器上有效處理消息,mailbox能夠在消息排隊時向相關(guān)處理器生成中斷。

與mailbox一樣,MUTEX非常相似,只是它不使用FIFO,而是為每個MUTEX使用寄存器來指示鎖定狀態(tài)。我們可以在多達8個處理器之間共享多達32個MUTEX。

為了防止處理器無意中或惡意地解鎖互斥體,使用CPU ID。

224e0b06-56d3-11ee-939d-92fbcf53809c.png

完成的框圖應與下面的框圖相似。

226a7282-56d3-11ee-939d-92fbcf53809c.png

我們現(xiàn)在可以構(gòu)建硬件并將設計導出到SDK,準備編寫軟件應用程序。

MailBox

我們檢查了Vivado中實現(xiàn)處理器間通信(IPC)郵箱和互斥體所需的硬件構(gòu)建。

現(xiàn)在,我們將研究如何使用mailbox將數(shù)據(jù)從一個處理器傳輸?shù)搅硪粋€處理器。

請記住,在這個系統(tǒng)中,我們使用的是Zynq處理系統(tǒng)(PS) A9內(nèi)核之一和可編程邏輯(PL)中的MicroBlaze。

兩個處理器都使用AXI連接到mailbox,因此我們可以使用主板支持包(BSP)中提供的API很容易就實現(xiàn)了發(fā)送和接收消息。

將設計從Vivado導出到Xilinx SDK將將中的硬件規(guī)范導入到SDK。在硬件項目中檢查HDF文件將顯示MicroBlaze和Cortex-A9內(nèi)存映射。

22758456-56d3-11ee-939d-92fbcf53809c.png

導入硬件定義后,下一步是創(chuàng)建兩個應用程序-一個用于Arm Cortex-A9,另一個用于MicroBlaze。當我們創(chuàng)建這些應用程序時,請確保選擇適當?shù)奶幚砥?,并啟用應用程序也?chuàng)建BSP。

2289556c-56d3-11ee-939d-92fbcf53809c.png

完成此操作后,我們應在SDK項目資源管理器中包含以下內(nèi)容:

描述Vivado設計的硬件平臺-這應用作所有應用程序和BSP的參考硬件平臺。

兩個主板支持包-PS Arm A9和MicroBlaze應用程序各一個。

兩個應用程序-PS Arm A9和MicroBlaze各一個。

在此應用程序中,MicroBlaze將報告何時啟動并運行,以及LED的打開或關(guān)閉狀態(tài)。

為此,我們將使用BSP提供的mailbox API,兩者都提供相同的API供使用。

這些文件包含在xmbox.h文件中,使我們能夠初始化和配置mailbox 以使用。

要從mailbox 讀取和寫入,有幾個功能:

XMbox_Read ( XMbox * InstancePtr, u32 * BufferPtr, u32 RequestedBytes, u32 * BytesRecvdPtr)
XMbox_ReadBlocking ( XMbox * InstancePtr, u32 * BufferPtr, u32 RequestedBytes )
XMbox_Write(XMbox* InstancePtr,u32 * BufferPtr,u32 RequestedBytes, u32 * BytesSentPtr )
XMbox_WriteBlocking ( XMbox * InstancePtr, u32 * BufferPtr, u32 RequestedBytes )

在上述函數(shù)中,實例指針引用mailbox 聲明,緩沖區(qū)指針指向我們存儲TX或RX數(shù)據(jù)的位置。雖然請求的字節(jié)是傳輸?shù)拇笮?,但讀和寫函數(shù)也報告實際發(fā)送或接收的字節(jié)數(shù),因為這可能與請求的字節(jié)數(shù)不同。

這里特別指出,對于所有函數(shù),發(fā)送或接收的字節(jié)數(shù)應該是4的倍數(shù);如果不是,則需要一些填充。如果沒有請求4字節(jié)的倍數(shù),將生成斷言。

當然,阻塞讀寫不會報告實際發(fā)送或接收的字節(jié)數(shù),因為函數(shù)實際上會阻塞,直到發(fā)送或接收請求的字節(jié)數(shù)。

除了發(fā)送和接收功能,還有許多內(nèi)部管理功能:

中斷使能、狀態(tài)和禁用

發(fā)送和接收中斷FIFO閾值定義

FFIO管理和控制,包括檢查空和滿、刷新和復位 通過使用這些功能,我們能夠為Arm A9內(nèi)核和MicroBlaze創(chuàng)建簡單的應用程序。

A9程序很簡單。一旦mailbox 初始化,它就會永遠循環(huán)等待來自MicroBlaze的消息,然后再通過終端打印出來。

229a617c-56d3-11ee-939d-92fbcf53809c.png

MicroBlaze應用程序要復雜一些。它在啟動時向A9內(nèi)核發(fā)送消息,然后每次切換LED時,它還發(fā)送有關(guān)LED狀態(tài)的消息。

22a8f0f2-56d3-11ee-939d-92fbcf53809c.png

要在Zynq上運行此操作,我們需要創(chuàng)建一個新的調(diào)試配置,該配置下載兩個處理器。為了確保在多處理器環(huán)境中取得成功,我們需要考慮兩個處理器的啟動。在此調(diào)試配置中,選擇:

22b541ae-56d3-11ee-939d-92fbcf53809c.png

22bf865a-56d3-11ee-939d-92fbcf53809c.png

調(diào)試配置運行時,將配置設備,并下載兩個處理器的應用程序。然后,兩個處理器將在main()的入口點暫停。

22d143a4-56d3-11ee-939d-92fbcf53809c.png

對于此示例應用程序,請首先啟動A9處理器,然后啟動MicroBlaze處理器。

當使用上面的示例代碼執(zhí)行此操作時,就可以在終端窗口中看到了以下內(nèi)容:

22eddadc-56d3-11ee-939d-92fbcf53809c.png

兩個處理器都在通信!

接下來,我們關(guān)注點放到互斥體。

MUTEX

230043ca-56d3-11ee-939d-92fbcf53809c.png

當我們的設備中有多個處理器時,多個處理器可能希望同時共享公共資源(例如內(nèi)存或UART)。如果對這些資源的訪問不受控制,它可能會迅速而容易地導致腐敗。比如說串口打印,混淆在一起。

互斥似乎是最簡單的問題之一,當然可以使用一個標志,雙方都可以測試,如果是自由設置,則聲稱對資源的訪問。

然而,出現(xiàn)了一個問題,即在一個處理器測試和設置標志之間的時間內(nèi),對方處理器也可以將標志視為空閑,并開始其鎖定過程。

這通常被稱為競爭條件,圍繞相互排斥的其他潛在陷阱包括僵局和饑餓。處理器無法訪問資源(饑餓)或系統(tǒng)鎖定,因為每個處理器都在等待不同的鎖定進程進行(死鎖)。

一般提到互斥,就會涉及到死鎖問題。

有許多解決方案可以解決這些問題,包括使用多個標志。雖然,當考慮到除了最簡單的情況之外的任何事情時,它們開始變得非常復雜,簡言之,它們并不容易擴展。

解決競爭條件的方法是確保測試和設置操作合并到一個操作中,也就是說,如果我們測試互斥標記,并且它是自由的,那么它就會被設置。

這正是Xilinx互斥體的工作方式,當我們寫入互斥體時,如果它是空閑的,處理器將被分配資源。

在我們的硬件設計中設計互斥體非常簡單,每個處理器都有自己的AXI接口。由于互斥體能夠支持1到8個處理器,因此在使用操作系統(tǒng)和在同一處理器上運行的任務之間共享資源時,我們可以只使用一個接口。

231abdf4-56d3-11ee-939d-92fbcf53809c.png

在一個互斥體實例化中,我們最多能夠?qū)崿F(xiàn)32個互斥體。不過,對于這個例子,我們只有一個。當我們實施互斥體時,如果我們愿意,我們還可以在AXI級別啟用硬件保護。

如果我們選擇啟用此功能,則可選AXI HWID字段用于鎖定和解鎖互斥體,防止CPU偽造CPU ID并錯誤地解鎖。

每個互斥體還有一個可選的32位寄存器,如有必要,可用于在處理器之間共享配置數(shù)據(jù)。

當談到在我們的軟件中使用互斥體時,我們可以使用主板支持包(BSP)為兩個處理器提供的Xmutex API (xmutex.h)。在此API中,我們將找到函數(shù)類:

生命周期管理-初始化和狀態(tài)報告

用戶寄存器-設置和取消設置用戶寄存器

互斥鎖操作-鎖定和解鎖互斥鎖的功能

與我們上面看到的mailbox示例類似,互斥操作提供阻止和非阻止調(diào)用。阻塞調(diào)用由函數(shù)XMutex_Lock()提供,而無阻塞函數(shù)調(diào)用是XMutex_Trylock()。

為了演示互斥體的應用,我們將更新我們的SW應用程序,以便MircoBlaze應用程序在設置LED時鎖定互斥體,并在清除LED時解鎖互斥體。

然后,Zynq應用程序?qū)y試互斥體,并報告它是否與LED狀態(tài)一起設置。一個簡單但有效的示例,說明互斥函數(shù)是如何工作的。

兩個處理器的代碼如下。

232aced8-56d3-11ee-939d-92fbcf53809c.png

233f2ab8-56d3-11ee-939d-92fbcf53809c.png

當使用上面的代碼運行應用程序時,在終端窗口中觀察到以下情況。這表示在訪問LED資源時,MicroBlaze正在按預期鎖定和解鎖互斥體。

23566368-56d3-11ee-939d-92fbcf53809c.png

審核編輯:湯梓紅
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19259

    瀏覽量

    229651
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21729

    瀏覽量

    602984
  • ARM
    ARM
    +關(guān)注

    關(guān)注

    134

    文章

    9084

    瀏覽量

    367381
  • asic
    +關(guān)注

    關(guān)注

    34

    文章

    1199

    瀏覽量

    120434
  • 硬核處理器
    +關(guān)注

    關(guān)注

    0

    文章

    3

    瀏覽量

    6791

原文標題:MUTEX

文章出處:【微信號:談思實驗室,微信公眾號:談思實驗室】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    基于Sitara處理器工業(yè)以太網(wǎng)應用的快速啟動系統(tǒng)解決方案

    描述TI 提供用于在 Sitara 處理器上進行集成式多協(xié)議工業(yè)以太網(wǎng)通信的系統(tǒng)解決方案。各種工業(yè)以太網(wǎng)標準都定義了設備通電后的快速啟動。該 TI 設計描述了系統(tǒng)級的方法來支持使用 TI
    發(fā)表于 08-28 10:34

    采用MMX的英特爾奔騰處理器和奔騰處理器的仿真和分析解決方案

    采用MMX的英特爾奔騰處理器和奔騰處理器的仿真和分析解決方案......
    發(fā)表于 02-27 13:29

    通信(IPC)解決方案

    框模塊所示,每個核上都運行了IPC軟件模塊,從而實現(xiàn)了TDA4VM上不同核之間的核通信。本文的后續(xù)部分將以TDA4VM為例說明TI多核異構(gòu)處理器的核
    發(fā)表于 11-03 07:26

    優(yōu)化雙帶雙模手機的處理器通信

    優(yōu)化雙帶雙模手機的處理器通信 隨著全球化的推進,當今以商務和休閑為目的的環(huán)球旅行已經(jīng)非常普遍;伴隨著旅行而來的則是要隨身攜帶差旅必備的
    發(fā)表于 12-26 15:04 ?624次閱讀
    優(yōu)化雙帶雙模手機的<b class='flag-5'>處理器</b><b class='flag-5'>間</b><b class='flag-5'>通信</b>

    深度探究處理器通信和中斷控制方面基于SOPC的系統(tǒng)設計

    ,但在處理器通信和中斷方面仍需進一步的研究。本文在處理器通信和中斷控制方面進行了深入的研究。
    發(fā)表于 10-17 10:09 ?0次下載
    深度探究<b class='flag-5'>處理器</b><b class='flag-5'>間</b><b class='flag-5'>通信</b>和中斷控制方面基于SOPC的系統(tǒng)設計

    基于雙MicroBlaze軟核處理器的SOPC系統(tǒng)

    之間通過Mutex模塊實現(xiàn)同步功能,通過Mailbox模塊實現(xiàn)通信和中斷功能,通過共享BRAM模塊實現(xiàn)大塊通信功能,并進行了有效的功能驗證。該SOPC系統(tǒng)在XUPV5LX110T開發(fā)板
    發(fā)表于 11-18 03:50 ?4072次閱讀
    基于雙MicroBlaze軟核<b class='flag-5'>處理器</b>的SOPC系統(tǒng)

    一種基于Mailbox機制的多核處理系統(tǒng)

    基于FPGA的嵌入式應用在近幾年來作為一個比較新穎的課題,本文在研究各種核通信機制的基礎(chǔ)上,提出了一種基于Mailbox機制的多核處理
    發(fā)表于 11-22 17:31 ?1.3w次閱讀

    如何在Zynq Cortex A9處理器之間執(zhí)行處理器通信

    了解如何在Zynq Cortex A9處理器之間執(zhí)行處理器通信。 處理器
    的頭像 發(fā)表于 11-26 06:47 ?3716次閱讀

    EE-129:ADSP-2192處理器通信

    EE-129:ADSP-2192處理器通信
    發(fā)表于 04-28 09:17 ?0次下載
    EE-129:ADSP-2192<b class='flag-5'>處理器</b><b class='flag-5'>間</b><b class='flag-5'>通信</b>

    恩智浦處理器的電源管理解決方案

    恩智浦處理器的電源管理解決方案
    發(fā)表于 05-12 18:14 ?2次下載
    恩智浦<b class='flag-5'>處理器</b>的電源管理<b class='flag-5'>解決方案</b>

    為VoIP解決方案選擇處理器

    為VoIP解決方案選擇處理器
    發(fā)表于 05-18 15:13 ?3次下載
    為VoIP<b class='flag-5'>解決方案</b>選擇<b class='flag-5'>處理器</b>

    Jacinto7 TDA4VM處理器的核通信解決方案

    近年來,處理器性能越來越強,無論是通用處理器還是嵌入式處理器,都進入了多核處理器時代,多核處理器中,每個核心不能獨立工作,需要協(xié)同工作才能充
    的頭像 發(fā)表于 07-01 12:04 ?8716次閱讀
    Jacinto7 TDA4VM<b class='flag-5'>處理器</b>的核<b class='flag-5'>間</b><b class='flag-5'>通信</b><b class='flag-5'>解決方案</b>

    Jacinto?? 7核通信解決方案

    Jacinto?? 7核通信解決方案
    發(fā)表于 10-28 11:59 ?3次下載
    Jacinto?? 7核<b class='flag-5'>間</b><b class='flag-5'>通信</b><b class='flag-5'>解決方案</b>

    Jacinto 7核通信解決方案

    近年來,處理器性能越來越強,無論是通用處理器還是嵌入式處理器,都進入了多核處理器時代,多核處理器中,每個核心不能獨立工作,需要協(xié)同工作才能充
    的頭像 發(fā)表于 03-16 09:19 ?1190次閱讀
    Jacinto 7核<b class='flag-5'>間</b><b class='flag-5'>通信</b><b class='flag-5'>解決方案</b>

    通信可能的實現(xiàn)機制

    理解為軟件可自由定義的中斷模塊。 用于在片上處理器之間通信的一種mailbox隊列中斷機制,mailbox隊列中斷機制允許軟件通過一組寄存
    的頭像 發(fā)表于 09-13 17:39 ?1245次閱讀
    核<b class='flag-5'>間</b><b class='flag-5'>通信</b>可能的實現(xiàn)機制
    RM新时代网站-首页