RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何正確的對(duì)PCB疊層進(jìn)行構(gòu)建

要長(zhǎng)高 ? 來(lái)源:電子元件技術(shù)網(wǎng) ? 2023-10-05 16:12 ? 次閱讀

只有使用正確的PCB疊層進(jìn)行構(gòu)建,高速設(shè)計(jì)才能成功運(yùn)行。您的疊層必須正確布置電源和接地層,為信號(hào)分配足夠的層,并且所有材料組和銅選擇均能以適當(dāng)?shù)囊?guī)模和成本制造。如果設(shè)計(jì)人員能夠獲得正確的疊層,那么在確保信號(hào)完整性的情況下布線就會(huì)容易得多,并且可以抑制或防止許多更簡(jiǎn)單的EMI問(wèn)題。

為了幫助設(shè)計(jì)人員更快地設(shè)計(jì)和構(gòu)建支持所需布線和信號(hào)完整性的高速疊層,我們?yōu)椴煌?lèi)別的高速疊層編譯了重要資源。

低層數(shù)疊層

更簡(jiǎn)單的高速PCB將從4層電路板開(kāi)始。我堅(jiān)定認(rèn)為,2層電路板不應(yīng)該用于支持阻抗控制的高速數(shù)字接口的設(shè)計(jì),因?yàn)槠錈o(wú)法保證信號(hào)完整性或噪聲控制。任何設(shè)計(jì)專(zhuān)業(yè)人士均認(rèn)同這一點(diǎn)。

可以支持高速信號(hào)的三種主要類(lèi)型的4層PCB疊層如下所示。在這些疊層中,選項(xiàng)1可以說(shuō)是最佳選擇,因?yàn)樗峁┝俗畲蟮牟季€靈活性,并且可以用作雙面電路板。選項(xiàng)2也可用于雙面放置,但它限制了信號(hào)的布線位置,因?yàn)閮?nèi)層可能存在串?dāng)_。選項(xiàng)3適用于有高功率需求,但只能在一層上布線高速信號(hào);被動(dòng)元件或機(jī)械元件仍可以放置在背面層上。

· 詳細(xì)了解雙面PCB的最佳4層疊層選項(xiàng)

高速電路板設(shè)計(jì)的電路板層堆棧注意事項(xiàng)

可支持高速布線的4層PCB疊層示例

如果需要將低速信號(hào)放入內(nèi)層等更高的信號(hào)數(shù),則下一步是將選項(xiàng)1擴(kuò)展到更高的層數(shù)。這將從一個(gè)6層疊層開(kāi)始,其中一個(gè)專(zhuān)用電源層和一個(gè)信號(hào)層被添加到上面選項(xiàng)1所示的疊層中。此疊層之所以有用,有兩個(gè)原因:

· 表層適用于受控阻抗高速接口
· 內(nèi)層可以支持大多數(shù)較慢的接口或控制信號(hào)
· 電源層可以分成多個(gè)大電源軌以支持不同的核心電壓電平

可以使用相同的步驟將疊層擴(kuò)展到具有高速信號(hào)的8層或更多層;下一節(jié)將討論這種類(lèi)型的PCB疊層。

· 詳細(xì)了解可支持高速PCB的6層PCB疊層

適中層數(shù)

在某些時(shí)候,電路板疊層會(huì)變得非常厚,以至于PCB的總厚度會(huì)大于標(biāo)準(zhǔn)值。就制造方面而言,這不是問(wèn)題;標(biāo)準(zhǔn)層壓過(guò)程可以處理超出標(biāo)準(zhǔn)厚度值并達(dá)到數(shù)毫米厚度的板。如果您的目標(biāo)是薄板,那么您將需要更薄的層;選項(xiàng)是增強(qiáng)型PTFE層壓板(將在下文討論)或直接轉(zhuǎn)向HDI過(guò)程。

適中層數(shù)的電路板(約8層以上)往往會(huì)將多個(gè)平面層分配給電源,并具有額外的信號(hào)層。對(duì)于適中層數(shù)的電路板,很少會(huì)有簡(jiǎn)單的指南可以幫助抑制EMI并確保電源完整性:

· 只要信號(hào)不參考該平面層,就可以將電源層分成多個(gè)軌道
· 如果有多個(gè)電源平面,不要將電源平面堆疊在相鄰的層上,而是用一個(gè)GND層將其分開(kāi)
· 將快速信號(hào)放在兩個(gè)GND平面之間的內(nèi)層上,不要將其參考有任何拆分的電源平面
· 僅將表層用于快速微帶線,可以使用一些電源布線(如有需要),也可以使用一些GND灌注(如有需要)

這些指南可能會(huì)導(dǎo)致您在設(shè)計(jì)中添加幾個(gè)額外的層,但優(yōu)勢(shì)是噪聲控制、電源完整性和信號(hào)完整性要好得多。

高速電路板設(shè)計(jì)的電路板層堆棧注意事項(xiàng)

將層分組到更高層數(shù)的策略

更多高級(jí)疊層

在高速PCB設(shè)計(jì)的背景下,“更先進(jìn)”的想法可能意味著很多事情。在高速數(shù)字設(shè)計(jì)中,它在層選擇和排列方面可能有兩種可能的含義:

· 支持HDI布線的薄層
· 層數(shù)過(guò)高會(huì)迫使使用薄層
· 在多層的細(xì)間距BGA中進(jìn)行布線(但不一定要用HDI)

換句話說(shuō),您可以擁有非常薄的信號(hào)層(例如4密耳)和低層數(shù)的玻璃增強(qiáng)型FR4,或者您可以擁有非常高的層數(shù),從而迫使采用薄層和可能的替代材料。

這些PCB高速疊層設(shè)計(jì)的考量重點(diǎn)是元件所需的線寬和可制造性,而不僅僅是疊層的Dk和Df值。在某些情況下,信號(hào)層需要使用低Dk、低Df的層壓板,但并不只是因?yàn)閾p耗較低。在這些設(shè)計(jì)中,可制造性和信號(hào)完整性至高無(wú)上,薄層壓板可以解決具有高層數(shù)和/或薄信號(hào)層的高速疊層中的許多挑戰(zhàn)。如今,較薄電路板的主要選擇是增強(qiáng)型PTFE層壓板,其厚度可低于4密耳,從而無(wú)需轉(zhuǎn)向最先進(jìn)的工藝或HDI過(guò)程。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23080

    瀏覽量

    397494
  • 電路板
    +關(guān)注

    關(guān)注

    140

    文章

    4951

    瀏覽量

    97689
  • 疊層
    +關(guān)注

    關(guān)注

    0

    文章

    28

    瀏覽量

    9843
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    高速PCB設(shè)計(jì)注意事項(xiàng)

    只有使用正確PCB進(jìn)行構(gòu)建,高速設(shè)計(jì)才能成功運(yùn)行。您的
    發(fā)表于 08-04 10:47 ?765次閱讀
    高速<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)注意事項(xiàng)

    如何滿(mǎn)足PCB需求

    PCB設(shè)計(jì)業(yè)務(wù)中,與制造商和供應(yīng)商溝通需求是首要任務(wù)。由于未提供正確的信息、未列出足夠的信息或未提供任何信息,我們的請(qǐng)求有時(shí)會(huì)丟失上下文。盡管經(jīng)驗(yàn)豐富的PCB設(shè)計(jì)師可以采取措施指定其希望在P
    的頭像 發(fā)表于 09-15 09:41 ?1001次閱讀
    如何滿(mǎn)足<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>需求

    6PCB設(shè)計(jì)指南

    4PCB上的空間用完后,就該升級(jí)到6電路板了。額外的可以為更多的信號(hào)、額外的平面對(duì)或?qū)w的混合提供空間。如何使用這些額外的并不重要,
    發(fā)表于 10-16 15:24 ?2278次閱讀
    6<b class='flag-5'>層</b><b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)指南

    PCB設(shè)計(jì)

    特性,以及對(duì)電磁輻射的抑制,甚至在抵抗物理機(jī)械損傷的能力上都明顯優(yōu)于低層數(shù)的PCB。一般情況下均按以下原則進(jìn)行設(shè)計(jì):滿(mǎn)足信號(hào)的特征阻抗要求;滿(mǎn)足信號(hào)回路最小化原則;滿(mǎn)足最小化
    發(fā)表于 05-17 22:04

    【資料】如何創(chuàng)建PCB最佳?

    在電路板設(shè)計(jì)上創(chuàng)建PCB也會(huì)遇到類(lèi)似情況:我們可能不了解最適宜的PCB材料,也不知道如何有效地構(gòu)建
    發(fā)表于 08-04 10:13

    PCB的幾種不同變體

      4.3.3 實(shí)驗(yàn)設(shè)計(jì)3:4PCB  本章將考慮4PCB的幾種不同變體。這些變化中最簡(jiǎn)
    發(fā)表于 04-20 17:10

    高速PCB設(shè)計(jì)的問(wèn)題

    高速PCB設(shè)計(jì)的問(wèn)題
    發(fā)表于 05-16 20:06 ?0次下載
    高速<b class='flag-5'>PCB</b>設(shè)計(jì)的<b class='flag-5'>疊</b><b class='flag-5'>層</b>問(wèn)題

    如何設(shè)計(jì)4PCB

    如何設(shè)計(jì)4PCB
    的頭像 發(fā)表于 07-31 10:49 ?1.8w次閱讀

    pcb怎樣來(lái)設(shè)計(jì)

    PCB設(shè)計(jì)不是的簡(jiǎn)單堆疊,其中地層的安排是關(guān)鍵,它與信號(hào)的安排和走向有密切的關(guān)系。
    發(fā)表于 08-21 11:45 ?1800次閱讀

    如何進(jìn)行PCB的EMC設(shè)計(jì)

    PCBEMC規(guī)劃與設(shè)計(jì)思路的核心就是合理規(guī)劃信號(hào)回流路徑,盡可能減小信號(hào)從單板鏡像的回流面積,使得磁通對(duì)消或最小化。
    發(fā)表于 01-22 17:12 ?951次閱讀
    如何<b class='flag-5'>進(jìn)行</b><b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>的EMC設(shè)計(jì)

    簡(jiǎn)述PCB設(shè)計(jì)

    、單面 PCB 板和雙面 PCB 板的 對(duì)于兩板來(lái)說(shuō),由于板層數(shù)量少,已經(jīng)不存在
    的頭像 發(fā)表于 10-30 15:09 ?1168次閱讀

    為什么要進(jìn)行PCB

    如今,電子產(chǎn)品日益緊湊的趨勢(shì)要求多層印刷電路板的三維設(shè)計(jì)。但是,堆疊提出了與此設(shè)計(jì)觀點(diǎn)相關(guān)的新問(wèn)題。其中一個(gè)問(wèn)題就是為項(xiàng)目獲取高質(zhì)量的構(gòu)建。 隨著生產(chǎn)越來(lái)越多的由多層組成的復(fù)雜印
    的頭像 發(fā)表于 11-03 10:33 ?4715次閱讀

    高速電路板設(shè)計(jì)的電路板層堆棧注意事項(xiàng)

    只有使用正確PCB進(jìn)行構(gòu)建,高速設(shè)計(jì)才能成功運(yùn)行。您的
    的頭像 發(fā)表于 09-05 10:25 ?265次閱讀
    高速電路板設(shè)計(jì)的電路板層堆棧注意事項(xiàng)

    PCB結(jié)構(gòu)設(shè)計(jì)詳解

    隨著高速電路的不斷涌現(xiàn),PCB板的復(fù)雜度也越來(lái)越高,為了避免電氣因素的干擾,信號(hào)和電源必須分離,所以就牽涉到多層PCB的設(shè)計(jì),即
    發(fā)表于 09-30 12:03 ?107次下載

    高速PCB設(shè)計(jì)的問(wèn)題.zip

    高速PCB設(shè)計(jì)的問(wèn)題
    發(fā)表于 12-30 09:22 ?39次下載
    RM新时代网站-首页