RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

RISC-V與NoC:開創(chuàng)差異化的新途徑

sakobpqhz ? 來源:算力基建 ? 2023-10-13 15:31 ? 次閱讀

設(shè)計(jì)人員在實(shí)現(xiàn)RISC-V解決方案的差異化方面有多種途徑可供選擇,

1)根據(jù)規(guī)范自定義和擴(kuò)展各種RISC-V核心

2)圍繞一個(gè)或多個(gè)RISC-V內(nèi)核的完整片上系統(tǒng)(SoC)設(shè)計(jì)中選擇和組裝IP模塊。

一個(gè)新的趨勢(shì)正在興起,即使用片上網(wǎng)絡(luò)(NoC)而不是簡(jiǎn)單的總線結(jié)構(gòu)來互連RISC-V內(nèi)核和其他IP塊,不僅適用于高端領(lǐng)域,而且在解決許多SoC設(shè)計(jì)挑戰(zhàn)時(shí)具有潛力,尤其是在數(shù)據(jù)必須高效流動(dòng)的各種工作負(fù)載中。

e0e1d792-6974-11ee-939d-92fbcf53809c.png

過去,常常以門數(shù)、內(nèi)核數(shù)量和外圍模塊的簡(jiǎn)單計(jì)算來衡量SoC設(shè)計(jì)的性能潛力。隨著技術(shù)的不斷發(fā)展,互連方案現(xiàn)在已經(jīng)成為定義SoC性能的關(guān)鍵因素之一。新的性能層次正在不斷涌現(xiàn),互連從簡(jiǎn)單的總線結(jié)構(gòu)演變?yōu)楦訌?fù)雜的解決方案。

e0ff41a6-6974-11ee-939d-92fbcf53809c.png

Semico Research表示,現(xiàn)在互連方案已經(jīng)在SoC性能層次之間劃定了界限,并引入了新的性能等級(jí),更新定義考慮了多核設(shè)計(jì)的普及、復(fù)雜設(shè)計(jì)的高標(biāo)準(zhǔn)以及"微控制器"和"SoC"之間的模糊邊界。門數(shù)不再被視為衡量性能的標(biāo)準(zhǔn),現(xiàn)代處理器核心可以擁有大量門。互連的復(fù)雜性則取決于子系統(tǒng)和不同IP塊之間的不同。

e112a066-6974-11ee-939d-92fbcf53809c.png

根據(jù)Semico的性能等級(jí),可以將SoC劃分為不同的層次。在最低端,可以使用簡(jiǎn)單的總線結(jié)構(gòu),適用于具有單個(gè)處理器核心和低占用率外圍設(shè)備的部件,這些外圍設(shè)備不會(huì)競(jìng)爭(zhēng)總線資源。在稍高一級(jí)的SoC中,可能包括一些競(jìng)爭(zhēng)片上帶寬和處理器核心的外圍設(shè)備,這些設(shè)備被稱為"商品控制器層"。更高一級(jí)的SoC則包括多個(gè)內(nèi)核和多個(gè)IP子系統(tǒng),每個(gè)子系統(tǒng)都使用了經(jīng)過調(diào)整的互連技術(shù)。

01.NoC的嶄露頭角

隨著更強(qiáng)大的RISC-V內(nèi)核的出現(xiàn),RISC-V迅速提升了各種性能等級(jí),包括Semico的低端性能等級(jí)。對(duì)于較高層次的復(fù)雜互連方案,RISC-V設(shè)計(jì)人員可能會(huì)缺乏經(jīng)驗(yàn)。Frank Schirrmeister(Arteris)"TileLink可能是RISC-V互連的第一個(gè)想法,但在更復(fù)雜的情景中使用可能會(huì)變得困難。"

e12a7736-6974-11ee-939d-92fbcf53809c.png

NoC的優(yōu)勢(shì)在于它能夠使用不同的協(xié)議連接子系統(tǒng),因此SoC設(shè)計(jì)人員可能需要處理多種不同復(fù)雜度的協(xié)議。例如,對(duì)于簡(jiǎn)單的IP塊連接,AXI協(xié)議提供了公平的競(jìng)爭(zhēng)環(huán)境。而對(duì)于具有協(xié)同處理塊的多核解決方案,則需要CHI協(xié)議來確保緩存一致性。此外,I/O內(nèi)存共享有助于形成更快速的CXL互連。Schirrmeister繼續(xù)說道:"當(dāng)需要與各種子系統(tǒng)和協(xié)議共同優(yōu)化計(jì)算和數(shù)據(jù)傳輸時(shí),NoC是更好的解決方案。"

02.RISC-V內(nèi)核與NoC的完美配對(duì)

將RISC-V內(nèi)核與NoC配對(duì)將會(huì)是什么樣子呢?創(chuàng)建一個(gè)可重復(fù)使用的小芯片,結(jié)合了RISC-V內(nèi)核、機(jī)器學(xué)習(xí)加速IP和標(biāo)準(zhǔn)外圍設(shè)備,適用于各種邊緣AI應(yīng)用。這個(gè)設(shè)計(jì)還包括了智能內(nèi)存控制器(SMC),用于提供高性能的內(nèi)存連接,特別適用于內(nèi)存密集型應(yīng)用和服務(wù)器級(jí)內(nèi)存連接。未命名的"小芯片鏈路"可能是UCIe,這是一種相對(duì)較新的規(guī)范,針對(duì)更緊密的小芯片集成進(jìn)行了優(yōu)化。在新的子系統(tǒng)互連出現(xiàn)時(shí),調(diào)整NoC的一部分比重新設(shè)計(jì)整個(gè)芯片范圍的結(jié)構(gòu)更容易管理。

03.降低風(fēng)險(xiǎn),加速上市時(shí)間

這個(gè)設(shè)計(jì)看起來很復(fù)雜,但大多數(shù)RISC-V應(yīng)用目前可能并不那么復(fù)雜,隨著創(chuàng)新步伐的加快,當(dāng)今先進(jìn)的RISC-V多核部件將成為明年的SoC的核心價(jià)值所在。將RISC-V內(nèi)核與NoC配對(duì)不僅可以降低風(fēng)險(xiǎn),還可以縮短復(fù)雜SoC設(shè)計(jì)的上市時(shí)間。此外,NoC還提供了其他優(yōu)勢(shì),如更高的帶寬和更有效的電源管理。考慮到不同協(xié)議的組合,RISC-V設(shè)計(jì)中的NoC正在成為一種強(qiáng)大的解決方案。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 模塊
    +關(guān)注

    關(guān)注

    7

    文章

    2695

    瀏覽量

    47431
  • soc
    soc
    +關(guān)注

    關(guān)注

    38

    文章

    4161

    瀏覽量

    218162
  • RISC-V
    +關(guān)注

    關(guān)注

    45

    文章

    2270

    瀏覽量

    46129

原文標(biāo)題:RISC-V與NoC:開創(chuàng)差異化的新途徑

文章出處:【微信號(hào):算力基建,微信公眾號(hào):算力基建】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    關(guān)于RISC-V學(xué)習(xí)路線圖推薦

    決問題的能力。比如立創(chuàng)開源社區(qū)有不少案例可以復(fù)刻學(xué)習(xí)哦。 通過以上步驟的學(xué)習(xí)和實(shí)踐,可以逐步掌握RISC-V架構(gòu)的相關(guān)知識(shí),并能夠?qū)⑵鋺?yīng)用于實(shí)際項(xiàng)目中。 同時(shí),持續(xù)學(xué)習(xí)和交流也是提高RISC-V技能的重要途徑。 實(shí)踐!實(shí)踐!實(shí)踐
    發(fā)表于 11-30 15:21

    RISC-V能否復(fù)制Linux 的成功?》

    的閃存進(jìn)行交互可能是真正的差異化優(yōu)勢(shì)所在。”將內(nèi)核提供給開源社區(qū)可以吸引其他開發(fā)者作出貢獻(xiàn),從而完善設(shè)計(jì)。 與此同時(shí),臺(tái)灣公司Andes也推出了幾款RISC-V處理器,現(xiàn)在已經(jīng)有一些客戶采用了其處理器
    發(fā)表于 11-26 20:20

    ISA ARM 對(duì)比 RISC-V

    、擴(kuò)展方式以及目標(biāo)應(yīng)用場(chǎng)景等方面有顯著差異。 要深入對(duì)比ARM和RISC-V的指令集,需要從指令集架構(gòu)(ISA)的設(shè)計(jì)原則、擴(kuò)展模塊、指令的復(fù)雜性、特性以及它們的實(shí)際性能表現(xiàn)來進(jìn)行討論。RISC-V作為第五代的
    的頭像 發(fā)表于 09-10 09:26 ?610次閱讀

    加入全球 RISC-V Advocate 行列,共筑 RISC-V 的未來 !

    加入RISC-VAdvocate行列!我們正在尋找來自世界各地的RISC-V愛好者,通過全球推廣和參與,成為支持RISC-V進(jìn)步的關(guān)鍵參與者。作為一名RISC-VAdvocate,您將
    的頭像 發(fā)表于 09-10 08:08 ?372次閱讀
    加入全球 <b class='flag-5'>RISC-V</b> Advocate 行列,共筑 <b class='flag-5'>RISC-V</b> 的未來 !

    RISC-V Summit China 2024 青稞RISC-V+接口PHY,賦能RISC-V高效落地

    沁恒在歷屆峰會(huì)上分享RISC-V在MCU領(lǐng)域的創(chuàng)新成果,和大家共同見證了本土RISC-V產(chǎn)業(yè)的成長。早在第一屆RISC-V中國峰會(huì)上,沁恒就公開了青稞RISC-V系列量產(chǎn)芯片的關(guān)鍵技術(shù)
    的頭像 發(fā)表于 08-30 18:18 ?1480次閱讀
    <b class='flag-5'>RISC-V</b> Summit China 2024  青稞<b class='flag-5'>RISC-V</b>+接口PHY,賦能<b class='flag-5'>RISC-V</b>高效落地

    2024 RISC-V 中國峰會(huì):華秋電子助力RISC-V生態(tài)!

    第四屆RISC-V中國峰會(huì)(RISC-V Summit China 2024)于8月21日至23日在杭州盛大召開,成為RISC-V領(lǐng)域的一次重要盛會(huì)
    的頭像 發(fā)表于 08-26 18:33 ?876次閱讀
    2024 <b class='flag-5'>RISC-V</b> 中國峰會(huì):華秋電子助力<b class='flag-5'>RISC-V</b>生態(tài)!

    risc-v的發(fā)展歷史

    RISC-V的發(fā)展歷史可以追溯到2006年左右,當(dāng)時(shí)David Patterson和其他研究者開始探索創(chuàng)建一個(gè)開放和可擴(kuò)展的指令集架構(gòu)(ISA)。以下是RISC-V發(fā)展的主要里程碑: 一、起源與初步
    發(fā)表于 07-29 17:20

    rIsc-v的缺的是什么?

    RISC-V作為一種開源的指令集架構(gòu)(ISA),自其誕生以來就受到廣泛關(guān)注和應(yīng)用,但它也存在一些不足之處。以下是RISC-V架構(gòu)目前存在的主要缺點(diǎn): 1. 性能問題 相對(duì)于專用ISA的性能差距:盡管
    發(fā)表于 07-29 17:18

    江蘇移動(dòng)攜手華為率先完成全省范圍智能差異化體驗(yàn)保障商用驗(yàn)證

    近日,江蘇移動(dòng)攜手華為率先完成全省范圍智能差異化體驗(yàn)保障商用驗(yàn)證,具備端到端智能差異化體驗(yàn)保障能力。
    的頭像 發(fā)表于 05-29 17:04 ?478次閱讀

    RISC-V的MCU與ARM對(duì)比

    RISC-V的MCU與ARM在多個(gè)方面存在顯著的區(qū)別,以下是兩者的對(duì)比: 開源與專有 RISC-VRISC-V是一種開源的指令集架構(gòu)(ISA),允許任何人免費(fèi)使用、修改和貢獻(xiàn)RISC-V
    發(fā)表于 05-27 15:58

    鴻蒙ArkUI-X平臺(tái)差異化:【運(yùn)行態(tài)差異化(@ohos.deviceInfo)】

    邏輯不同,或使用了不支持跨平臺(tái)的API,就需要根據(jù)平臺(tái)不同進(jìn)行一定代碼差異化適配。當(dāng)前僅支持在代碼運(yùn)行態(tài)進(jìn)行差異化,接下來詳細(xì)介紹場(chǎng)景及如何差異化適配。
    的頭像 發(fā)表于 05-25 16:37 ?1846次閱讀
    鴻蒙ArkUI-X平臺(tái)<b class='flag-5'>差異化</b>:【運(yùn)行態(tài)<b class='flag-5'>差異化</b>(@ohos.deviceInfo)】

    解鎖RISC-V技術(shù)力量丨曹英杰:RISC-V與大模型探索

    4月12日,第二期“大家來談芯|解鎖RISC-V技術(shù)力量”在上海臨港新片區(qū)頂科永久會(huì)址舉辦,本期沙龍聚焦RISC-V技術(shù),圍繞AI時(shí)代的RISC-V市場(chǎng)機(jī)會(huì)、RISC-V在汽車領(lǐng)域的應(yīng)
    的頭像 發(fā)表于 04-16 08:16 ?700次閱讀
    解鎖<b class='flag-5'>RISC-V</b>技術(shù)力量丨曹英杰:<b class='flag-5'>RISC-V</b>與大模型探索

    什么是RISC-V?RISC-V的關(guān)鍵技術(shù)

    RISC-V不僅僅是一個(gè)流行語;它建立在堅(jiān)實(shí)的技術(shù)基礎(chǔ)之上,使其有別于其他指令集架構(gòu) (ISA)。RISC-V的核心是基于精簡(jiǎn)指令集計(jì)算(RISC)原則,強(qiáng)調(diào)效率和性能。
    發(fā)表于 03-26 09:34 ?3509次閱讀

    “芯”破局者RISC-V,風(fēng)好正是揚(yáng)帆時(shí)

    導(dǎo)讀RISC-V能否和x86、Arm一起成為三大主流架構(gòu)?不僅限于我國,各國都陸續(xù)將RISC-V架構(gòu)列為國家級(jí)發(fā)展規(guī)劃。作為一種開源開放、模塊化的架構(gòu),RISC-V提供了自主創(chuàng)新和打造差異化
    的頭像 發(fā)表于 03-05 08:28 ?328次閱讀
    “芯”破局者<b class='flag-5'>RISC-V</b>,風(fēng)好正是揚(yáng)帆時(shí)

    什么是RISC-V

    siFive搞RISC-V 賽昉搞RISC-V 香山搞RISC-V 到底什么是RISC-V? 先不問有什么用,RISC-V目前的能力來說,工
    發(fā)表于 02-02 10:41
    RM新时代网站-首页