RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Xilinx FPGA芯片內(nèi)部時(shí)鐘和復(fù)位信號(hào)使用方法

電子電路開發(fā)學(xué)習(xí) ? 來(lái)源:電子電路開發(fā)學(xué)習(xí) ? 2023-10-27 11:26 ? 次閱讀

如果FPGA沒(méi)有外部時(shí)鐘源輸入,可以通過(guò)調(diào)用STARTUP原語(yǔ),來(lái)使用FPGA芯片內(nèi)部的時(shí)鐘和復(fù)位信號(hào),Spartan-6系列內(nèi)部時(shí)鐘源是50MHz,Artix-7、Kintex-7等7系列FPGA是65MHz。

Spartan-6系列

wireclk_50m;
wirerst_n;

STARTUP_SPARTAN6STARTUP_SPARTAN6_inst(
.CFGMCLK(clk_50m),//1-bitoutput:Configurationinternaloscillatorclockoutput.
.EOS(rst_n),//1-bitoutput:ActivehighoutputsignalindicatestheEndOfConfiguration.
);

Artix-7(7系列)

wireclk_65m;
wirerst_n;

STARTUPE2STARTUPE2_ut0(
.CFGMCLK(clk_65m),//1-bitoutput:Configurationinternaloscillatorclockoutput65MHz.
.EOS(rst_n)//1-bitoutput:ActivehighoutputsignalindicatingtheEndOfStartup.
);

分別可以參考文檔:

UG380:Spartan-6 FPGA Configuration

UG470:7 Series FPGAs Configuration

e6c9c882-7477-11ee-939d-92fbcf53809c.jpge6dabd54-7477-11ee-939d-92fbcf53809c.jpg






審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA芯片
    +關(guān)注

    關(guān)注

    3

    文章

    246

    瀏覽量

    39795
  • 時(shí)鐘源
    +關(guān)注

    關(guān)注

    0

    文章

    93

    瀏覽量

    15956
  • 復(fù)位信號(hào)
    +關(guān)注

    關(guān)注

    0

    文章

    54

    瀏覽量

    6314

原文標(biāo)題:Xilinx FPGA芯片內(nèi)部時(shí)鐘和復(fù)位信號(hào)使用

文章出處:【微信號(hào):mcu149,微信公眾號(hào):電子電路開發(fā)學(xué)習(xí)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    FPGA復(fù)位的可靠性設(shè)計(jì)方法

     對(duì)FPGA設(shè)計(jì)中常用的復(fù)位設(shè)計(jì)方法進(jìn)行了分類、分析和比較。針對(duì)FPGA復(fù)位過(guò)程中存在不可靠復(fù)位
    發(fā)表于 08-28 17:10 ?8772次閱讀

    對(duì)于選擇同步化的異步復(fù)位的方案

    隨著FPGA設(shè)計(jì)越來(lái)越復(fù)雜,芯片內(nèi)部時(shí)鐘域也越來(lái)越多,使全局復(fù)位已不能夠適應(yīng)FPGA設(shè)計(jì)的需求
    發(fā)表于 02-20 10:40 ?1241次閱讀
    對(duì)于選擇同步化的異步<b class='flag-5'>復(fù)位</b>的方案

    基于Xilinx FPGA復(fù)位信號(hào)處理

    內(nèi)都是將復(fù)位信號(hào)作為一個(gè)I/O口,通過(guò)撥碼開關(guān)硬件復(fù)位。后來(lái)也看了一些書籍,采用異步復(fù)位同步釋放,對(duì)自己設(shè)計(jì)的改進(jìn)。 不過(guò)自從我研讀了Xilinx
    的頭像 發(fā)表于 12-25 12:08 ?2600次閱讀
    基于<b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>的<b class='flag-5'>復(fù)位</b><b class='flag-5'>信號(hào)</b>處理

    復(fù)位信號(hào)是什么意思?復(fù)位信號(hào)的作用?詳解Xilinx FPGA復(fù)位信號(hào)那些事

    復(fù)位信號(hào)幾乎是除了時(shí)鐘信號(hào)外最常用的信號(hào)了,幾乎所有數(shù)字系統(tǒng)在上電的時(shí)候都會(huì)進(jìn)行復(fù)位,這樣才能保
    的頭像 發(fā)表于 07-27 09:48 ?8604次閱讀
    <b class='flag-5'>復(fù)位</b><b class='flag-5'>信號(hào)</b>是什么意思?<b class='flag-5'>復(fù)位</b><b class='flag-5'>信號(hào)</b>的作用?詳解<b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b><b class='flag-5'>復(fù)位</b><b class='flag-5'>信號(hào)</b>那些事

    Xilinx FPGA的GTx的參考時(shí)鐘

    本文主要介紹Xilinx FPGA的GTx的參考時(shí)鐘。下面就從參考時(shí)鐘的模式、參考時(shí)鐘的選擇等方面進(jìn)行介紹。
    發(fā)表于 09-15 09:14 ?3682次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>的GTx的參考<b class='flag-5'>時(shí)鐘</b>

    Xilinx_FPGA_內(nèi)部結(jié)構(gòu)深入分析

    個(gè)MUX。利用這種2+1的組合可以產(chǎn)生DDR操作,Xilinx稱之為ODDR2。每個(gè)存儲(chǔ)單元都有6個(gè)接口信號(hào)時(shí)鐘+時(shí)鐘時(shí)能,數(shù)據(jù)輸入+輸出,置位復(fù)
    發(fā)表于 08-02 22:48

    xilinx的Chipscope的使用方法

    xilinx的Chipscope的使用方法
    發(fā)表于 01-12 15:28

    FPGA設(shè)計(jì)中常用的復(fù)位設(shè)計(jì)

    系統(tǒng)誤復(fù)位。內(nèi)部復(fù)位FPGA上電配置完成后,由FPGA內(nèi)部電路產(chǎn)生
    發(fā)表于 06-30 07:00

    FPGA開發(fā)中盡量避免全局復(fù)位的使用?(2)

    XilinxFPGA器件中,全局的復(fù)位/置位信號(hào)(Global Set/Reset (GSR))(可以通過(guò)全局復(fù)位管腳引入)是幾乎絕對(duì)
    發(fā)表于 02-11 11:46 ?1009次閱讀
    在<b class='flag-5'>FPGA</b>開發(fā)中盡量避免全局<b class='flag-5'>復(fù)位</b>的使用?(2)

    xilinx 原語(yǔ)使用方法

    xilinx 原語(yǔ)使用方法
    發(fā)表于 10-17 08:57 ?11次下載
    <b class='flag-5'>xilinx</b> 原語(yǔ)<b class='flag-5'>使用方法</b>

    xilinx原語(yǔ)使用方法

    xilinx原語(yǔ)使用方法
    發(fā)表于 10-19 08:50 ?15次下載
    <b class='flag-5'>xilinx</b>原語(yǔ)<b class='flag-5'>使用方法</b>

    Xilinx全局時(shí)鐘的使用和DCM模塊的使用

    Xilinx 系列 FPGA 產(chǎn)品中,全局時(shí)鐘網(wǎng)絡(luò)是一種全局布線資源,它可以保證時(shí)鐘信號(hào)到達(dá)各個(gè)目標(biāo)邏輯單元的時(shí)延基本相同。其
    發(fā)表于 11-22 07:09 ?1w次閱讀
    <b class='flag-5'>Xilinx</b>全局<b class='flag-5'>時(shí)鐘</b>的使用和DCM模塊的使用

    FPGA的理想的復(fù)位方法和技巧

    引腳類似,對(duì) FPGA 來(lái)說(shuō)往往是異步的。設(shè)計(jì)人員可以使用這個(gè)信號(hào)FPGA 內(nèi)部對(duì)自己的設(shè)計(jì)進(jìn)行異步或者同步復(fù)位
    發(fā)表于 11-22 17:03 ?5665次閱讀
    <b class='flag-5'>FPGA</b>的理想的<b class='flag-5'>復(fù)位</b><b class='flag-5'>方法</b>和技巧

    Xilinx FPGA的同步復(fù)位和異步復(fù)位

    對(duì)于xilinx 7系列的FPGA而言,flip-flop支持高有效的異步復(fù)/置位和同步復(fù)位/置位。對(duì)普通邏輯設(shè)計(jì),同步復(fù)位和異步復(fù)位沒(méi)有區(qū)
    發(fā)表于 07-13 09:31 ?6638次閱讀

    Xilinx-DCM的使用方法技巧

    Xilinx-DCM的使用方法技巧(長(zhǎng)城電源技術(shù)(深圳有限公司)-該文檔為Xilinx-DCM的使用方法技巧講解文檔,是一份還算不錯(cuò)的參考文檔,感興趣的可以參考參考,,,,,,,,,,
    發(fā)表于 09-28 12:46 ?12次下載
    <b class='flag-5'>Xilinx</b>-DCM的<b class='flag-5'>使用方法</b>技巧
    RM新时代网站-首页