RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

談?wù)凩DO設(shè)計(jì)時(shí)的一些思考

冬至子 ? 來(lái)源:一片冰芯 ? 作者:一片冰芯 ? 2023-10-31 12:26 ? 次閱讀

1. 模擬LDO

1.1 FVF BasedLDO

FVF全稱為Flipped Voltage Follower是一種輸出阻抗很低的新型源跟隨器,其擁有更大的電流驅(qū)動(dòng)能力,相對(duì)傳統(tǒng)單管源跟隨器輸出阻抗減小了gm2ro1倍,如圖1所示,其中g(shù)m2為M2管的跨倒,ro1為M1管的小信號(hào)電阻 ^[1-2]^ 。

圖片

(a)單管源極跟隨器(b)FVF

Fig1. 單管源極跟隨器及FVF源級(jí)跟隨器

圖1所示簡(jiǎn)單FVF結(jié)構(gòu)無(wú)法提供較大的環(huán)路增益,這會(huì)導(dǎo)致較差的DC 特性,為了提高低頻增益可以采用參考文獻(xiàn)[3]的共源共柵FVF結(jié)構(gòu),圖2是我在項(xiàng)目中設(shè)計(jì)的共源共柵FVF LDO。M12為FVF環(huán)路(M14、M15、M12)提供共源共柵級(jí),提高了環(huán)路增益,代價(jià)是FVF環(huán)路包含了三個(gè)極點(diǎn)(圖2中vout、D、E),因此需要采用密勒補(bǔ)償來(lái)保證環(huán)路穩(wěn)定性。

圖片

Fig2. 共源共柵FVF LDO

此外,圖2中M13的引入是為了提高PSRR,M1和M2管的length取大可以減小輸出級(jí)的噪聲(一般噪聲貢獻(xiàn)較大的管子為運(yùn)放的輸入對(duì)管和電流偏置管),保證穩(wěn)定的前提下CL盡量取大,因?yàn)榇蟮腃L在環(huán)路帶寬不夠時(shí)可以保證輸出級(jí)有較好的負(fù)載瞬態(tài)跳變調(diào)節(jié)能力,同時(shí)可以提高高頻PSRR。

1.2 PSRR LDO

這邊多說(shuō)幾句,芯片內(nèi)部電源往往通過(guò)外部DC-DC提供,DC-DC內(nèi)部通常會(huì)有幾百kHz到幾十MHz的時(shí)鐘,并且可能會(huì)產(chǎn)生幾mV到幾十mV的電源紋波。在sub-6G FR1 5G通信中Channel Bandwidth高達(dá)100MHz,mm-Wave FR2 5G通信中Channel Bandwidth達(dá)到400MHz,因此從系統(tǒng)應(yīng)用上講MHz的PSRR也十分重要。

圖3給出了傳統(tǒng)LDO和高PSRR LDO原理圖 ^[4]^ 。將密勒補(bǔ)償電容接在M4管的源極以提高M(jìn)8管高頻PSRR(低頻PSRR比較容易,通常會(huì)卡在高頻處)。

圖片

(a)傳統(tǒng)LDO (b)高PSRR LDO

Fig3. 傳統(tǒng)LDO和高PSRR LDO

圖4 LDO結(jié)構(gòu)在之前的layout講議中提到過(guò),大電容C2的引入保證在GHz頻率處仍有-20dB的PSRR,高頻PSRR要優(yōu)于圖2的共源共柵FVF結(jié)構(gòu)。

圖片

Fig4. 高PSRR LDO

電源到LDO輸出端內(nèi)阻越小,LDO越接近一個(gè)理想電壓源,輸出電壓越穩(wěn)定,將功率管由PMOS換成NMOS可將功率管輸出阻抗由ro變?yōu)?/g m ,進(jìn)一步提高PSRR^[5-6]^,如圖5所示。此外,為了減小N管的Drop電壓,功率管可采用Native管。

圖片

Fig5. 高PSRR的N管LDO

1.3 Replica LDO

基于NMOS LDO特性,Replica LDO更適用于數(shù)字負(fù)載,Replica LDO結(jié)構(gòu)如圖6所示。Replica LDO分為Master和Slave級(jí),通常由一個(gè)Master產(chǎn)生Vgate電壓,然后接到多個(gè)Slave級(jí),通過(guò)合理設(shè)置電流比例及負(fù)載可以粗略復(fù)制Master的參考電壓,如果負(fù)載能接受電壓變化,這種結(jié)構(gòu)問(wèn)題不大。此外,這種結(jié)構(gòu)輸出級(jí)工作在開(kāi)環(huán)狀態(tài)且采用NMOS做功率管,負(fù)載突變時(shí)具有較小的undershoot和overshoot。

圖片

Fig6. Replica LDO

1.4 耐壓結(jié)構(gòu)LDO

之前項(xiàng)目需要一個(gè)3.3V轉(zhuǎn)0.8V的LDO,但用的是22nm先進(jìn)工藝,里面高壓管最高只能耐1.98V的電壓,拿到這個(gè)需求時(shí),真是一萬(wàn)個(gè)頭大,腦海里一堆問(wèn)題,1.8V的device怎么抗3.3V的電壓???基準(zhǔn)電壓、mux、buffer、LDO主體電路、triming電路通通需要耐壓結(jié)構(gòu),沒(méi)這方面的設(shè)計(jì)經(jīng)驗(yàn)啊。

芯片面積有10mm*10mm,外部單3.3V電源,經(jīng)LDO產(chǎn)生0.8V的電壓做為內(nèi)部的core電源而且是Capless結(jié)構(gòu)。我們還聯(lián)系過(guò)法國(guó)Dolphin公司(海豚集成)幫我們做,他們是可以做,但沒(méi)有Capless結(jié)構(gòu)的IP,讓他們做需要20W美金(真黑)。價(jià)格沒(méi)談就只能硬著頭皮自己做嘍,期間查了很多資料,方案也修改了多次,萬(wàn)幸流片測(cè)試一把成了,因工作需要這里就不給大家透露具體細(xì)節(jié)了,基本思想就是疊管子耐高壓,有這方面需求的可以私信我。

2. 數(shù)字LDO

數(shù)字LDO原理很簡(jiǎn)單,把模擬LDO功率管分割成許多功率開(kāi)關(guān),這些開(kāi)關(guān)由移位寄存器控制,比較器每個(gè)時(shí)鐘周期比較Vout和Vref電壓并指示移位寄存器打開(kāi)或關(guān)斷一個(gè)功率開(kāi)關(guān),結(jié)構(gòu)框圖如圖7所示。

圖片

Fig7. 數(shù)字LDO

數(shù)字LDO可以工作在比較低的電壓下,而且方便工藝移植。由于有限的輸出精度,在穩(wěn)定時(shí)數(shù)字控制碼會(huì)振蕩,這就是所謂的有限周期振蕩(Limit-Cycle Oscillation, LCO)。數(shù)字LDO環(huán)路包含了z域和s域,分析起來(lái)較復(fù)雜。

**3. **總結(jié)

①LDO的設(shè)計(jì)指標(biāo)要看你的應(yīng)用,如果是給數(shù)字電源供電,PSRR、noise、電源精度這些都不是特別重要,如果是給VCO供電,那就要小心了,建議PSRR在0100MHz小于-20dB@ 1MHz,noise在1MHz小于20nV/√Hz,LDO基準(zhǔn)電壓PSRR在0100MHz小于-30dB@ 1MHz,noise在1MHz小于10nV/√Hz。

②LDO參考電壓一般需要加大的RC濾波,-3dB帶寬要小于你的環(huán)路帶寬。

③采用N管做為功率輸出級(jí)可以提高PSRR并減小undershoot和overshoot。

④Replica LDO也挺常用的我就在pll中用過(guò),而且PSRR、undershoot和overshoot確實(shí)好,輸出電壓變化也不是那么大。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 跟隨器
    +關(guān)注

    關(guān)注

    1

    文章

    86

    瀏覽量

    29661
  • 輸出電壓
    +關(guān)注

    關(guān)注

    2

    文章

    1112

    瀏覽量

    38091
  • PSRR
    +關(guān)注

    關(guān)注

    0

    文章

    153

    瀏覽量

    39324
  • 電源紋波
    +關(guān)注

    關(guān)注

    5

    文章

    209

    瀏覽量

    16346
  • LDO電路
    +關(guān)注

    關(guān)注

    0

    文章

    26

    瀏覽量

    2444
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    使用LDO進(jìn)行設(shè)計(jì)的一些鮮為人知的方面

    (ESR)?,F(xiàn)代 LDO 使這變得更加容易,因?yàn)樗鼈冎С指鞣N輸出電容器,包括低 ESR 陶瓷類型。電源抑制 (PSRR) 等 LDO 性能指標(biāo)也受到關(guān)注,因?yàn)樵撝笜?biāo)定義了 LDO 抑制其輸入紋波和噪聲的效率。 本文介紹了使用
    的頭像 發(fā)表于 04-12 13:51 ?1.8w次閱讀
    使用<b class='flag-5'>LDO</b>進(jìn)行設(shè)計(jì)的<b class='flag-5'>一些</b>鮮為人知的方面

    大家來(lái)談?wù)?/b>LDO

    本帖最后由 gk320830 于 2015-3-8 23:15 編輯 大家來(lái)談?wù)?/b>LDO
    發(fā)表于 11-14 16:51

    關(guān)于MCU,給研發(fā)提供一些思考吧!

    關(guān)于MCU,給研發(fā)提供一些二供思考吧目前芯片價(jià)格上漲,無(wú)論是國(guó)產(chǎn)還是進(jìn)口,都或多或少存在缺貨狀態(tài)其實(shí),大廠般有供應(yīng)商供貨,價(jià)格又低廉,交期也不是大問(wèn)題,而最下面的小廠家最是悲催,軟件和硬件
    發(fā)表于 06-18 10:24

    談?wù)?/b>電容的一些基本應(yīng)用及注意事項(xiàng)

    單片機(jī)外圍電路設(shè)計(jì)之二:電容電容,作為電子電路的又基本元器件,大家也是熟悉不過(guò)的了。下面我們談?wù)?/b>電容的一些基本應(yīng)用及注意事項(xiàng)。但是,由于電容的應(yīng)用非常廣泛,未必能面面俱到,如果有網(wǎng)友覺(jué)得沒(méi)有談到
    發(fā)表于 11-10 07:15

    介紹一些常用的LDO相關(guān)術(shù)語(yǔ)

    低壓差穩(wěn)壓器(LDO)看似簡(jiǎn)單,但可提供重要功能,例如將負(fù)載與不干凈的電源隔離開(kāi)來(lái)或者構(gòu)建低噪聲電源來(lái)為敏感電路供電。本簡(jiǎn)短教程介紹了一些常用的LDO 相關(guān)術(shù)語(yǔ),以及一些基本概念,如壓
    發(fā)表于 11-12 06:07

    談?wù)?/b>對(duì)替換電容的一些看法

    考慮。下面我根據(jù)自己平時(shí)維修的一些經(jīng)驗(yàn)與朋友們談?wù)?/b>我對(duì)替換電容的一些看法。在強(qiáng)電電路中更換電容時(shí)要注意的事項(xiàng)
    發(fā)表于 11-16 07:47

    講述LDO和DC-DC的一些差異

    DC-DC和LDO都是電源芯片,兩者差異很大,用法也不同,這篇博客講述LDO和DC-DC的一些差異,幫助更好的認(rèn)識(shí)LDO和DC-DC并進(jìn)行選型。1.
    發(fā)表于 11-17 07:13

    講述LDO和DC-DC的一些差異

    關(guān)注+星標(biāo)公眾號(hào),不錯(cuò)過(guò)精彩內(nèi)容轉(zhuǎn)自:記得誠(chéng)電子設(shè)計(jì)DC-DC和LDO都是電源芯片,兩者差異很大,用法也不同,這篇博客講述LDO和DC-DC的一些差異,幫助更好的認(rèn)識(shí)LDO和DC-DC
    發(fā)表于 11-17 08:26

    談?wù)?/b>void指針的一些妙用

    關(guān)注+星標(biāo)公眾號(hào),不錯(cuò)過(guò)精彩內(nèi)容轉(zhuǎn)自 | 嵌入式客棧要比較靈活的使用C語(yǔ)言實(shí)現(xiàn)一些高層級(jí)的框架時(shí),需要掌握一些進(jìn)階編程技巧,這篇來(lái)談?wù)?/b>void指針的一些妙用。測(cè)試環(huán)境采用 IAR fo
    發(fā)表于 01-26 07:20

    設(shè)計(jì)開(kāi)關(guān)電源的一些關(guān)鍵問(wèn)題

    對(duì)于開(kāi)關(guān)電源的噪聲,除了芯片本身,Layout的設(shè)計(jì)最為重要,記錄一些相關(guān)的技巧。不少關(guān)于EMI的觀念具有通用性。下面我們談?wù)?/b>關(guān)于開(kāi)關(guān)電源設(shè)計(jì)的一些關(guān)鍵問(wèn)題。
    發(fā)表于 12-11 17:09 ?3171次閱讀

    談?wù)?/b>學(xué)習(xí)單片機(jī)究竟該學(xué)習(xí)一些什么

    談?wù)?/b>學(xué)習(xí)單片機(jī)究竟該學(xué)習(xí)一些什么,感興趣的小伙伴們可以瞧瞧。
    發(fā)表于 11-23 11:00 ?3次下載

    PCB板設(shè)計(jì)時(shí)如何進(jìn)行一些權(quán)衡讓PCB的電源分配網(wǎng)絡(luò)合理

    在進(jìn)行比較復(fù)雜的板子設(shè)計(jì)時(shí),你必須進(jìn)行一些設(shè)計(jì)權(quán)衡,而這些權(quán)衡會(huì)存在一些影響到PCB的電源分配網(wǎng)絡(luò)設(shè)計(jì)的因素。
    的頭像 發(fā)表于 07-29 10:33 ?4001次閱讀
    PCB板設(shè)<b class='flag-5'>計(jì)時(shí)</b>如何進(jìn)行<b class='flag-5'>一些</b>權(quán)衡讓PCB的電源分配網(wǎng)絡(luò)合理

    有關(guān)Redis的一些思考和理解

    本篇文章不是篇具體的教程,筆者打算記錄下自己對(duì) Redis 的一些思考。說(shuō)來(lái)慚愧,筆者剛接觸 Redis 的時(shí)候只是簡(jiǎn)單地使用了下,背
    的頭像 發(fā)表于 10-30 11:21 ?527次閱讀

    LDO和DC-DC的一些差異

    DC-DC和LDO都是電源芯片,兩者差異很大,用法也不同,這篇博客講述LDO和DC-DC的一些差異,幫助更好的認(rèn)識(shí)LDO和DC-DC并進(jìn)行選型。 1.
    的頭像 發(fā)表于 02-09 11:27 ?3412次閱讀
    <b class='flag-5'>LDO</b>和DC-DC的<b class='flag-5'>一些</b>差異

    談?wù)?/b>開(kāi)關(guān)電源和LDO電源的一些原理

    從本篇開(kāi)始,我們來(lái)談?wù)?/b>開(kāi)關(guān)電源和LDO電源的一些原理上,指標(biāo)上的區(qū)別對(duì)比,目的是分析它們之間的優(yōu)缺點(diǎn),從而找到如何在PCB設(shè)計(jì)上更好的進(jìn)行選擇使用。本來(lái)本人是想從直流電源的種類的選擇進(jìn)行切入,查閱了
    的頭像 發(fā)表于 08-10 14:23 ?5218次閱讀
    <b class='flag-5'>談?wù)?/b>開(kāi)關(guān)電源和<b class='flag-5'>LDO</b>電源的<b class='flag-5'>一些</b>原理
    RM新时代网站-首页