RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

簡(jiǎn)單認(rèn)識(shí)JTAG接口

CHANBAEK ? 來源:小白制造局 ? 作者: 俞兒游弋黃浦江 ? 2023-11-14 16:24 ? 次閱讀

JTAG接口至少包括3個(gè)輸入端口(TDI、TMS、TCK)和1個(gè)輸出端口(TDO),統(tǒng)稱測(cè)試訪問端口(TAP)。TRST可選。當(dāng)TAP Controller在上電時(shí)不能復(fù)位,則TRST應(yīng)當(dāng)存在。

圖片

縮略語描述功能
TDI測(cè)試數(shù)據(jù)輸入所有要輸入到特定寄存器的數(shù)據(jù)都是一位一位串行輸入的。上升沿有效。
TMS測(cè)試模式選擇用來控制TAP在不同狀態(tài)之間相互轉(zhuǎn)換;TMS在TCK上升沿有效。
TCK測(cè)試時(shí)鐘信號(hào)一個(gè)獨(dú)立的時(shí)鐘信號(hào),TAP的所有操作都在這個(gè)時(shí)鐘下完成。
TDO測(cè)試數(shù)據(jù)輸出所有要從特定寄存器輸出的數(shù)據(jù)都是一位一位串行輸出的。下降沿有效。
TRST測(cè)試復(fù)位信號(hào)可選,該功能可能含在TAP Controller里。

? Test Clock Input (TCK) :TCK為TAP的操作提供了一個(gè)獨(dú)立的、基本的時(shí)鐘信號(hào),TAP的所有操作都是通過這個(gè)時(shí)鐘信號(hào)來驅(qū)動(dòng)的。TCK在IEEE 1149.1標(biāo)準(zhǔn)里是強(qiáng)制要求的。

? Test Mode Selection Input (TMS):TMS信號(hào)用來控制TAP狀態(tài)機(jī)的轉(zhuǎn)換。通過TMS信號(hào),可以控制TAP在不同的狀態(tài)間相互轉(zhuǎn)換。TMS信號(hào)在TCK的上升沿有效。TMS在IEEE 1149.1標(biāo)準(zhǔn)里是強(qiáng)制要求的。

? Test Data Input (TDI) :TDI是數(shù)據(jù)輸入的接口。所有要輸入到特定寄存器的數(shù)據(jù)都是通過TDI接口一位一位串行輸入的(由TCK驅(qū)動(dòng))。TDI在IEEE 1149.1標(biāo)準(zhǔn)里是強(qiáng)制要求的。

? Test Data Output (TDO):TDO是數(shù)據(jù)輸出的接口。所有要從特定的寄存器中輸出的數(shù)據(jù)都是通過TDO接口一位一位串行輸出的(由TCK驅(qū)動(dòng))。TDO在IEEE 1149.1標(biāo)準(zhǔn)里是強(qiáng)制要求的。

? Test Reset Input (TRST) :TRST可以用來對(duì)TAP Controller進(jìn)行復(fù)位(初始化)。不過這個(gè)信號(hào)接口在IEEE 1149.1標(biāo)準(zhǔn)里是可選的,并不強(qiáng)制要求。因?yàn)橥ㄟ^TMS也可以對(duì)TAP Controller進(jìn)行復(fù)位(初始化)。

一個(gè)典型的JTAG連接器電路圖如下:

圖片

注:0.100'' = 2.54mm

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5336

    瀏覽量

    120228
  • 連接器
    +關(guān)注

    關(guān)注

    98

    文章

    14476

    瀏覽量

    136427
  • 接口
    +關(guān)注

    關(guān)注

    33

    文章

    8575

    瀏覽量

    151014
  • JTAG
    +關(guān)注

    關(guān)注

    6

    文章

    399

    瀏覽量

    71673
  • 復(fù)位信號(hào)
    +關(guān)注

    關(guān)注

    0

    文章

    54

    瀏覽量

    6314
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    jtag接口電路圖

    jtag接口電路圖
    發(fā)表于 12-20 13:33 ?220次下載

    Trimedia DSP芯片JTAG接口的仿真器設(shè)計(jì)

    Trimedia DSP芯片JTAG接口的仿真器設(shè)計(jì):提出Trimedia DSP 芯片硬件仿真器的硬件電路組成和接口軟件設(shè)計(jì); 介紹JTAG 接口
    發(fā)表于 05-12 17:15 ?71次下載

    什么是jtag接口 jtag接口定義 JTAG ARM

    什么是jtag接口 JTAG(Joint Test Action Group ,聯(lián)合測(cè)試行動(dòng)小組 ) 是一種國(guó)際標(biāo)準(zhǔn)測(cè)試協(xié)議,主要用于芯片內(nèi)部測(cè)試及對(duì)系統(tǒng)進(jìn)行仿真、調(diào)試, J
    發(fā)表于 12-20 13:40 ?5.2w次閱讀
    什么是<b class='flag-5'>jtag</b><b class='flag-5'>接口</b> <b class='flag-5'>jtag</b><b class='flag-5'>接口</b>定義 <b class='flag-5'>JTAG</b> ARM

    JTAG仿真接口設(shè)計(jì)

    JTAG仿真接口設(shè)計(jì)
    發(fā)表于 10-26 11:03 ?2165次閱讀

    JTAG調(diào)試接口電路

    JTAG調(diào)試接口電路 注:VPUMP和VJTAG需要接3.
    發(fā)表于 03-17 09:25 ?2683次閱讀
    <b class='flag-5'>JTAG</b>調(diào)試<b class='flag-5'>接口</b>電路

    JTAG仿真接口電路設(shè)計(jì)

      連接測(cè)試組(JTAG,Joint Test Action Group)接口用于連接最小系統(tǒng)板和仿真器,實(shí)現(xiàn)仿真器對(duì)DSP的訪問,JTAG接口的連接需要和仿真器上的
    發(fā)表于 11-19 17:49 ?7580次閱讀
    <b class='flag-5'>JTAG</b>仿真<b class='flag-5'>接口</b>電路設(shè)計(jì)

    JTAG接口分類及如何提高JTAG下載速度

    通常所說的JTAG大致分兩類,一類用于測(cè)試芯片的電氣特性,檢測(cè)芯片是否有問題;一類用于Debug;一般支持JTAG的CPU內(nèi)都包含了這兩個(gè)模塊。 一個(gè)含有JTAG Debug接口模塊的
    發(fā)表于 10-13 19:28 ?4次下載

    jtag接口是什么_jtag接口定義

    JTAG(JointTestActionGroup,聯(lián)合測(cè)試行動(dòng)小組)是一種國(guó)際標(biāo)準(zhǔn)測(cè)試協(xié)議,主要用于芯片內(nèi)部測(cè)試及對(duì)系統(tǒng)進(jìn)行仿真、調(diào)試,JTAG技術(shù)是一種嵌入式調(diào)試技術(shù),它在芯片內(nèi)部封裝了專門
    發(fā)表于 01-11 09:45 ?3.1w次閱讀
    <b class='flag-5'>jtag</b><b class='flag-5'>接口</b>是什么_<b class='flag-5'>jtag</b><b class='flag-5'>接口</b>定義

    JTAG接口如何轉(zhuǎn)SWD接口_JTAG接口轉(zhuǎn)SWD接口方法

    本文為大家介紹JTAG接口轉(zhuǎn)SWD接口方法,利用此轉(zhuǎn)換方式,可以簡(jiǎn)化板載調(diào)試接口(相應(yīng)單片機(jī)應(yīng)支持SWD調(diào)試)。
    發(fā)表于 01-11 10:23 ?3.3w次閱讀
    <b class='flag-5'>JTAG</b><b class='flag-5'>接口</b>如何轉(zhuǎn)SWD<b class='flag-5'>接口</b>_<b class='flag-5'>JTAG</b><b class='flag-5'>接口</b>轉(zhuǎn)SWD<b class='flag-5'>接口</b>方法

    IEEE1149.1標(biāo)準(zhǔn)JTAG接口與ISP接口,ISP interface

    IEEE1149.1標(biāo)準(zhǔn)JTAG接口與ISP接口,ISP interface 關(guān)鍵字:JTAG,ISP引腳
    的頭像 發(fā)表于 09-20 18:26 ?2415次閱讀

    JTAG接口定義

    JTAG(聯(lián)合測(cè)試工作組)是一種國(guó)際標(biāo)準(zhǔn)測(cè)試協(xié)議(IEEE 1149.1兼容),主要用于芯片內(nèi)部測(cè)試?,F(xiàn)在多數(shù)的高級(jí)器件都支持JTAG協(xié)議,如DSP、FPGA器件等。標(biāo)準(zhǔn)的JTAG接口
    的頭像 發(fā)表于 03-27 14:54 ?3.1w次閱讀

    嵌入式JTAG接口你了解多少

    JTAG是串行接口,使用打印口的簡(jiǎn)單JTAG電纜,利用的是打印口的輸出帶鎖存的特點(diǎn),使用軟件通過I/O產(chǎn)生JTAG時(shí)序。
    發(fā)表于 10-18 11:47 ?2343次閱讀

    JTAG 連接器和接口

    盡管 JTAG 接口沒有一種標(biāo)準(zhǔn)接頭,但制造商之間已或多或少地標(biāo)準(zhǔn)化了幾種接頭類型。其中包括ARM JTAG 20、ARM JTAG 14、TI J
    的頭像 發(fā)表于 06-06 10:18 ?4753次閱讀
    <b class='flag-5'>JTAG</b> 連接器和<b class='flag-5'>接口</b>

    JTAG仿真器接口設(shè)計(jì)

    電子發(fā)燒友網(wǎng)站提供《JTAG仿真器接口設(shè)計(jì).pdf》資料免費(fèi)下載
    發(fā)表于 11-27 10:05 ?2次下載
    <b class='flag-5'>JTAG</b>仿真器<b class='flag-5'>接口</b>設(shè)計(jì)

    jtag接口和swd接口區(qū)別

    jtag接口和swd接口區(qū)別 JTAG (Joint Test Action Group) 接口和 SWD (Serial Wire Deb
    的頭像 發(fā)表于 12-07 15:29 ?6463次閱讀
    RM新时代网站-首页