RM新时代网站-首页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺談先進(jìn)封裝的四要素

中科院半導(dǎo)體所 ? 來源:SiP與先進(jìn)封裝技術(shù) ? 2023-12-21 09:32 ? 次閱讀

文章來源:SiP與先進(jìn)封裝技術(shù)

原文作者:Suny Li

先進(jìn)封裝是什么以及先進(jìn)封裝相比于傳統(tǒng)封裝的優(yōu)勢(shì)

1.引 言

說起傳統(tǒng)封裝,大家都會(huì)想到日月光ASE,安靠Amkor,長(zhǎng)電JCET,華天HT,通富微電TF等這些封裝大廠OSAT;說起先進(jìn)封裝,當(dāng)今業(yè)界風(fēng)頭最盛的卻是臺(tái)積電TSMC,英特爾Intel三星SAMSUNG等這些頂尖的半導(dǎo)體晶圓廠IC Foundry,這是為何呢?

如果你認(rèn)為這些半導(dǎo)體晶圓大佬們似乎顯得有些"不務(wù)正業(yè)"?那你就大錯(cuò)特錯(cuò)了!

傳統(tǒng)封裝的功能主要在于芯片保護(hù)、尺度放大、電氣連接三項(xiàng)功能,先進(jìn)封裝和SiP在此基礎(chǔ)上增加了“提升功能密度、縮短互聯(lián)長(zhǎng)度、進(jìn)行系統(tǒng)重構(gòu)”三項(xiàng)新功能。

正是由于這些新特點(diǎn),使得先進(jìn)封裝和SiP的業(yè)務(wù)從OSAT拓展到了包括Foundry、OSAT和System系統(tǒng)廠商

Foundry由于其先天具有的工藝優(yōu)勢(shì),在先進(jìn)封裝領(lǐng)域可以獨(dú)領(lǐng)風(fēng)騷,系統(tǒng)廠商則是為了在封裝內(nèi)實(shí)現(xiàn)系統(tǒng)的功能開始重點(diǎn)關(guān)注SiP和先進(jìn)封裝。

wKgZomWDlgWAJOxzAADEVYiVOsI095.png

那么,先進(jìn)封裝和傳統(tǒng)封裝的分界點(diǎn)到底在哪里?如何界定先進(jìn)封裝呢?這就是我們這篇文章要重點(diǎn)討論的問題:先進(jìn)封裝的“四要素”。

2.先進(jìn)封裝的四要素

先進(jìn)封裝的四要素是指:RDL,TSV,Bump,Wafer,任何一款封裝,如果具備了四要素中的任意一個(gè),都可以稱之為先進(jìn)封裝。

在先進(jìn)封裝的四要素中,RDL起著XY平面電氣延伸的作用,TSV起著Z軸電氣延伸的作用,Bump起著界面互聯(lián)和應(yīng)力緩沖的作用,Wafer則作為集成電路的載體以及RDL和TSV的介質(zhì)和載體,如下圖所示,為先進(jìn)封裝四要素的功能示意圖。

wKgZomWDlgWAZlqGAAEOgKxNDPY175.png

先進(jìn)封裝的四要素(原創(chuàng)

首先,我們要明確,在特定的歷史時(shí)期,先進(jìn)封裝只是一個(gè)相對(duì)的概念,現(xiàn)在的先進(jìn)封裝在未來可能就是傳統(tǒng)封裝。

下圖是作者根據(jù)四要素內(nèi)在的先進(jìn)性做了簡(jiǎn)單排序,大致如下:Bump → RDL → Wafer → TSV。

wKgaomWDlgWAOaplAADeCNv_cz8861.png

一般來說,出現(xiàn)的越早的技術(shù)其先進(jìn)性就相對(duì)越低,出現(xiàn)越晚的技術(shù)其先進(jìn)性就相對(duì)越高。

下面,我們就逐一闡述先進(jìn)封裝的四要素。

3.Bump

Bump是一種金屬凸點(diǎn),從倒裝焊FlipChip出現(xiàn)就開始普遍應(yīng)用了,Bump的形狀也有多種,最常見的為球狀和柱狀,也有塊狀等其他形狀,下圖所示為各種類型的Bump。

wKgZomWDlgWAfbJcAADBivDCmIM418.jpg

Bump起著界面之間的電氣互聯(lián)和應(yīng)力緩沖的作用,從Bondwire工藝發(fā)展到FlipChip工藝的過程中,Bump起到了至關(guān)重要的作用。

隨著工藝技術(shù)的發(fā)展,Bump的尺寸也變得越來越小,下圖顯示的是Bump尺寸的變化趨勢(shì)。

wKgaomWDlgWAMt-BAAC87QrB9zA423.png

可以看出, Bump尺寸從最初 Standard FlipChip的100um發(fā)展到現(xiàn)在最小的5um。

那么,會(huì)不會(huì)有一天,Bump小到不再需要了呢?

確實(shí)有這種可能,TSMC發(fā)布的SoIC技術(shù)中,最鮮明的特點(diǎn)是沒有凸點(diǎn)(no-Bump)的鍵合結(jié)構(gòu),因此,該技術(shù)具有有更高的集成密度和更佳的運(yùn)行性能。

4.RDL

RDL(ReDistribution Layer)重布線層,起著XY平面電氣延伸和互聯(lián)的作用。

在芯片設(shè)計(jì)和制造時(shí),IO Pad一般分布在芯片的邊沿或者四周,這對(duì)于Bond Wire工藝來說自然很方便,但對(duì)于Flip Chip來說就有些勉為其難了。

因此,RDL就派上用場(chǎng)了,在晶元表面沉積金屬層和相應(yīng)的介質(zhì)層,并形成金屬布線,對(duì)IO 端口進(jìn)行重新布局,將其布局到新的,占位更為寬松的區(qū)域,并形成面陣列排布,如下圖所示。

wKgaomWDlgWACCM5AACIHuUkCfg982.jpg

在先進(jìn)封裝的FIWLP (Fan-In Wafer Level Package) ,F(xiàn)OWLP (Fan-Out Wafer Level Package) 中,RDL是最為關(guān)鍵的技術(shù),通過RDL將IO Pad進(jìn)行扇入Fan-In或者扇出Fan-Out,形成不同類型的晶圓級(jí)封裝。

在2.5D IC集成中,除了硅基板上的TSV,RDL同樣不可或缺,通過RDL將網(wǎng)絡(luò)互聯(lián)并分布到不同的位置,從而將硅基板上方芯片的Bump和基板下方的Bump連接。

在3D IC集成中,對(duì)于上下堆疊是同一種芯片,通常TSV就可以直接完成電氣互聯(lián)功能了,而堆疊上下如果是不同類型芯片,則需要通過RDL重布線層將上下層芯片的IO進(jìn)行對(duì)準(zhǔn),從而完成電氣互聯(lián)。

隨著工藝技術(shù)的發(fā)展,通過RDL形成的金屬布線的線寬和線間距也會(huì)越來越小,從而提供更高的互聯(lián)密度。

5. Wafer

Wafer晶圓在當(dāng)今半導(dǎo)體行業(yè)具有廣泛的用途,既可以作為芯片制造的基底,也可以在Wafer上制作硅基板實(shí)現(xiàn)2.5D集成,同時(shí)可用于WLP晶圓級(jí)封裝,作為WLP的承載晶圓。

Wafer最初僅用在芯片制造上,作為集成電路生產(chǎn)的載體,在Wafer上進(jìn)行光刻、刻蝕、氣相沉積、離子注入、研磨等工序,反復(fù)操作,精密控制,最終制造出集成電路芯片。

隨著先進(jìn)封裝技術(shù)的快速發(fā)展,Wafer的用途也變得越來越廣泛。

傳統(tǒng)封裝是先進(jìn)行裸芯片的切割分片,然后進(jìn)行封裝,而晶圓級(jí)封裝WLP是在Wafer基礎(chǔ)上先封裝,然后切割分片。這就提高了封裝效率,節(jié)省了成本,從而得到了廣泛的應(yīng)用。

前面,我們討論了,隨著技術(shù)的發(fā)展,Bump和RDL會(huì)變得越來越細(xì)小,Bump甚至最終會(huì)消失,而Wafer則會(huì)變得越來越大,從早先的6英寸到8英寸到現(xiàn)在普遍應(yīng)用的12英寸以及將來要廣泛應(yīng)用的18英寸,都體現(xiàn)了這樣的特點(diǎn),如下圖所示。

wKgaomWDlgWAdonNAALysg-uuZg308.png

晶圓尺寸越大,同一圓片上可生產(chǎn)的IC就越多,可降低成本,提高效率,但對(duì)材料技術(shù)和生產(chǎn)技術(shù)的要求也會(huì)更高。

從FIWLP、FOWLP到2.5D集成、3D集成,基本都是在Wafer基礎(chǔ)上進(jìn)行的。

6.TSV

TSV(Through Silicon Via )硅通孔,其主要功能是Z軸電氣延伸和互聯(lián)的作用。

TSV按照集成類型的不同分為2.5D TSV和3D TSV,2.5D TSV是指的位于硅轉(zhuǎn)接板Inteposer上的TSV,3D TSV 是指貫穿芯片體之中,連接上下層芯片的TSV,如下圖所示。

wKgZomTUPMCACS1gAAB9xlEakuQ314.png

下圖所示為貫穿芯片體的3D TSV 的立體示意圖。

TSV的制作可以集成到生產(chǎn)工藝的不同階段,通常放在晶元制造階段的叫 Via-first,放在封裝階段的叫Via-last。

將TSV在晶圓制造過程中完成,此類硅通孔被稱作Via-first。Via-first TSV又可分為兩種階段,一種是在Foundry廠前端金屬互連之前進(jìn)行,實(shí)現(xiàn)core-to-core的連接。該方案目前在微處理器等高性能器件領(lǐng)域研究較多,主要作為SoC的替代方案。另外一種是在CMOS完成之后再進(jìn)行TSV的制作,然后完成器件制造和后端的封裝。

將TSV放在封裝生產(chǎn)階段,通常被稱作Via-last,該方案可以不改變現(xiàn)有集成電路流程和設(shè)計(jì)。目前,業(yè)界已開始在高端的Flash和DRAM領(lǐng)域采用Via-last技術(shù),即在芯片的周邊進(jìn)行硅通孔TSV制作,然后進(jìn)行芯片或晶圓的層疊。

TSV的尺寸范圍比較大,大的TSV直徑可以超過100um,小的TSV直徑小于1um。

隨著工藝水平的提升,TSV可以做的越來越小,密度也越來越大,目前最先進(jìn)的TSV工藝,可以在芝麻粒大小的1平方毫米硅片上制作高達(dá)10萬(wàn)~100萬(wàn)個(gè)TSV。

和Bump以及RDL類似,TSV的尺寸也會(huì)隨著工藝的提高變得越來越小,從而支撐更高密度的互聯(lián)。

**7.總結(jié) **

RDL,TSV,Bump,Wafer是先進(jìn)封裝的四要素,任何一款封裝,如果具備了四要素中的任意一個(gè),都可以稱之為先進(jìn)封裝。

在先進(jìn)封裝四要素中,Wafer是載體和基底,RDL負(fù)責(zé)XY平面的延伸,TSV負(fù)責(zé)Z軸的延伸,Bump負(fù)責(zé)Wafer界面間的連接和應(yīng)力緩沖。

wKgZomWDlgaAdb05AAImWs6kgyk712.png

這四要素中,一大三小,一大是指Wafer,三小是指Bump、RDL、TSV。

隨著技術(shù)和工藝的發(fā)展,大要素會(huì)越來越大,而小要素則會(huì)越來越小。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5387

    文章

    11530

    瀏覽量

    361630
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    334

    文章

    27286

    瀏覽量

    218067
  • 晶圓
    +關(guān)注

    關(guān)注

    52

    文章

    4890

    瀏覽量

    127931
  • SiP
    SiP
    +關(guān)注

    關(guān)注

    5

    文章

    501

    瀏覽量

    105314
  • 先進(jìn)封裝
    +關(guān)注

    關(guān)注

    2

    文章

    400

    瀏覽量

    241

原文標(biāo)題:先進(jìn)封裝的“四要素”

文章出處:【微信號(hào):bdtdsj,微信公眾號(hào):中科院半導(dǎo)體所】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    盤點(diǎn)先進(jìn)封裝基本術(shù)語(yǔ)

    先進(jìn)封裝是“超越摩爾”(More than Moore)時(shí)代的一大技術(shù)亮點(diǎn)。當(dāng)芯片在每個(gè)工藝節(jié)點(diǎn)上的微縮越來越困難、也越來越昂貴之際,工程師們將多個(gè)芯片放入先進(jìn)封裝中,就不必再費(fèi)力縮
    發(fā)表于 07-12 10:48 ?1002次閱讀
    盤點(diǎn)<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>基本術(shù)語(yǔ)

    超越芯片表面:探索先進(jìn)封裝技術(shù)的七大奧秘

    在半導(dǎo)體產(chǎn)業(yè)中,芯片設(shè)計(jì)和制造始終是核心環(huán)節(jié),但隨著技術(shù)的進(jìn)步,封裝技術(shù)也日益受到重視。先進(jìn)封裝不僅能保護(hù)芯片,還能提高其性能、效率和可靠性。本文將探討先進(jìn)
    的頭像 發(fā)表于 07-27 10:25 ?1344次閱讀
    超越芯片表面:探索<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>技術(shù)的七大奧秘

    先進(jìn)封裝要素及發(fā)展趨勢(shì)

    芯片封裝
    電子學(xué)習(xí)
    發(fā)布于 :2022年12月10日 11:37:46

    晶振采購(gòu)需考慮要素

      由于晶振的封裝多樣性和它的電氣性能規(guī)范多樣性,每種類型都有自己獨(dú)特的性能,導(dǎo)致廣大采購(gòu)商在購(gòu)買晶振的時(shí)候很難選擇或買不到自己真正適合的晶振。對(duì)此,松季電子介紹晶振采購(gòu)需考慮要素?! ∫?、頻率
    發(fā)表于 03-20 15:18

    簡(jiǎn)述熔斷保險(xiǎn)絲熔斷要素

    流過保險(xiǎn)絲發(fā)熱,使熔絲發(fā)熱,若熱量不能及時(shí)散失掉,熔絲持續(xù)升溫達(dá)到熔點(diǎn)后熔化斷開。下面我們就一起來簡(jiǎn)介熔斷保險(xiǎn)絲熔斷的的個(gè)要素:(推薦閱讀:http:www.somay-ptc.com/)要素一:過載
    發(fā)表于 07-10 10:13

    簡(jiǎn)述氣體放電管選型要素

    陶瓷放電管產(chǎn)品選型要素:1. 直流擊穿電壓下限值高于線路的最大正常工作電壓。2. 沖擊擊穿電壓值低于線路上可能出現(xiàn)的最高瞬間過電壓。3. 室外設(shè)備選用10KA以上級(jí),室內(nèi)設(shè)備入口選用10KA以下級(jí),設(shè)備終端處選用5KA以下級(jí)。4. 根據(jù)產(chǎn)品大小,選擇適合體積大小的放電管
    發(fā)表于 07-12 15:43

    影響取光效率的封裝要素有哪些?

    影響取光效率的封裝要素有哪些?
    發(fā)表于 06-02 06:53

    淺談半導(dǎo)體封裝技術(shù)和先進(jìn)封裝技術(shù)解析

    半導(dǎo)體行業(yè)已經(jīng)基本實(shí)現(xiàn)分工精細(xì)化,產(chǎn)業(yè)鏈主要由設(shè)計(jì)、生產(chǎn)、封測(cè)等環(huán)節(jié)組成。先進(jìn)封裝推動(dòng)前后道工藝相互滲透融合,具有較高技術(shù)壁壘和技術(shù)積累的廠商會(huì)向上下游工序延伸。
    的頭像 發(fā)表于 04-27 11:42 ?1.3w次閱讀
    <b class='flag-5'>淺談</b>半導(dǎo)體<b class='flag-5'>封裝</b>技術(shù)和<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>技術(shù)解析

    先進(jìn)封裝技術(shù)的發(fā)展與機(jī)遇

    近年來,先進(jìn)封裝技術(shù)的內(nèi)驅(qū)力已從高端智能手機(jī)領(lǐng)域演變?yōu)楦咝阅苡?jì)算和人工智能等領(lǐng)域,涉及高性能處理器、存儲(chǔ)器、人工智能訓(xùn)練和推理等。當(dāng)前集成電路的發(fā)展受“堵墻”(“存儲(chǔ)墻”“面積墻”“功耗墻
    發(fā)表于 12-28 14:16 ?4800次閱讀

    先進(jìn)封裝廠關(guān)于Bump尺寸的管控

    BumpMetrologysystem—BOKI_1000在半導(dǎo)體行業(yè)中,Bump、RDL、TSV、Wafer合稱先進(jìn)封裝要素,其中Bump起著界面互聯(lián)和應(yīng)力緩沖的作用。Bump是
    的頭像 發(fā)表于 09-06 14:26 ?3005次閱讀
    <b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>廠關(guān)于Bump尺寸的管控

    淺析先進(jìn)封裝大核心技術(shù)

    先進(jìn)封裝技術(shù)以SiP、WLP、2.5D/3D為三大發(fā)展重點(diǎn)。先進(jìn)封裝核心技術(shù)包括Bumping凸點(diǎn)、RDL重布線、硅中介層和TSV通孔等,依托這些技術(shù)的組合各廠商發(fā)展出了滿足多樣化需求
    發(fā)表于 09-28 15:29 ?3362次閱讀
    淺析<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>的<b class='flag-5'>四</b>大核心技術(shù)

    什么是先進(jìn)封裝?先進(jìn)封裝技術(shù)包括哪些技術(shù)

    半導(dǎo)體產(chǎn)品在由二維向三維發(fā)展,從技術(shù)發(fā)展方向半導(dǎo)體產(chǎn)品出現(xiàn)了系統(tǒng)級(jí)封裝(SiP)等新的封裝方式,從技術(shù)實(shí)現(xiàn)方法出現(xiàn)了倒裝(FlipChip),凸塊(Bumping),晶圓級(jí)封裝(Waferlevelpackage),2.5D
    發(fā)表于 10-31 09:16 ?2290次閱讀
    什么是<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>?<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>技術(shù)包括哪些技術(shù)

    先進(jìn)封裝基本術(shù)語(yǔ)

    先進(jìn)封裝基本術(shù)語(yǔ)
    的頭像 發(fā)表于 11-24 14:53 ?870次閱讀
    <b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>基本術(shù)語(yǔ)

    維圖新入選2024北京“數(shù)據(jù)要素×”典型案例

    近日,2024全球數(shù)字經(jīng)濟(jì)大會(huì)在北京舉行。在大會(huì)期間舉辦的“數(shù)智驅(qū)動(dòng)創(chuàng)新×流通鏈接未來”數(shù)據(jù)要素高層論壇上,北京市政數(shù)局發(fā)布了《2024北京“數(shù)據(jù)要素×”典型案例集》,維圖新“多源數(shù)據(jù)融合驅(qū)動(dòng)
    的頭像 發(fā)表于 09-04 17:16 ?772次閱讀
    RM新时代网站-首页